用于开关型电源转换系统的二阶段前沿消隐滤波器的制作方法

文档序号:7425207阅读:180来源:国知局
专利名称:用于开关型电源转换系统的二阶段前沿消隐滤波器的制作方法
技术领域
本发明涉及一种前沿消隐滤波器,特别涉及一种用于开关型电源转换系统的二阶段前沿 消隐滤波器。
背景技术
在开关型电源系统(SMPS,即Switching Mode Power supply)中,AC-DC转换系统是很重 要的一类,而电流输出控制能力是AC-DC转换系统的一个极其重要的指标,因此,AC-DC转换 系统常设置一初级电感的最大电流控制器,用于控制输出的最大电流。而离线式单边稳压控 制系统因其需要的外围器件少(尤其是需要的电感少)、控制回路简单、体积小、及便于携带 等特点,被广泛应用在电池充电器控制系统中。
请参阅图l,其为现有的离线式单边稳压控制系统的初级电感最大电流控制器示意图,当 驱动管Ql导通时,流经初级电感的电流经驱动管Ql后,在取样电阻Rsense上形成电压信号 Vsense,被输入至比较器0pAmp,与预设的阈值电压Vref进行比较,当Vsense > Vref , CC—Ctrl 输出"H"信号,说明此时,初级电感的电流已经达到允许的最大值,控制系统于是关断驱动 管Q1等待下一次开启。所述驱动管Q1可根据不同的实际系统,采用IGBT、 NM0S、或NPN管 等。
系统设计时,为降低在取样电阻Rsense上的能源损耗,预设的阈值电压Vref都比较小, 然而由于驱动管Q1在开启瞬间输出一个瞬态大电流,然后再恢复为正常电流,由此在取样电 阻Rsense上会产生一个瞬态电压脉冲(Voltage Glitch),如果这个电压脉冲(Voltage Glitch) 超过预设的阈值电压Vref,就会导致驱动管Ql误关断。为避免此种情形的发生,在比较器 OpAmp与取样电阻Rsense之间又增加了一阶段前沿消隐(Lead-edge Blanking)器,请参阅 图2, —阶段前沿消隐器由电阻R1和电容C1组成,如果驱动管Q1采用的是NM0S管,那么 RC常数的典型值一般约为200ns,若驱动管Ql采用的是NPN管,那么RC常数常见的典型值 约为500ns 。
但是这种前沿消隐(Lead-edge Blanking)器还是存在一个很大的问题即在滤除瞬态 电压脉冲的同时,使取样电压也产生了延迟(Delay),导致最终测得的取样电压VCS (即图 中A点的电压VA)高于预设的阈值电压Vref;同时,由于集成电路制造工艺存在一定偏差, 设计的RC滤波器时间常数随工艺波动而变化,而外部应用环境不同会导致取样电压VCS上升速率不同,这两大因素同时作用导致取样电压VCS与预设的阈值电压Vref偏差可能达到20% 甚至30%以上,这对系统控制是极为不利的。
以驱动管Ql是NPN管为例,若RC常数为500ns,阈值电压Vref=0. 5V,典型取样电压 VCS上升速率为0. 25V/us,则如图3a所示,最后测得的取样电压VCS=0. 628V,比阈值电压大 25. 6%;如果VCS上升速率增大为0. 4V/us,而这时由于工艺偏差,导致RC常数增大30%到650ns, 则如图3b所示,最后测得的取样电压VCS二0.753V,比阈值电压大50.6%;如果VCS上升速率 降低为O. 15V/us,而这时由于工艺偏差,导致RC常数减小30%到350ns,则如图3c所示,测 得的取样电压VCS=0.554V,比阈值电压大10.8%。如此,当以VCS上升速率为0.25V/us作为 典型值设计系统时,在不考虑其它参数的影响时,仅由于工艺偏差及应用环境不同就会导致 系统的偏差达到+25% ~ -14.8%。
因此,需要对现有开关型电源转换系统中的滤波电路进行改进,使其既可以滤除驱动管 Ql开启时所产生的电压脉冲(VoltageGlitch),同时又能将取样信号几乎没有延迟的传送至比 较器。

发明内容
本发明的所要解决的技术方案是提供一种用于开关型电源转换系统的二阶段前沿消隐滤 波器。
为解决上述技术方案,本发明提供一种用于开关型电源转换系统的二阶段前沿消隐滤波 器,其中,所述开关型电源转换系统包括与驱动管串联的取样电阻、比较器、及输出外驱动 信号的输出单元,所述用于开关型电源转换系统的二阶段前沿消隐滤波器包括第一阶段RC 滤波器,连接在所述取样电阻两端,用于在所述驱动管启动后的第一时间段内工作,以滤除 所述驱动管启动时所产成的启动脉冲;第二阶段RC滤波器,连接在所述取样电阻两端,其输 出端与所述比较器一输入端相连接,用于在所述驱动管启动后的第二时间段内工作,以将从 所述取样电阻所获取的取样电压输入至所述比较器以与所述比较器的参考电压进行比较,进 而去控制所述开关型电源转换系统的驱动管的通断,其中,所述第一阶段RC滤波电路的RC 常数大于所述第二阶段RC滤波电路的RC常数至少2个数量级;前沿消隐控制器,用于根据 所述前级驱动信号控制所述第一阶段RC滤波电路和第二阶段RC滤波电路在不同的时间阶段 工作。
较佳地,所述第一阶段RC滤波器包括第一电阻及第一电容,所述第二阶段RC滤波器包 括第一电阻、第二电阻、与所述第二电阻串联的第一传输门、及所述第一电容,且所述第二电阻和第一传输门并联在所述第一电阻两端,所述第一传输门受所述前沿消隐控制器控制。
较佳地,所述第一阶段RC滤波器包括串联的第三电阻、第四电阻及第二电容,所述第二 阶段RC滤波器包括串联的第四电阻及第二电容、及并联在所述第三电阻两端的第二传输门, 所述第二传输门受所述前沿消隐控制器控制。
较佳地,所述第一阶段RC滤波器由第五电阻、及第三电容串联形成,所述第二阶段RC 滤波电路包括第五电阻、第三电容及并联在所述第五电阻两端的第三传输门,且所述第三传 输门受所述前沿消隐控制器控制。
较佳地,所述第一阶段RC滤波器包括第六电阻、第四电容、与所述第六电阻串联的第四 传输门、与所述第四传输门串联的第五电容,所述第四传输门和第五电容并联在所述第四电 容两端,且所述第四传输门受所述前沿消隐控制器控制,所述第二阶段RC滤波电路由第六电 阻、及第四电容串联形成。
较佳地,所述前沿消隐控制器包括将所述前级驱动信号的上升沿延迟第一时间段而下降 沿不延迟的电路。
本发明的有益效果在于既可以滤除驱动管Ql开启时不希望看见的电压脉冲(Voltage Glitch),同时对于电压脉冲后的电压信号又可以几乎没有延迟的传送进去,使得最后测得的 取样电压VCS于阈值电压Vref基本相等,几乎不受工艺偏差及应用不同的影响。


图1为现有技术的初级电感的最大电流控制器的电原理图。 图2为现有技术具有一阶段前沿消隐器的最大电流控制器的电原理图。 图3a至图3c为A点电压VA及B点电压VB在取样电压VCS具有不同上升速率情况下的 对比图。
图4为具有二阶段前沿消隐器的最大电流控制器的电原理图。
图5为P_Drive信号与Ctrl信号时序示意图。
图6为二阶段RC滤波器的输入输出特性图。
图7至图9为不同实施例的二阶段RC滤波器电原理图。
具体实施例方式
下面结合附图详细说明本发明的优选实施例。本发明将现有技术的RC常数为固定值的一阶RC滤波器变为两个在不同阶段分别工作的 具有不同RC常数的一阶RC滤波器,为了节约元器件,两个不同阶段的RC滤波器部分元器 件可以重合使用。其中,第一阶段RC滤波器的RC常数很大,达到几us或几十us,而第二 阶段RC滤波器的RC常数很小,只有几ns或几十ns,也就是说,第一阶段RC滤波器的RC 常数通常至少比第二阶段RC滤波器的RC常数大2个数量级以上。在能够达到技术要求的情 况下,第一阶段RC滤波器的RC常数也可以只比第二阶段RC滤波器的RC常数大1个数量 级以上。在第一阶段,由于RC常数很大,驱动管Q1开启时不希望看见的电压脉冲(Voltage Glitch)被滤除,而在第二阶段,由于RC常数很小,需要的取样电压信号VCS,几乎无损耗 的传入到电压比较器的输入端,g卩,A点的电压信号VA几乎没有延迟地传输到B点,使得 最后测得的取样电压VCS与阈值电压Vref基本相等,最大限度的保证了取样电压VCS的测 试精度。
实施例一
请参阅图4,本发明提供的用于开关型电源转换系统的二阶段前沿消隐滤波器包括取样电 阻Rsense、部分元器件重合的第一阶段RC滤波器及第二阶段RC滤波器(以下简称重合RC 滤波器)、前沿消隐控制器CTRL1、比较器OpAmp、控制器CC一ctrl、或非门F、输出模块 Driver及驱动管Ql; 二阶段前沿消隐器包括二阶段RC滤波器及前沿消隐控制器CTRL1,控 制器CC一ctrl、或非门F及输出模块Driver构成输出一外驱动信号OUT的输出单元。
取样电阻Rsense、重合RC滤波器、比较器OpAmp、控制器CC一ctrl、或非门F及输出模 块Driver依次连接;具体地说,取样电阻Rsense—端接地,其另一端连接重合RC滤波器的 输入端,重合RC滤波器一端接地,其输出端连接比较器OpAmp的一个输入端,比较器OpAmp 的另一输入端输入阈值电压Vref,比较器OpAmp比较阈值电压Vref与重合RC滤波器的输出 电压后,将比较结果通过控制器CC—ctrl送入或非门F的一个输入端,或非门的另一输入端输 入或非门控制信号Other Ctrl,其输出的前级驱动控制信号P_Drive输入输出模块Driver。
输出模块Driver的输出端连接驱动管Q1的控制端,驱动管Ql的另两端一端连接取样电 阻Rsense, —端连接初级电感(图未示)。
前沿消隐控制器CTRLl的输入端连接或非门F的输出端,前沿消隐控制器CTRLl的输 出端连接重合RC滤波器。
重合RC滤波器由传输门TG1、第一电阻R1、第二电阻R2及第一电容C1构成,其中, 第一阶段RC滤波器包括第一电阻Rl及第一电容Cl,第二阶段RC滤波电路包括第一电阻Rl、第二电阻R2、第一传输门TG1、及第一电容C1;第一传输门TG1与第二电阻R2串联 后与第一电阻R1并联,第一传输门TG1与第一电阻R1相连的一端连接取样电阻Rsense,第 二电阻R2与第一电阻Rl相连的一端连接比较器OpAmp,并通过第一电容C1接地。第一传 输门TG1的控制端连接前沿消隐控制器CTRL1。
第一电阻R1为大阻值电阻,第二电阻R2为小阻值电阻,第一传输门TG1关断时,第二 电阻R2被断路,第一电阻Rl与第一电容Cl组成RC常数很大的第一阶段RC滤波器,第一 传输门TG1导通时,第一电阻Rl与第二电阻R2并联,构成一个阻值约等于第二电阻R2的 小阻值电阻,并与第一电容Cl 一起组成RC常数很小的第二阶段RC滤波器。
请参阅图5及图6,传输门控制信号Crtl的下降沿与前级驱动控制信号P—Drive相同,而 其的上升沿比前级驱动控制信号P一Drive滞后。当前级驱动控制信号P_DriVe由低电平变为高 电平,输出模块Driver输出的外驱动信号OUT从低电平变为高电平,驱动管Q1由关闭变为 开启,此时,前沿消隐控制器CTRLl输出的传输门控制信号Ctrl依然为低电平,传输门TG1 关断,RC常数较大,二阶段RC滤波器处于第一阶段,驱动管Q1开启时的电压脉冲(Voltage Glitch)被滤除;经过一预设的固定时间tl后,传输们控制信号Ctrl由低电平变为高电平,传 输门TG2导通,RC常数较小,二阶段RC滤波器处于第二阶段,A点电压VA (即二阶段RC 滤波器的输入电压)几乎没有延迟地传输至B点,即取样电压VCS几乎无损耗地输入比较器 OpAmp的输入端,最大限度的保证了取样电压VCS的测试精度,所述固定时间tl即第一阶 段RC滤波器的工作时间。
请参阅图6,可以看到,在RC常数较大的固定时间tl内,B点电压VB相对A点电压 VA具有很大的滞后,并且由于滤波器的存在,其下降沿下降较缓,但是由于比较器OpAmp 关注的是取样电压VCS (即A点电压VA)何时到达与阈值电压Vref相同的电压值,而固定 时间tl被设置为长于电压脉冲(Voltage Glitch)的时间并远远短于取样电压VCS可能到达与 阈值电压Vref相同的时间,因此,在固定时间tl内的延迟不会影响最终结果。而在系统工作 时,前级驱动控制信号P一Drive占空比小于30%,因此B点电压VB有足够的时间在下一个 周期到来前下降到远小于阈值电压Vref的电压值,不会影响最终结果。
在本实施例中,若第二阶段RC常数取30ns,贝ij:
在典型情况下(取样电压VCS上升速率为(X25V/us),偏差约为2.1% (如果第二阶段RC 常数取更小的值,偏差随之变小);
在VCS上升速率增大为0.4V/us的情况下,若有较大工艺偏差,导致RC常数增大30。/。, 则最后测得的取样电压VCS比阈值电压大4.2%;在VCS上升速率降低为0.15V/us的情况下,若有较大工艺偏差,导致RC常数减小30%, 则最后测得的取样电压VCS比阈值电压仅大1%;
即,在确定好中心值后,在所有应用及工艺条件下,取样电压VCS的测量误差约在土2n/。 内,这样最大限度的保证了取样电压VCS的测试精度。
实施例二
本实施例与实施例一的区别在于重合RC滤波器不同,请参阅图7,本实施例中的重合 RC滤波器包括第三电阻R3、第四电阻R4、第二电容C2及第二传输门TG2,其中,第一阶 段RC滤波器包括第三电阻R3、第四电阻R4及第二电容C2,第二阶段RC滤波电路包括第四 电阻R4、第二传输门TG2及第二电容C2。第二传输门TG2与第三电阻R3并联后与第四电 阻R4串联,第二传输门TG2的控制端输入传输门控制信号Ctrl,第二传输门TG2与第三电 阻R3靠近A点的一端连接取样电阻Rsense (图未示),第四电阻R4靠近B点的一端连接比 较器OpAmp (图未示),并通过第二电容C2接地。
第三电阻R3为大阻值电阻,第四电阻R4为小阻值电阻,当传输门控制信号Crtl控制第 二传输门TG2关断,则第一阶段RC滤波器工作,第三电阻R3与第四电阻R4串联构成一阻 值较大的电阻,RC常数较大,为(R3+R4)xC2;当传输门控制信号Crtl控制第二传输门TG2 导通,则第二阶段RC滤波器工作,第三电阻R3被第二传输门TG2短路,RC常数较小,忽 略第二传输门TG2的导通电阻,约为R4xC2。
同样达到了改变滤波器RC常数的目的。
实施例三
本实施例与实施例一的区别在于重合RC滤波器不同,请参阅图8,第一阶段RC滤波器 包括第五电阻R5及第三电容C3,第二阶段RC滤波器包括第五电阻R5、第三电容C3及第 三传输门TG3,第三传输门TG3与第五电阻R5并联后, 一端连接取样电阻Rsense (图未示), 另一端连接比较器OpAmp (图未示),并通过第三电容C3接地。
第三传输门TG3的导通电阻远远小于第五电阻R5,当传输门控制信号Crtl控制第三传输 门TG3关断,第一阶段RC滤波器工作,RC常数较大,为R5xC3;当传输门控制信号Crtl 控制第三传输门TG3导通,第二阶段RC滤波器工作,第五电阻R5被第三传输门TG3短路, 由于第三传输门TG3的导通电阻很小,RC常数为第三传输门TG3导通电阻xC3,几乎为零。
同样达到了改变滤波器RC常数的目的。实施例四
本实施例与实施例一的区别在于重合RC滤波器不同,请参阅图9,第一阶段RC滤波器 包括第六电阻R6、第四电容C4、第五电容C5及第四传输门TG4,第二阶段RC滤波器包括 第六电阻R6及第四电容C4;第五电容C5与第四传输门TG4串联后与第四电容C4并联,第 四传输门TG4与第四电容C4连接的一端连接第六电阻R6的一端,第六电阻R6的另一端连 接取样电阻Rsense(图未示),第四电容C4的另一端接地,第五电容C5远离第四传输门TG4 的一端接地。
本实施例中,前沿消隐控制器通过一反相器连接第四传输门TG4。 第四电容C4的值远远小于第五电容C5的值,当传输门控制信号Crtl控制第四传输门TG4 导通,第一阶段RC滤波器工作,第四电容C4与第五电容C5并联,RC常数较大,为 R6x(C4+C5);当传输门控制信号Crtl控制第四传输门TG4关断,第二阶段RC滤波器工作, 第五电容C5被断路,RC常数较小,为R6xC4。 同样达到了改变滤波器RC常数的目的。
综上所述,前沿消隐控制器CTRL1获取前级驱动控制信号P—Drive,并产生一个下降沿 与前级驱动控制信号P一DrWe同步,上升沿比前级驱动控制信号P_Drive延迟一预设固定时间 tl的传输门控制信号ctrl,来控制传输门的通断。传输门的通断使重合RC滤波器的RC常数 值分为两个阶段,第一阶段RC常数值很大,滤除驱动管Ql开启时不希望看见的电压脉冲 (Voltage Glitch),第二阶段RC常数值很小,使得最后测得的取样电压VCS几乎无损耗的传 入到电压比较器的输入端。
以上实施例仅用以说明而非限制本发明的技术方案。不脱离本发明精神和范围的任何修 改或局部替换,均应涵盖在本发明的权利要求范围当中。
权利要求
1、一种用于开关型电源转换系统的二阶段前沿消隐滤波器,其中,所述开关型电源转换系统包括与驱动管串联的取样电阻、比较器、及输出前级驱动信号的输出单元,所述用于开关型电源转换系统的二阶段前沿消隐滤波器的特征在于包括第一阶段RC滤波器,连接在所述取样电阻两端,用于在所述驱动管启动后的第一时间段内工作,以滤除所述驱动管启动时所产成的启动脉冲;第二阶段RC滤波器,连接在所述取样电阻两端,其输出端与所述比较器一输入端相连接,用于在所述驱动管启动后的第二时间段内工作,以将从所述取样电阻所获取的取样电压输入至所述比较器以与所述比较器的参考电压进行比较,进而去控制所述开关型电源转换系统的驱动管的通断,其中,所述第一阶段RC滤波电路的RC常数大于所述第二阶段RC滤波电路的RC常数至少1个数量级;前沿消隐控制器,用于控制所述第一阶段RC滤波电路和第二阶段RC滤波电路在不同的时间段工作。
2、 如权利要求1所述的用于开关型电源转换系统的二阶段前沿消隐滤波器,其特征在 于所述第一阶段RC滤波器包括第一电阻及第一电容,所述第二阶段RC滤波器包括所述第 一电阻、第二电阻、与所述第二电阻串联的第一传输门、及所述第一电容,且所述第二电阻 和第一传输门并联在所述第一电阻两端,所述第一传输门受所述前沿消隐控制器控制。
3、 如权利要求l所述用于开关型电源转换系统的二阶段前沿消隐滤波器,其特征在于 所述第一阶段RC滤波器包括串联的第三电阻、第四电阻及第二电容,所述第二阶段RC滤波 器包括串联的所述第四电阻、所述第二电容、及并联在所述第三电阻两端的第二传输门,所 述第二传输门受所述前沿消隐控制器控制。
4、 如权利要求1所述的用于开关型电源转换系统的二阶段前沿消隐滤波器,其特征在 于所述第一阶段RC滤波器由第五电阻、及第三电容串联形成,所述第二阶段RC滤波电路 包括第五电阻、第三电容及并联在所述第五电阻两端的第三传输门,且所述第三传输门受所 述前沿消隐控制器控制。
5、 如权利要求1所述的用于开关型电源转换系统的二阶段前沿消隐滤波器,其特征在 于所述第一阶段RC滤波器包括第六电阻、第四电容、与所述第六电阻串联的第四传输门、 与所述第四传输门串联的第五电容,所述第四传输门和第五电容并联在所述第四电容两端, 且所述第四传输门受所述前沿消隐控制器控制,所述第二阶段RC滤波电路由第六电阻、及第 四电容串联形成。
6、 如权利要求1至5任一所述的用于开关型电源转换系统的二阶段前沿消隐滤波器,其特征在于所述前沿消隐控制器包括将所述前级驱动信号的上升沿延迟第一时间段而下降沿 不延迟的电路。
7、如权利要求1所述的用于开关型电源转换系统的二阶段前沿消隐滤波器,其特征在于所述第一阶段RC滤波电路的RC常数大于所述第二阶段RC滤波电路的RC常数至少2 个数量级。
全文摘要
本发明揭示了一种用于开关型电源转换系统的二阶段前沿消隐滤波器,包括第一阶段RC滤波器,用于滤除所述驱动管启动时所产成的启动脉冲;第二阶段RC滤波器,用于将从所述取样电阻所获取的取样电压输入至所述比较器以与所述比较器的参考电压进行比较,进而去控制所述开关型电源转换系统的驱动管的通断;前沿消隐控制器,用于控制所述第一阶段RC滤波电路和第二阶段RC滤波电路在不同的时间段工作。本发明提供的用于开关型电源转换系统的二阶段前沿消隐滤波器,既可以滤除驱动管开启时不希望看见的电压脉冲,同时对于电压脉冲后的电压信号又可以几乎没有延迟地传送。
文档编号H02M1/14GK101534046SQ20091004889
公开日2009年9月16日 申请日期2009年4月7日 优先权日2009年4月7日
发明者林立谨, 亮 郭 申请人:上海源赋创盈电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1