一种用于功放的直流降压电路的制作方法

文档序号:18694576发布日期:2019-09-17 21:36阅读:1229来源:国知局
一种用于功放的直流降压电路的制作方法

本实用新型涉及低音炮技术领域,尤其涉及一种用于功放的直流降压电路。



背景技术:

随着电子技术的发展,功放音响的功能越来越强大,其涉及电路有多种,如蓝牙电路、WiFi电路、DSP电路、DAC电路等;这些电路都通过主要芯片及其周边电路构成,然而芯片的供电电压不同,有5V和3.3V等,而在功放电源输出电压一般是DC12V,在将12V降压为5V、3.3V时,一般采用两个降压电路,且分别采用两个开关电路进行控制,造成电路设计复杂,成本高。



技术实现要素:

本实用新型的目的在于针对现有技术的不足,提供一种用于功放的直流降压电路,该直流降压电路结构简单,成本低。

一种用于功放的直流降压电路,其包括:

主降压电路,用于将输入电压降压为5V;

副降压电路,用于将5V输入电压降压为3.3V;

副降压电路设有两个电源输出端,分别为5V电源输出端和3.3V电源输出端;

主降压电路与副降压电路之间设有开关电路,所述开关电路包括MOS管Q1和三极管Q2,三极管Q2的基极通过电阻R60与控制端连接,三极管Q2的基极通过电阻R61接地,三极管Q2的发射极接地;三极管Q2的集电极通过电阻R2与MOS管Q1的G极连接,主降压电路的输出端与MOS管Q1的D极连接,副降压电路的输入端与MOS管Q1的S极连接。

进一步地,主降压电路包括主降压芯片,电源与主降压芯片的IN端脚连接,且IN端脚通过并联的电容C5和电容C7接地,主降压芯片的EN端脚通过电阻R47与电源连接,且EN端脚通过电阻R6接地;主降压芯片的PG端脚与VCC端脚连接,VCC端脚通过电容C1接地;主降压芯片的BS端脚通过电容C58以及反接的二极管D9接地;主降压芯片的SW端脚通过串联的电感L74、电阻R2、电阻R4接地,主降压芯片的FG管脚与电阻R2的输出端连接,电感L74的输出端主降压电路的输出端。

优选地,主降压芯片型号为:MP1410ES。

进一步地,副降压电路包括副降压芯片,型号为RT9164A-33cb;5V电源输出端与副降压芯片的输入端连接,3.3V电源输出端与副降压芯片的输出端连接,副降压芯片的输入端通过电容C9接地;副降压芯片的输出端通过并联的电容C72和电容C73接地。

本实用新型的有益效果:本实用新型通过开关电路对副降压电路进行控制,间接控制两个电源输出端,使得整体电路结构简单,成本低。

附图说明

图1为本实施例的一种电路示意图。

具体实施方式

以下结合附图对本实用新型进行详细的描述。如图1所示。

实施例:参见图1,一种用于功放的直流降压电路,其包括:

主降压电路,用于将输入电压降压为5V;

副降压电路,用于将5V输入电压降压为3.3V;

副降压电路设有两个电源输出端,分别为5V电源输出端和3.3V电源输出端;

主降压电路与副降压电路之间设有开关电路,所述开关电路包括MOS管Q1和三极管Q2,三极管Q2的基极通过电阻R60与控制端连接,三极管Q2的基极通过电阻R61接地,三极管Q2的发射极接地;三极管Q2的集电极通过电阻R2与MOS管Q1的G极连接,主降压电路的输出端与MOS管Q1的D极连接,副降压电路的输入端与MOS管Q1的S极连接。

本技术方案将主降压电路和副降压电路集成为一体,并通过一个开关电路进行控制,节省成本。在控制时,当电路工作时,控制端接收到高电平,电阻R60、电阻61构成分压电路,三极管Q2的基极电压高于截止电压,三极管Q2导通,MOS管Q1的G极获得电压,MOS管导通,主降压电路对副降压电路供电;当控制端没有收到高电平(信号)时,三极管Q2截止,MOS管Q1也截止。副降压电路被断路,停止对外供电。MOS管Q1相当于开关管,控制副降压电路的工作;三极管Q2控制MOS管Q1的开关。整个电路结构简单,实施方便,成本低。

进一步地,主降压电路包括主降压芯片,电源与主降压芯片的IN端脚连接,且IN端脚通过并联的电容C5和电容C7接地,主降压芯片的EN端脚通过电阻R47与电源连接,且EN端脚通过电阻R6接地;主降压芯片的PG端脚与VCC端脚连接,VCC端脚通过电容C1接地;主降压芯片的BS端脚通过电容C58以及反接的二极管D9接地;主降压芯片的SW端脚通过串联的电感L74、电阻R2、电阻R4接地,主降压芯片的FG管脚与电阻R2的输出端连接,电感L74的输出端主降压电路的输出端。

优选地,主降压芯片型号为:MP1410ES。

主降压电路对输入的电压进行降压,电源的供电电压一般为12V左右;主降压电路通过电容C5、电容C7对电源进行滤波处理,使得输入的DC电源保持稳定。

进一步地,副降压电路包括副降压芯片,型号为RT9164A-33cb;5V电源输出端与副降压芯片的输入端连接,3.3V电源输出端与副降压芯片的输出端连接,副降压芯片的输入端通过电容C9接地;副降压芯片的输出端通过并联的电容C72和电容C73接地。

将两个电源输出端与副降压电路连接,使得该两个电源输出端同时受到副降压电路的控制,两个电源输出端同时对外供电保持一致性。

以上内容仅为本实用新型的较佳实施例,对于本领域的普通技术人员,依据本实用新型的思想,在具体实施方式及应用范围上均会有改变之处,本说明书内容不应理解为对本实用新型的限制。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1