一种纳秒级上升沿脉冲电源的制作方法

文档序号:8489653阅读:851来源:国知局
一种纳秒级上升沿脉冲电源的制作方法
【技术领域】
[0001] 本发明属于脉冲电源技术领域,具体设及一种应用于具有多晶娃烙丝的高精度集 成电路(如模数转换器ADC和数模转换器DAC)修调中的纳秒级上升沿脉冲电源。
【背景技术】
[0002] 随着对集成电路高性能指标的要求越来越高,集成电路面临高精度的需求日趋明 显,修调技术是实现高精度集成电路的必要手段。修调技术广泛应用于对ADC和DAC的精 度、V/F(压频)转换器的频率、有源滤波器的零点频率、运算放大器的失调电压和各种高精 度基准源等的微调中。集成电路设计中的修调技术主要针对电阻、电阻网络(或电容网络) 进行修调,采用不同的修调技术,可增大或减小阻值(或容值)。
[0003] 多晶娃烙丝的烙断条件是需要保证一定的电流密度大小(电流密度大小指单位 时间内通过某一单位面积的电量),因此用于修调的电源输出脉冲上升沿的时间必须保证 足够小(保证具有足够大的电流密度)。但是,本发明的发明人研究发现,传统的修调电源 不能保证输出脉冲上升沿的时间小于l(K)ns,因此,不能有效保证多晶娃烙丝的一次性修 调成功。而对于某些烙丝结构,如果一次修调失败,便不能进行第二次修调更正,此电路便 作废,从而会造成高精度的集成电路成品率降低、浪费资源,降低了经济效益。而且传统修 调电源输出的低电平电压、高电平电压、脉冲的宽度和频率不便于调节,因此针对不同电压 标准的集成电路修调需要不同型号的修调电源,从而给集成电路生产带来了额外的生产成 本。

【发明内容】

[0004] 针对现有修调电源不能保证输出脉冲上升沿的时间小于10化S,不能有效保证具 有多晶娃烙丝的集成电路一次性修调成功,并且该修调电源输出的低电平电压、高电平电 压、脉冲的宽度和频率不便于调节,从而给集成电路生产带来了额外生产成本的技术问题, 本发明提供一种新型纳秒级上升沿脉冲电源。
[0005] 为了实现上述目的,本发明采用如下技术方案:
[0006] 一种纳秒级上升沿脉冲电源,包括指令产生单元、通讯单元、中央控制单元、NMOS 驱动单元、NMOS管、二极管、脉冲输出单元、DC5~15V可调单元和DC1.2~5V可调单元; 其中,
[0007] 指令产生单元,产生用于控制NMOS管通断的控制信号指令;
[000引通讯单元,接收来自指令产生单元的控制信号指令,并对该控制信号指令进行编 码,产生能够被中央控制单元识别的控制信号码流;
[0009] 中央控制单元,接收来自通讯单元的控制信号码流,并根据内部算法解析控制信 号码流的具体含义,产生相应的脉冲控制信号;
[0010] NMOS驱动单元,接收中央控制单元发出的脉冲控制信号,当脉冲控制信号为高电 平时产生第一驱动电压,当脉冲控制信号为低电平时产生第二驱动电压;
[0011] NMOS管,接收来自NMOS驱动单元的第一驱动电压并导通,使二极管工作在截止状 态,控制脉冲输出单元输出高电平电压为DC5~15V可调单元输出的电压;W及
[0012] 接收来自NMOS驱动单元的第二驱动电压并关断,使二极管工作在导通状态,控制 脉冲输出单元输出低电平电压为DC1. 2~5V可调单元输出的电压。
[0013] 本发明提供的纳秒级上升沿脉冲电源中,包含有NMOS管,该NMOS管能够保证脉冲 电源输出的脉冲电压上升沿时间小于100ns,从而有效保证了对多晶娃烙丝的集成电路的 一次修调成功率,并且该脉冲电源输出的脉冲宽度和脉冲频率可W通过中央控制单元的内 部算法进行调节,同时,该脉冲电源输出脉冲的高电平直流电压和低电平直流电压可W根 据实际修调集成电路的特点进行一定范围内的调节,进而优化了集成电路修调装置,从而 降低了高精度集成电路的生产成本。
[0014] 进一步,所述指令产生单元为PC机、嵌入式设备或板卡。
[0015] 进一步,所述通讯单元为RS-232接口、RS-485接口、RS-422接口或USB接口。
[0016] 进一步,所述中央控制单元为单片机、ARM、CPLD或FPGA。
[0017] 进一步,所述中央控制单元中设有内部算法解析模块,所述内部算法解析模块用 于解析控制信号码流的具体含义,产生相应的脉冲控制信号。
[0018] 进一步,所述NMOS驱动单元选用美国美信公司生产的型号为MAX627的M0S阳T栅 极驱动器。
[0019] 进一步,所述NMOS管选用美国IR公司生产的型号为IRF7413的N沟道场效应晶 体管。
[0020] 进一步,所述脉冲输出单元为一个SMA连接器接头。
[002U 进一步,所述DC1. 2~5V可调单元包括第一低压差线性稳压器、第一电位器、第 一电感器、第一电容器和第二电容器,所述第一低压差线性稳压器的调节端与第一电位器 的一端连接,第一电位器的另一端接地,所述第一低压差线性稳压器的输出端与第一电感 器的一端和第一电容器的一端连接,第一电感器的另一端与第二电容器的一端和二极管的 阳极连接,第一电容器的另一端和第二电容器的另一端连接并接地。
[002引进一步,所述DC5~15V可调单元包括第二低压差线性稳压器、第二电位器、第二 电感器、第=电容器和第四电容器,所述第二低压差线性稳压器的调节端与第二电位器的 一端连接,第二电位器的另一端接地,所述第二低压差线性稳压器的输出端与第二电感器 的一端和第四电容器的一端连接,第二电感器的另一端与第=电容器的一端和NMOS管的 漏极连接,第=电容器的另一端和第四电容器的另一端连接并接地。
【附图说明】
[0023] 图1是本发明提供的纳秒级上升沿脉冲电源的结构框图。
[0024] 图2是本发明提供的纳秒级上升沿脉冲电源的电路原理图。
[0025] 图3是本发明提供的纳秒级上升沿脉冲电源的内部算法解析模块的解析流程示 意图。
[0026] 图4是本发明提供的纳秒级上升沿脉冲电源在负载为1000mA时,脉冲输出的测试 曲线示意图。
[0027] 图中,1、指令产生单元;2、通讯单元;3、中央控制单元;4、NMOS驱动单元;5、NMOS 管;6、二极管;7、脉冲输出单元;8、DC5~15V可调单元;9、DC1. 2~5V可调单元。【具体实施方式】
[002引为了使本发明实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结 合具体图示,进一步阐述本发明。
[0029] 请参考图1所示,本发明提供一种纳秒级上升沿脉冲电源,包括指令产生单元1、 通讯单元2、中央控制单元3、NMOS驱动单元4、NMOS管5、二极管6、脉冲输出单元7、DC5~ 15V可调单元8和DC1. 2~5V可调单元9 ;其中,
[0030] 指令产生单元1,产生用于控制NMOS管通断的控制信号指令;
[0031] 通讯单元2,接收来自指令产生单元1的控制信号指令,并对该控制信号指令进行 编码,产生能够被中央控制单元3识别的控制信号码流;
[0032] 中央控制单元3,接收来自通讯单元2的控制信号码流,并根据内部算法解析控制 信号码流的具体含义,产生相应的脉冲控制信号;
[0033] NMOS驱动单元4,接收中央控制单元3发出的脉冲控制信号,当脉冲控制信号为高 电平时产生第一驱动电压,当脉冲控制信号为低电平时产生第二驱动电压;
[0034] NMOS管5,接收来自NMOS驱动单元4的第一驱动电压并导通,使二极管6工作在 截止状态,控制脉冲输出单元7输出高电平电压为DC5~15V可调单元8输出的电压;W 及
[0035] 接收来自NM
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1