一种超低待机控制电路、电源电路及用电设备的制造方法_2

文档序号:9753847阅读:来源:国知局
启动控制单元12的输出端与PffM单元Ul的电源端VDD连接;
[0041 ] PffM关断控制单元13,用于根据PffM控制信号关断PffM单元,以降低电源电路的待机损耗,PffM关断控制单元13的输入端与待机信号接收单元11的输出端连接,PffM关断控制单元13的输出端与PffM单元Ul的过温保护端RT连接。
[0042]在本发明实施例中,Standby电源向待机信号接收单元11的第一电源端提供5V电源电压,向待机信号接收单元11的第二电源端提供一个较低电压VCC1,当待机信号接收单元11接收到无效的待机信号en后,待机信号接收单元11输出一个启动状态的PffM控制信号来控制PWM启动控制单元12工作,并将Standby电源提供的较低电压VCCl作为启动电压通过PffM启动控制单元12输出给PffM单元Ul,进而控制PffM单元Ul工作,使电源电路2得以正常工作。
[0043]当待机信号接收单元11接收到有效的待机信号en后,待机信号接收单元11输出一个关断状态的PWM控制信号来控制PffM关断控制单元13向PffM单元Ul输出一个关断信号,以控制PWM单元Ul停止工作,从而切断电源电路2的电流回路,使电源电路2停止输出的同时大幅降低了 PWM单元Ul和电源电路中待机电能损耗,使得电源电路从原来空载时耗能0.3W降低至30-40mW。
[0044]在本发明实施例中,在PffM单元Ul启动时由电源电压VCCl供电,而在PffM单元Ul稳定工作后由电源电压VCC供电。
[0045]本发明实施例采用超低Standby电源作为超低待机电源,通过控制电路去控制主功率电源的PWM信号输出或停止,使主功率电源在不工作的情况下,PffM单元完全不工作,并且切断主功率电源的电流回路,大幅降低了电源产品在待机和关断模式下的损耗,以满足能源之星和欧盟生态标签以及指令Lot 6等的要求,该控制电路结构简单、一致性好。
[0046]图2示出了本发明实施例提供的超低待机控制电路以及电源电路的示例电路结构,为了便于说明,仅示出了与本发明相关的部分。
[0047]作为本发明一实施例,该超低待机控制电路还包括一接口单元C0N2,该接口单元C0N2的第一端I与待机信号接收单元的第一电源端连接,接口单元C0N2的第二端2接地,接口单元C0N2的第三端3与待机信号接收单元的输入端连接。
[0048]本发明实施例通过接口单元可以便捷地与Standby电源以及系统控制电路进行便捷快速的连接,该接口单元成本低、插拔效果好。
[0049]作为本发明一实施例,待机信号接收单元11包括:
[0050]电阻R5、电阻R6、电阻R7、电阻R12、电阻R13、电阻R14、第三光耦、第二开关管Q2、
第三开关管Q3、第五开关管Q5和稳压二极管ZDl ;
[0051]电阻R13的一端为待机信号接收单元11的输入端,电阻R13的另一端同时与电阻R12的一端和第五开关管Q5的控制端连接,电阻R12的另一端和第五开关管Q5的输入端同时为待机信号接收单兀11的第一电源端,第五开关管Q5的输出端通过电阻R14与第三光耦的发光二极管U3A阳极连接,第三光耦的发光二极管U3A阴极接地,第三光耦的受光器件U3B的输出端接地,第三光耦的受光器件U3B的输入端与电阻R6的一端连接,电阻R6的另一端同时与电阻R5的一端和第二开关管Q2的控制端连接,电阻R5的另一端和第二开关管Q2的输入端同时为待机信号接收单兀11的第二电源端,第二开关管Q2的输出端同时与电阻R7的一端和第三开关管Q3的输入端连接,电阻R7的另一端和第三开关管Q3的控制端同时与稳压二极管的阴极连接,稳压二极管的阳极接地,第三开关管Q3的输出端为待机信号接收单元11的输出端。
[0052]作为本发明一优选实施例,第二开关管Q2和第五开关管Q5均可以采用PNP型三极管实现,PNP型三极管的发射极为第二开关管Q2和第五开关管Q5的输入端,PNP型三极管的集电极为第二开关管Q2和第五开关管Q5的输出端,PNP型三极管的基极为第二开关管Q2和第五开关管Q5的控制端;
[0053]第三开关管Q3可以采用NPN型三极管实现,NPN型三极管的集电极为第三开关管Q3的输入端,NPN型三极管的发射极为第三开关管Q3的输出端,NPN型三极管的基极为第三开关管Q3的控制端。
[0054]作为本发明一实施例,PffM启动控制单元12包括:
[0055]电阻RlO和二极管D3 ;
[0056]电阻RlO的一端为PffM启动控制单元12的输入端,电阻RlO的另一端与二极管D3的阳极连接,二极管D3的阴极为PffM启动控制单元12的输出端。
[0057]PffM关断控制单元13包括:
[0058]电阻R8、电阻R9和第四开关管Q4 ;
[0059]电阻R8的一端为PffM关断控制单元13的输入端,电阻R8的另一端同时与电阻R9的一端和第四开关管Q4的控制端连接,电阻R9的另一端和第四开关管Q4的输出端同时接地,第四开关管Q4的输入端为PffM关断控制单元13的输出端。
[0060]作为本发明一优选实施例,第四开关管Q4可以采用PNP型三极管实现,PNP型三极管的发射极为第四开关管Q4的输入端,PNP型三极管的集电极为第四开关管Q4的输出端,PNP型三极管的基极为第四开关管Q4的控制端。
[0061]作为本发明一实施例,第一整流滤波电路21包括:
[0062]整流桥堆DBl、电容Cl、电容C2、电阻Rl和二极管Dl ;
[0063]整流桥堆DBl的输入端正极为第一整流滤波电路21的第一输入端,整流桥堆DBl的输入端负极为第一整流滤波电路21的第二输入端,整流桥堆DBl的输出端负极接地,整流桥堆DBl的输出端正极通过电容Cl接地,整流桥堆DBl的输出端正极还为第一整流滤波电路21的第一输出端同时与电阻Rl的一端和电容C2的一端连接,电阻Rl的另一端和电容C2的另一端同时与二极管Dl的阴极连接,二极管Dl的阳极为第一整流滤波电路21的第二输出端。
[0064]第二整流滤波电路22包括:
[0065]电阻R11、电容C4、电容C5、电容C6、二极管D4和二极管D5 ;
[0066]电阻Rll的一端、二极管D4的阳极、二极管D5的阳极同时为第二整流滤波电路22的第一输入端,电阻Rll的另一端与电容C4的一端连接,电容C4的另一端同时与二极管D4的阴极、二极管D5的阴极连接,二极管D5的阴极为第二整流滤波电路22的第一输出端同时与电容C5、电容C6的一端连接,电容C5、电容C6的另一端同时为第二整流滤波电路22的第一输入端和第一输出端接地。
[0067]开关电路23包括:
[0068]电阻R2、电阻R4和第一开关管Ql ;
[0069]第一开关管Ql的输入端为开关电路23的输入端,第一开关管Ql的输出端为开关电路23的输出端通过电阻R4接地,第一开关管Ql的控制端与电阻R2的一端连接,电阻R2的另一端为开关电路23的控制端。
[0070]作为本发明一优选实施例,第一开关管Ql可以采用N型MOS管实现,N型MOS管的漏极D为第一开关管Ql的输入端,N型MOS管的源极S为第一开关管Ql的输出端,N型MOS管的栅极G为第一开关管Ql的控制端。
[0071 ] 电压采样电路24包括:
[0072]电阻R15、电阻R16、电阻R17、电阻R18、电容C7、受控整流器件U4和第二光耦;
[0073]电阻R15和电阻R17的一端均为电压采样电路24的输入端,所述电阻R15的另一端同时与电阻R16的一端和第二光耦的发光二极管U2A的阳极连接,电阻R16的另一端同时与电容C7的一端和第二光稱的发光二极管U2A的阴极连接,电容C7的另一端同时与电阻R17的另一端和电阻R18的一端连接,受控整流器件U4的阴极与第二光耦的发光二极管U2A的阴极连接,受控整流器件U4的阳极与电阻R18的另一端同时接地,受控整流器件U4的控制端也与电阻R18的一端连接,第二光耦的受光器件U2B的输入端为电压采样电路24的输出端,第二光I禹的受光器件U2B的输出端接地。
[0074]第三整流滤波电路25包括:
[0075]电阻R3、电容C3和二极管D2 ;
[0076]电阻R3的一端为第三整流滤波电路25的第一输入端与二极管D2的阳极连接,二极管D2的阴极为第三整流滤波电路25的输出端与电容C3的一端连接,电容C3的另一端为第三整流滤波电路25的第二输入端。
[0077]在本发明实施例中,当外部升降桌按钮按下,待
当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1