可扩展dc-dc电源模块主板的制作方法

文档序号:10408191阅读:608来源:国知局
可扩展dc-dc电源模块主板的制作方法
【技术领域】
[0001]本实用新型涉及电源领域,更具体地说,涉及一种可扩展DC-DC电源模块主板。
【背景技术】
[0002]在x86架构的系列CPU里,同一系列不同型号的CPU通常功耗会不一样,比如CPU的功耗有35W,45W,65W,95W,但这些CPU的封装是完全一样的,也就是说,这些CPU可以互换使用,但现有的DC-DC电源模块主板上,在设计主板DC-DC电源时,如果把主板DC-DC电源直接设计成支持95W的CPU,则该主板DC-DC电源可以兼容35W,45W,65W的CPU,但成本较高,能耗较大。故急需提供一种可兼容多种功耗的CHJ且成本较低、能耗较小的DC-DC电源模块主板。
【实用新型内容】
[0003]本实用新型要解决的技术问题在于,针对现有技术的上述缺陷,提供一种可兼容多种功耗的CPU的可扩展DC-DC电源模块主板。
[0004]本实用新型解决其技术问题所采用的技术方案是:提供一种可扩展DC-DC电源模块主板,用于给中央处理器供电,所述可扩展DC-DC电源模块主板包括DC-DC电源控制器以及分别连接在所述DC-DC电源控制器和所述中央处理器之间的的第一 DC-DC降压电路、第二DC-DC降压电路,还包括第三DC-DC降压电路和第四DC-DC降压电路,所述第三DC-DC降压电路和第四DC-DC降压电路通过扩展槽连接在所述DC-DC电源控制器和所述中央处理器之间。
[0005]在上述可扩展DC-DC电源模块主板中,所述第一DC-DC降压电路包括第一MOS管、第二 MOS管以及第一电感和第一电容,所述第一 MOS管的栅极连接所述DC-DC电源控制器的第一上管驱动信号输出引脚,所述第二 MOS管的栅极连接所述DC-DC电源控制器的第一下管驱动信号输出引脚,所述第一 MOS管的源极和所述第二 MOS管的漏极之间的连接点连接所述DC-DC电源控制器的第一过流检测输入引脚,所述第一电感的一端连接所述第一 MOS管的源极和所述第二MOS管的漏极之间的连接点,所述第一电感的另一端分别连接所述中央处理器和所述第一电容的一端,所述第一电容的另一端接地,所述第一 MOS管的漏极连接电源电压,所述第二 MOS管的源极接地。
[0006]在上述可扩展DC-DC电源模块主板中,所述第二DC-DC降压电路包括第三MOS管、第四MOS管以及第二电感和第二电容,所述第三MOS管的栅极连接所述DC-DC电源控制器的第二上管驱动信号输出引脚,所述第四MOS管的栅极连接所述DC-DC电源控制器的第二下管驱动信号输出引脚,所述第三MOS管的源极和所述第四MOS管的漏极之间的连接点连接所述DC-DC电源控制器的第二过流检测输入引脚,所述第二电感的一端连接所述第三MOS管的源极和所述第四MOS管的漏极之间的连接点,所述第二电感的另一端分别连接所述第二电容的一端以及所述第一电感和第一电容的连接点,所述第二电容的另一端接地,所述第三MOS管的漏极连接电源电压,所述第四MOS管的源极接地。
[0007]在上述可扩展DC-DC电源模块主板中,所述第三DC-DC降压电路包括第五MOS管、第六MOS管以及第三电感和第三电容,所述第五MOS管的栅极通过所述扩展槽连接所述DC-DC电源控制器的第三上管驱动信号输出引脚,所述第六MOS管的栅极通过所述扩展槽连接所述DC-DC电源控制器的第三下管驱动信号输出引脚,所述第五MOS管的源极和所述第六MOS管的漏极之间的连接点通过所述扩展槽连接所述DC-DC电源控制器的第三过流检测输入引脚,所述第三电感的一端连接所述第五MOS管的源极和所述第六MOS管的漏极之间的连接点,所述第三电感的另一端连接所述第三电容的一端并通过所述扩展槽连接所述第一电感和第一电容的连接点,所述第三电容的另一端接地,所述第五MOS管的漏极连接电源电压,所述第六MOS管的源极接地。
[0008]在上述可扩展DC-DC电源模块主板中,所述第四DC-DC降压电路包括驱动芯片以及第七MOS管、第八MOS管、第四电感和第四电容,所述驱动芯片通过所述扩展槽和所述DC-DC电源控制器连接,所述第七MOS管的栅极连接所述驱动芯片的上管驱动信号输出引脚,所述第八MOS管的栅极连接所述驱动芯片的下管驱动信号输出引脚,所述第七MOS管的源极和所述第八MOS管的漏极之间的连接点连接所述驱动芯片的过流检测输入引脚,所述第四电感的一端连接所述第七MOS管的漏极和所述第八MOS管的漏极之间的连接点,所述第四电感的另一端连接所述第四电容的一端以及通过所述扩展槽连接所述第一电感和所述第一电容的连接点,所述第四电容的另一端接地,所述第七MOS管的漏极连接电源电压,所述第八MOS管的源极接地。
[0009]实施本实用新型的可扩展DC-DC电源模块主板,具有以下有益效果:对于低端性能需求的用户,如需支持低功耗的中央处理器,通过第一DC-DC降压电路和第二DC-DC降压电路即可满足该中央处理器的供电需求,节省了产品成本,环保节能。另外,对于高性能需求的用户,如需支持高功耗的中央处理器,此时直接将第三DC-DC降压电路和第四DC-DC降压电路通过扩展槽连接在DC-DC电源控制器和中央处理器之间,即可满足该中央处理器的供电需求,操作十分方便。
【附图说明】
[0010]下面将结合附图及实施例对本实用新型作进一步说明,附图中:
[0011 ]图1是本实用新型一种可扩展DC-DC电源模块主板实施例的结构示意图;
[0012]图2是本实用新型一种可扩展DC-DC电源模块主板实施例的电路示意图。
【具体实施方式】
[0013]为了对本实用新型的技术特征、目的和效果有更加清楚的理解,现对照附图详细说明本实用新型的【具体实施方式】。
[0014]通常主板DC-DC电源包括多相,如I相、2相、4相、6相或8相等甚至更多相,每一相均用于提供相同的电源电压给中央处理器(CPU),而主板DC-DC电源又包括DC-DC电源控制器以及多个DC-DC降压电路,DC-DC电源控制器会提供多相控制信号(S卩PTOi信号)分别对应至这多个DC-DC降压电路。
[0015]如图1所示,为本实用新型一种可扩展DC-DC电源模块主板实施例的结构示意图,用于给中央处理器16供电,在本实施例中,该可扩展DC-DC电源模块主板包括DC-DC电源控制器10、第一 DC-DC降压电路11、第二 DC-DC降压电路12、第三DC-DC降压电路13和第四DC-DC降压电路14以及扩展槽15。其中:第一DC-DC降压电路11和第二DC-DC降压电路12的输入端连接DC-DC电源控制器10,第一DC-DC降压电路11和第二DC-DC降压电路12的输出端分别连接中央处理器16,用于提供相应功耗的电源电压至中央处理器16。
[0016]特别地,当中央处理器16需要更高功耗时,第三DC-DC降压电路13和第四DC-DC降压电路14通过扩展槽15连接在DC-DC电源控制器10和中央处理器16之间,与第一 DC-DC降压电路11和第二 DC-DC降压电路12共同提供更高功耗的电源电压至中央处理器16。如图所示,通过扩展槽15即可把第三DC-DC降压电路13和第四DC-DC降压电路14连接到中央处理器16,给该中央处理器16提供电源电压。
[0017]在本实施例中,在用户使用较低功耗比如35W或45W中央处理器的时候,直接可通过DC-DC电源控制器10以及第一 DC-DC降压电路11和第二 DC-DC降压电路12提供电源电压至中央处理器16即可满足该功耗需求。而在用户使用较高功耗如65W或95W的中央处理器时,则只需通过扩展槽15将第三DC-DC降压电路13和第四DC-DC降压电路14连接在DC-DC电源控制器10和中央处理器16之间,此时DC-DC电源控制器10以及四个DC-DC降压电路即可满足该功耗需求。
[0018]如图2所示,为本实用新型一种可扩展DC-DC电源模块主板实施例的电路示意图,通过DC-DC电源控制器1提供P丽控制信号至相应的DC-DC降压电路,实现输出多相电源电压至中央处理器16。在本实施例中,DC-DC电源控制器10可以优选为型号为ISL95820的芯片,相应的驱动芯片Ul可以优选为型号为ISL6625A的芯片作为DC-DC电源控制器10的外围芯片以满足提供4相电源电压的需求。具体地,如图2所示,第一 DC-DC降压电路11包括第一MOS管Ql、第二 MOS管Q2以及第一电感LI和第一电容Cl,第一 MOS管Ql的栅极连接DC-DC电源控制器10的第一上管驱动信号输出引脚(即为UGATEl引脚),第二 MOS管Q2的栅极连接DC-DC电源控制器10的第一下管驱动信号输出引脚(即为LGATEl引脚),第一MOS管Ql的源极和第二MOS管Q2的漏极之间的连接点连接DC-DC电源控制器10的第一过流检测输入引脚(SPPHASEl引脚),第一电感LI的一端连接第一MOS管Ql的源极和第二MOS管Q2的漏极之间的连接点,第一电感LI的另一端分别连接中央处理器16和第一电容Cl的一端,第一电容
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1