具有内部抖动生成器的内部抖动容限测试器的制造方法

文档序号:8301241阅读:185来源:国知局
具有内部抖动生成器的内部抖动容限测试器的制造方法
【技术领域】
[0001] 本发明的示例性实施例涉及一种抖动容限测试。
【背景技术】
[0002] 时钟数据恢复(⑶R,Clock and Data Recovery)的输入抖动可被建模为累积抖动 和非累积抖动(non-accumulative jitter)的总和。非累积周期抖动随着时间的推移不累 积且通常具有有界变差(bounded variance)。数据依赖确定性抖动是非累积抖动的子集。 相反,累积抖动本质上是无界的且随时间而无限增加。
[0003] 抖动容限掩码(jitter tolerance mask)就串行链路(serial link)的累积抖动 和随机非累积抖动提供信息。
[0004] 即使链路中的实际抖动几乎不由正弦(sinusoid)构成,抖动容限规格也可用正 弦定义以用于测试意图。实际上,在串行链路中具有延迟的抖动更像随机噪声(random noise)〇

【发明内容】

[0005] 本发明的示例性实施例公开了一种具有内部抖动生成器的内部抖动容限测试器, 所述内部抖动容限测试器包括:环路滤波器,具有预定增益和预定延迟;内部累积抖动生 成器,用于生成累积抖动;增益乘法器,与所述环路滤波器和所述内部累积抖动生成器相连 接;以及相位旋转器控制器,与所述增益乘法器相连接。
[0006] 所述内部累积抖动生成器包括:伪随机二进制序列生成器,用于随机生成1和-1。
[0007] 所述内部累积抖动生成器还包括:后续累加器,用于累积随机信号。
[0008] 所述内部累积抖动生成器还包括:低通滤波器,用于消除高频刺激和量化噪声。
[0009] 所述内部累积抖动生成器还包括:增益控制器,用于控制所述累积抖动的数量。
[0010] 一种具有内部抖动生成器的内部抖动容限测试器,所述内部抖动容限测试器包 括:环路滤波器,具有预定增益和预定延迟;内部正弦抖动生成器,用于生成正弦抖动;增 益乘法器,与所述环路滤波器和所述内部正弦抖动生成器相连接;以及相位旋转器控制器, 与所述增益乘法器相连接。
[0011] 所述内部正弦抖动生成器包括:计数器,用于从正弦抖动轮廓查找表中选择抖动 的频率。
[0012] 所述内部正弦抖动生成器还包括:增益控制器,用于控制所述抖动的振幅。
[0013] 一种具有数字控制振荡器的内部抖动容限测试器,所述内部抖动容限测试器包 括:环路滤波器,具有预定增益和预定延迟;内部累积抖动生成器,用于生成累积抖动;增 益乘法器,与所述环路滤波器和所述内部累积抖动生成器相连接;以及数字控制振荡器,与 所述增益乘法器相连接。
[0014] 所述内部累积抖动生成器包括:伪随机二进制序列生成器,用于随机生成1和-1。
[0015] 所述内部累积抖动生成器还包括:低通滤波器,用于消除高频刺激和量化噪声。
[0016] 所述内部累积抖动生成器还包括:增益控制器,用于控制所述累积抖动的数量。
【附图说明】
[0017] 包含于此用于提供本发明的进一步理解且被编入和构成本说明书一部分的附图 举例说明了本发明的示例性实施例且与详细说明一起用于解释本发明的原理。
[0018] 图1示出一种代表性的具有时钟生成器之基于旋转器的⑶R的Z域框图。
[0019] 图2示出输入抖动的离散时间模型。
[0020] 图3示出抖动容限掩码的一个代表性形状。
[0021] 图4是示出根据本发明一个示例性实施例之具有内部累积抖动生成器的内部抖 动容限测试器的示例的示图。
[0022] 图5是示出根据本发明一个示例性实施例之具有和不具有低通滤波器的相位旋 转器输出相位的功率谱密度函数的示例的示图。
[0023] 图6是示出根据本发明一个示例性实施例之具有内部正弦抖动生成器的内部抖 动容限测试器的示例的示图。
[0024] 图7是示出根据本发明一个示例性实施例之基于DCO型2数字⑶R的Z域框图的 示例的示图。
[0025] 图8是示出根据本发明一个示例性实施例之配备累积抖动生成器的DCO控制器的 示例的示图。
[0026] 图9是示出通过使用累积抖动配备的图形生成器的抖动容限测试方法的示例的 示图。
【具体实施方式】
[0027] 以下,参考示出本发明的示例性实施例的附图对本发明进行更加全面的说明。本 发明可具体表现为多种不同形式但其并不应被理解为仅局限于在此所述的实施例。相反, 这些示例性实施例被提供使得本公开更充分且能全面地将本发明的范围传达给本领域的 技术人员。在附图中,图层和区域的尺寸和相对大小为了清楚可识可被扩大。
[0028] 图1示出一种代表性的具有时钟生成器之基于旋转器的⑶R的Z域框图。时钟生 成器向数字控制相位旋转器提供频率锁定时钟。CDR模型(model)包括相位检测器、分别具 有增益0和延迟D的环路滤波器、以及数字控制相位旋转器。相位旋转器的增益0%与其 分辨率相关,可从下述方程式1中得出:
[0029] [方程式1]
[0030]
【主权项】
1. 一种具有内部抖动生成器的内部抖动容限测试器,所述内部抖动容限测试器包括: 环路滤波器,具有预定增益和预定延迟; 内部累积抖动生成器,用于生成累积抖动; 增益乘法器,与所述环路滤波器和所述内部累积抖动生成器相连接;W及 相位旋转器控制器,与所述增益乘法器相连接。
2. 如权利要求1所述的内部抖动容限测试器,其特征在于,所述内部累积抖动生成器 包括: 伪随机二进制序列生成器,用于随机生成1和-1。
3. 如权利要求2所述的内部抖动容限测试器,其特征在于,所述内部累积抖动生成器 还包括: 后续累加器,用于累积随机信号。
4. 如权利要求3所述的内部抖动容限测试器,其特征在于,所述内部累积抖动生成器 还包括: 低通滤波器,用于消除高频刺激和量化噪声。
5. 如权利要求4所述的内部抖动容限测试器,其特征在于,所述内部累积抖动生成器 还包括: 增益控制器,用于控制所述累积抖动的数量。
6. -种具有内部抖动生成器的内部抖动容限测试器,所述内部抖动容限测试器包括; 环路滤波器,具有预定增益和预定延迟; 内部正弦抖动生成器,用于生成正弦抖动; 增益乘法器,与所述环路滤波器和所述内部正弦抖动生成器相连接;W及 相位旋转器控制器,与所述增益乘法器相连接。
7. 如权利要求6所述的内部抖动容限测试器,其特征在于,所述内部正弦抖动生成器 包括: 计数器,用于从正弦抖动轮廓查找表中选择抖动的频率。
8. 如权利要求7所述的内部抖动容限测试器,其特征在于,所述内部正弦抖动生成器 还包括: 增益控制器,用于控制所述抖动的振幅。
9. 一种具有数字控制振荡器的内部抖动容限测试器,所述内部抖动容限测试器包括: 环路滤波器,具有预定增益和预定延迟; 内部累积抖动生成器,用于生成累积抖动; 增益乘法器,与所述环路滤波器和所述内部累积抖动生成器相连接;W及 数字控制振荡器,与所述增益乘法器相连接。
10. 如权利要求9所述的内部抖动容限测试器,其特征在于,所述内部累积抖动生成器 包括: 伪随机二进制序列生成器,用于随机生成1和-1。
11. 如权利要求10所述的内部抖动容限测试器,其特征在于,所述内部累积抖动生成 器还包括: 低通滤波器,用于消除高频刺激和量化噪声。
12.如权利要求11所述的内部抖动容限测试器,其特征在于,所述内部累积抖动生成 器还包括: 增益控制器,用于控制所述累积抖动的数量。
【专利摘要】本发明的示例性实施例涉及一种内部抖动容限测试器。该内部抖动容限测试器包括:数字环路滤波器,含有累积相位检测器的输出的循环累加器;增益乘法器;内部累积抖动生成器(或内部正弦抖动生成器);以及相位旋转器(或DCO)控制器。该内部累积抖动生成器包括:PRBS生成器、数字环路滤波器、累加器、以及增益控制器。累积抖动生成器也可用正弦抖动生成器替换。该内部正弦抖动生成器包括计数器、正弦抖动轮廓查找表、以及增益控制器。
【IPC分类】H03K19-00
【公开号】CN104617938
【申请号】CN201410601545
【发明人】裵玄民, 李埈荣, 朴镇浩, 金泰澔
【申请人】韩国科学技术院, 万亿广场有限公司
【公开日】2015年5月13日
【申请日】2014年10月30日
【公告号】EP2876835A2, EP2876835A3, US9065653, US20150124861
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1