一种改善vga的esd防护效果和节省pcb空间的方法

文档序号:9671813阅读:853来源:国知局
一种改善vga的esd防护效果和节省pcb空间的方法
【技术领域】
[0001]本发明涉及服务器及个人电脑用VGA的ESD防护领域,具体地说是一种改善VGA的ESD防护效果和节省PCB空间的方法。
【背景技术】
[0002]通常,在服务器系统或者个人电脑中,会有多种显示接口,但VGA是目前最通用的显示接口,且服务器与个人电脑都会有VGA的显示接口。
[0003]由于VGA显示接口需要外接显示器,这样就会有ESD静电防护的问题。
[0004]ESD (Electro-Static discharge)的意思是“静电释放”。
[0005]静电是一种客观存在的自然现象,产生的方式多种,如接触、摩擦、电器间感应等。静电的特点是长时间积聚、高电压、低电量、小电流和作用时间短的特点。人体自身的动作或与其他物体的接触,分离,摩擦或感应等因素,可以产生几千伏甚至上万伏的静电。静电在多个领域造成严重危害。摩擦起电和人体静电是电子工业中的两大危害,常常造成电子电器产品运行不稳定,甚至损坏。
[0006]由于人体带有强烈的静电,而VGA作为显示接口又需要人去做插拔,故VGA接口很容易受到ESD的冲击,故在服务器或者个人电脑设计时,在VGA的接口端会做ESD防护的设计。目前都是采用TVS(TRANSIENT VOLTAGE SUPPRESSOR)或称瞬变电压抑制二极管来做防护的,TVS是在稳压管工艺基础上发展起来的一种新产品,其电路符号和普通稳压二极管相同,外形也与普通二极管无异,当TVS管两端经受瞬间的高能量冲击时,它能以极高的速度使其阻抗骤然降低,同时吸收一个大电流,将其两端间的电压箝位在一个预定的数值上,从而确保后面的电路元件免受瞬态高能量的冲击而损坏。
[0007]随着云计算、大数据的发展,许多领域都开始使用服务器,并且个人电脑基本普及了,所以应用的VGA接口也是非常多,因此VGA接口的ESD防护就额外重要了。目前应用在服务器或者个人电脑中的VGA做ESD保护的TVS都是采用BAV99这个型号。这种是单通道的方案,每个VGA至少要用7颗,占用过多空间,导致一些BAV99被放在远离VGA接口的地方,ESD的防护效果不好,且较浪费PCB的空间。
[0008]公开的相关专利文件:名称为“高维持电压的静电放电防护TVS器件”,该文件公开了 “一种高维持电压的静电放电防护TVS器件,包括单元器件,单元器件包括P衬底;包括P衬底,高压N阱,P阱,第一 N+有源注入区、第二 N+有源注入区、第三N+有源注入区,第一 P+有源注入区、第二 P+有源注入区以及氧化层和多晶硅栅;第一 N+有源注入区通过金属线引出作为单元器件的阳极,多晶硅栅通过金属线与第三N+有源注入区和第二 P+有源注入区相连并引出作为单元器件的阴极。本发明一种高维持电压的静电放电防护器件不仅具有良好的静电泄放能力,而且有很高的维持电压,在集成电路工作时发生ESD事件也能有效的防护,避免了栓锁问题”。
[0009]名称为“一种基于DTSCR的瞬态电压抑制器”,该文件公开了 “一种基于DTSCR的瞬态电压抑制器,包括P+衬底层,P+衬底层上从左到右依次设有第一 N阱、第二 N阱、第二P阱和第一 P阱,第二 N阱与第二 P阱相连;P+衬底层上相对于第一 N阱的前侧设有第三N阱,相对于第一 P阱的前侧设有第三P阱;第一 N阱、第一 P阱、第二 N阱、第二 P阱、第三N阱和第三P阱上分别对应的设有P+有源注入区、N+有源注入区和N型晕环层;N型晕环层上自底向上依次设有N型漏层、二氧化硅层和P+/N+多晶硅层。本发明通过采用三极管与低电容二极管的组合结构,进一步降低了 TVS的寄生电容,提高了 ESD防护的响应速度和鲁棒性,可广泛应用于一些便携式设备和高速接口的静电防护上”。
[0010]上述两个公开文件所解决的技术问题都与本发明要解决的技术问题不同。

【发明内容】

[0011]本发明的技术任务是提供一种改善VGA的ESD防护效果和节省PCB空间的方法。
[0012]本发明的技术任务是按以下方式实现的,该方法如下:采用集成多路的TVS替代BAV99,将集成多路的TVS安装在VGA的接口端,保证VGA接口端的静电马上就被TVS吸收掉。
[0013]所述的集成多路的TVS采用两颗。
[0014]所述的每颗TVS集成4路线路。
[0015]所述的TVS 的型号为 DT1240-04LP-7 或 YSCLAMP0524P。
[0016]本发明的一种改善VGA的ESD防护效果和节省PCB空间的方法和现有技术相比,具有设计合理、使用方便等特点,有效的节省PCB的空间,改善ESD防护的效果,不但能满足ESD保护的需求,而且大大降低了成本。
【附图说明】
[0017]附图1为一种改善VGA的ESD防护效果和节省PCB空间的方法的连接关系示意图。
【具体实施方式】
[0018]实施例1:
该改善VGA的ESD防护效果和节省PCB空间的方法如下:
将VGA共7个信号上每个所接的单路解决方案的BAV99换掉,采用两颗集成4路的型号为DT1240-04LP-7的TVS替代BAV99,将尺寸为2.5mmXl.0mm,集成4路的TVS安装在VGA的接口端,将7组信号线分别接入,保证VGA接口端的静电马上就被TVS吸收掉。
[0019]实施例2:
该改善VGA的ESD防护效果和节省PCB空间的方法如下:
将VGA共7个信号上每个所接的单路解决方案的BAV99换掉,采用两颗集成4路的型号为YSCLAMP0524P的TVS替代BAV99,将尺寸为2.5mmXl.0mm,集成4路的TVS安装在VGA的接口端,将7组信号线分别接入,保证VGA接口端的静电马上就被TVS吸收掉。
[0020]通过上述技术方案,解决了当前服务器和个人电脑应用的VGA接口非常多,采用BAV99这个型号占用过多空间,导致一些BAV99被放在远离VGA接口的地方,ESD的防护效果不好,且较浪费PCB的空间的问题,有效的节省PCB的空间,改善ESD防护的效果,不但能满足ESD保护的需求,而且大大降低了成本。
[0021]通过上面【具体实施方式】,所述技术领域的技术人员可容易的实现本发明。但是应当理解,本发明并不限于上述的几种【具体实施方式】。在公开的实施方式的基础上,所述技术领域的技术人员可任意组合不同的技术特征,从而实现不同的技术方案。
【主权项】
1.一种改善VGA的ESD防护效果和节省PCB空间的方法,其特征在于,该方法如下:采用集成多路的TVS替代BAV99,将集成多路的TVS安装在VGA的接口端,保证VGA接口端的静电马上就被TVS吸收掉。2.根据权利要求1所述的一种改善VGA的ESD防护效果和节省PCB空间的方法,其特征在于,所述的集成多路的TVS采用两颗。3.根据权利要求2所述的一种改善VGA的ESD防护效果和节省PCB空间的方法,其特征在于,所述的每颗TVS集成4路线路。4.根据权利要求2所述的一种改善VGA的ESD防护效果和节省PCB空间的方法,其特征在于,所述的TVS的型号为DT1240-04LP-7或YSCLAMP0524P。
【专利摘要】本发明公开了一种改善VGA的ESD防护效果和节省PCB空间的方法,该方法如下:采用集成多路的TVS替代BAV99,将集成多路的TVS安装在VGA的接口端,保证VGA接口端的静电马上就被TVS吸收掉。本发明的一种改善VGA的ESD防护效果和节省PCB空间的方法和现有技术相比,具有设计合理、使用方便等特点,有效的节省PCB的空间,改善ESD防护的效果,不但能满足ESD保护的需求,而且大大降低了成本。
【IPC分类】H05K9/00, H05K7/02
【公开号】CN105431025
【申请号】CN201510876670
【发明人】于浩
【申请人】浪潮电子信息产业股份有限公司
【公开日】2016年3月23日
【申请日】2015年12月3日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1