一种在无线通信中实现调制中频数字化的系统及其方法

文档序号:7973182阅读:255来源:国知局

专利名称::一种在无线通信中实现调制中频数字化的系统及其方法
技术领域
:本发明涉及无线通信领域中的调制技术,更具体地说,涉及一种在无线通信中实现调制中频数字化的系统及其方法,可应用于数字无线移动(DigitalMobileRadio,简称DMR)专业无线通信领域和所有连续相位移频键控(ContinuousPhaseFrequencyShiftKeying,简称CPFSK)调制方式的通信产品领域。
背景技术
:DMR无线通信标准是欧洲通信标准协会最新推出的一种数字集群标准,目前国内尚没有相应的产品出现。对于任何一种无线通信产品,调制的实现一直都是一个关键难点。DMR标准规定的通信系统是一种4电平频移键控调制方式(4frequencyshiftkeying,简称4FSK)调制系统,也是一种连续相位调制系统。传统4FSK的实现方法是采用4个频率发生器模拟调制,或者采用专用数字芯片进行数字调制。但是对于新制定的DMR标准来说,其是一种数字集群标准,传统4FSK采取的模拟调制显然不符合。而传统的数字调制系统,调制时数字信号一般都集中在基带,然后再经过模拟正交混频以及二次变频将频率提升至射频。但缺点在于系统的设计复杂、难度较大。鉴于目前国内尚没有相应的DMR产品,本发明主要是针对DMR产品的研发而提出的一种便于数字化实现的,降低系统的设计复杂性的DMR调制中频数字化技术。
发明内容本发明要解决的技术问题在于,提供一种在无线通信中实现调制中频数字化的系统及其方法,直接包含了正交调制解调(即中频数字化),既提高了正交相位精度,又降低了系统的设计复杂性。本发明解决其技术问题所釆用的技术方案是构造一种在无线通信中实现调制中频数字化的系统,所述系统包括连续相位调制模块,其用于根据不同的输入电平进行相应的相位增幅累加,并分别进行正余弦幅度变换输出;变频滤波模块,其用于将所述正余弦幅度变换输出的两路信号分别进行数字变频和滤波;混频模块,其用于将通过所述滤波输出的两路信号进行正交混频,数字振荡器模块,其用于进行中频载波,将所述两路信号调制到中频并完成数字正交合路。在本发明所述的在无线通信中实现调制中频数字化的系统中,所述系统还包括数字/模拟转换模块,其用于将所述完成数字正交合路的信号转换成模拟信号输出。在本发明所述的在无线通信中实现调制中频数字化的系统中,所述连续相位调制模块包括符号数据转换模块,其用于将输入的数据转换成待调制的符号数据格式,并以预设的符号时钟输出;相位增幅产生模块,其用于将所述符号数据产生相位增幅当输入的调制电平为+l时,预设相位常数值为其相位增幅的1/8;当输入的调制电平为-1、+3、-3时,其相位增幅由输入电平与所述预设相位常数值相乘得到;相位累加模块,其用于将各符号周期产生的相位增幅进行累加,并分别进行正余弦幅度转换。在本发明所述的在无线通信中实现调制中频数字化的系统中,所述变频滤波模块包括16倍升采样模块,其用于将通过所述正余弦幅度转换输出的两路信号进行数字变频,将所述信号提升到预设的中频频点;成行滤波模块,其用于滤出由于变频所产生的镜像频点。本发明还同时公开了一种在无线通信中实现调制中频数字化的方法,所述方法包括下列步骤a、根据不同的输入电平进行相应的相位增幅累加,并分别进行正余弦幅度变换输出;b、将所述正余弦幅度变换输出的两路信号分别进行数字变频和滤波,并进行正交混频;c、将所述两路信号调制到中频并完成数字正交合路输出。在本发明所述的在无线通信中实现调制中频数字化的方法中,在执行所述步骤c之后进一步包括d、将所述完成数字正交合路的信号转换成模拟信号输出。在本发明所述的在无线通信中实现调制中频数字化的方法中,所述步骤a进一步包括al、将输入的数据转换成待调制的符号数据格式,并以预设的符号时钟输出;a2、将所述符号数据产生相位增幅的步骤,具体包括当输入的调制电平为+l时,预设相位常数值为其相位增幅的1/8;当输入的调制电平为-1、+3、-3时,其相位增幅由输入电平与所述预设相位常数值相乘得到;a3、将各符号周期产生的相位增幅进行累加,并分别进行正余弦幅度转换。在本发明所述的在无线通信中实现调制中频数字化的方法中,所述步骤b进一步包括bl、将通过所述正余弦幅度转换输出的两路信号进行数字变频,将所述信号提升到预设的中频频点;b2、滤出由于变频所产生的镜像频点。本发明的有益效果是,由于本发明的实现采用了中频数字化技术,大大降低了射频前端的设计难度;并且本发明的算法采用了数字化实现的结构,节省了大量的现场可编程门阵列(FieldProgrammableGateArray,简称FPGA)资源,降低了产品成本。下面将结合附图及实施例对本发明作进一步说明,附图中图1是本发明所述DMR通信系统调制链路结构框图2是本发明所述连续相位调制模块FPGA实现结构示意图3是本发明所述滤波模块FPGA实现结构示意图4是本发明所述数字振荡器模块FPGA实现结构示意图5是本发明所述混频模块FPGA实现结构示意图6是本发明所述DMR通信系统调制链路FPGA实现结构示意图7是本发明所述在无线通信中实现调制中频数字化的方法流程图。具体实施例方式如图1所示,图中与数字信号处理器(DigitalSignalProcessor,简称DSP)接口完成链路层与物理层的数据交换,主要通过16位的数据总线缓存DSP发送来的数据并转换成待调制的符号数据格式,再以预设符号时钟(例如4.8KHz)输出。连续相位调制模块是解决DMR调制算法的主要模块之一,其用于根据不同的输入电平进行相应的相位增幅累加,并分别进行正余弦幅度变换输出。连续相位调制模块具体包括符号数据转换模块和相位增幅产生模块(图中未示出)。符号数据转换模块用于将输入的数据转换成待调制的符号数据格式,并以预设的符号时钟输出。相位增幅产生模块用于将所述符号数据产生相位增幅当输入的调制电平为+1时,预设相位常数值为其相位增幅的1/8,即由一个符号周期内获得的采样点数目决定;当输入的调制电平为-1、+3、-3时,由连续相位调制理论可知,在符号周期内其相位增幅,其相位增幅可由输入电平与所述预设相位常数值相乘得到。相位累加模块主要是将各符号周期产生的相位增幅进行累加,并分别进行正余弦幅度转换,这样就可以达到DMR标准规定的4FSK调制的目的,避免了频率调制数字实现资源占用较大的缺点。变频滤波模块用于将所述正余弦幅度变换输出的两路信号分别进行数字变频和滤波,其包括16倍升采样模块和成行滤波模块。16倍升采样模块用于将通过正余弦幅度转换输出的两路信号进行数字变频,将所述信号提升到预设的中频频点。滤波模块,即图中的成行滤波模块,用于滤出由于变频所产生的镜像频点。混频模块用于将通过所述滤波输出的两路信号进行正交混频。数字振荡器模块用于进行中频载波,将所述两路信号调制到中频并完成数字正交合路,经过数字/模拟转换模块转换成模拟信号输出。下面结合上述各模块的FPGA的实现结构示意图进行说明。连续相位调制模块FPGA实现结构示意图如图2所示,管脚定义如表1所示。phase—constant模块根据输入待调制符号产生相应的相位增幅,权衡相位量化精度与占用资源的比例,定义了17位寄存器做为相位常数值的量化表示,量化值如表2所示。modu_phase—acc模块累加phase一constant模块输出的相位值并转换至[-Tl,兀]区间,以便dmr—modu—sin模块进行幅度转换。表1连续相位调制模块管脚描述<table>tableseeoriginaldocumentpage8</column></row><table>变频滤波模包括16倍升釆样模块和滤波模块。16倍升采样模块将两路码速率由38.4KHz,提高到614.4KHz,并分别进行成形滤波。成形滤波器阶数为64阶,采样频率为614.4KHz,剪切频率为4.8KHz,通过Matlab仿真工具可得出所需要的各阶系数,量化后结果如表3所示。成形滤波器的设计采用Xilinx公司的滤波器IPCore核,如图3所示。管脚定义如表4所示。基于资源节省的考虑,滤波器的结构类型采用部分串行结构,即处理一个输入数据需要7个时钟,故加入一个Fir—data—hold模块,在滤波器处理结束后将正确的输出数据提取。表364阶成型滤波器系数<table>tableseeoriginaldocumentpage9</column></row><table>数字振荡器的采样频率设计为614.4KHz,中频频点为153.6KHz。采用Xilinx公司FPGA内置的DDS发生,女口图3中nco—ip—design所示。constant—nco为31位数字振荡器步进常数,16进制值为20000000。管脚定义如表5所示。表5数字振荡器模块管脚定义<table>tableseeoriginaldocumentpage10</column></row><table>混频模块的设计结构如图5所示,管脚定义如表6所示。nco—mult模块为乘法器,主要完成I,Q两路信号与中频I,Q两路载波的相乘。nco一add模块为加法器,完成I,Q两路信号的正交混频。nco—dac—add模块设计主要是满足所选择DAC芯片的特性要求。表6混频模块管脚定义<table>tableseeoriginaldocumentpage10</column></row><table>本发明所用到的时钟可根据计数器分频获得,分别有系统时钟614.4K,使能时钟38.4K,614.4K。同时将614.4K做为系统时钟与部分模块的使能时钟,是为了便于系统升级。本发明所述DMR通信系统调制链路FPGA实现结构如图6所示。Dmr一modu为连续相位调制模块,FIR_modu为变频滤波模块,NCO—sch为数字振荡器模块,modu—nco为混频模块。管脚定义如表4所示。表7调制链路FPGA管脚定义<table>tableseeoriginaldocumentpage10</column></row><table><table>tableseeoriginaldocumentpage11</column></row><table>本发明还同时公开了一种在无线通信中实现调制中频数字化的方法,如图7所示,所述方法包括下列步骤步骤l:将输入的数据转换成待调制的符号数据格式,并以预设的符号时钟输出。将该输出的符号数据产生相位增幅,具体包括当输入的调制电平为+1时,预设相位常数值为其相位增幅的1/8;当输入的调制电平为-1、+3、-3时,其相位增幅由输入电平与所述预设相位常数值相乘得到。然后将各符号周期产生的相位增幅进行累加,并分别进行正余弦幅度转换。步骤2:根据不同的输入电平进行相应的相位增幅累加,并分别进行正余弦幅度变换输出。步骤3:将通过所述正余弦幅度转换输出的两路信号进行数字变频,将所述信号提升到预设的中频频点。步骤4:滤出由于变频所产生的镜像频点。步骤5:将所述两路信号调制到中频并完成数字正交合路输出。步骤6:将所述完成数字正交合路的信号转换成模拟信号输出。虽然通过实施例描绘了本发明,本领域普通技术人员知道,本发明有许多变形和变化而不脱离本发明的精神,本发明的申请文件的权利要求包括这些变形和变化。权利要求1.一种在无线通信中实现调制中频数字化的系统,其特征在于,所述系统包括连续相位调制模块,其用于根据不同的输入电平进行相应的相位增幅累加,并分别进行正余弦幅度变换输出;变频滤波模块,其用于将所述正余弦幅度变换输出的两路信号分别进行数字变频和滤波;混频模块,其用于将通过所述滤波输出的两路信号进行正交混频,数字振荡器模块,其用于进行中频载波,将所述两路信号调制到中频并完成数字正交合路。2、根据权利要求l所述的在无线通信中实现调制中频数字化的系统,其特征在于,所述系统还包括数字/模拟转换模块,其用于将所述完成数字正交合路的信号转换成模拟信号输出。3、根据权利要求1或2所述的在无线通信中实现调制中频数字化的系统,其特征在于,所述连续相位调制模块包括符号数据转换模块,其用于将输入的数据转换成待调制的符号数据格式,并以预设的符号时钟输出;相位增幅产生模块,其用于将所述符号数据产生相位增幅当输入的调制电平为+l时,预设相位常数值为其相位增幅的1/8;当输入的调制电平为-1、+3、-3时,其相位增幅由输入电平与所述预设相位常数值相乘得到;相位累加模块,其用于将各符号周期产生的相位增幅进行累加,并分别进行正余弦幅度转换。4、根据权利要求3所述的在无线通信中实现调制中频数字化的系统,其特征在于,所述变频滤波模块包括16倍升采样模块,其用于将通过所述正余弦幅度转换输出的两路信号进行数字变频,将所述信号提升到预设的中频频点;成行滤波模块,其用于滤出由于变频所产生的镜像频点。5、一种在无线通信中实现调制中频数字化的方法,其特征在于,所述方法包括下列歩骤a、根据不同的输入电平进行相应的相位增幅累加,并分别进行正余弦幅度变换输出;b、将所述正余弦幅度变换输出的两路信号分别进行数字变频和滤波,并进行正交混频;c、将所述两路信号调制到中频并完成数字正交合路输出。6、根据权利要求l所述的在无线通信中实现调制中频数字化的方法,其特征在于,在执行所述步骤C之后进一步包括d、将所述完成数字正交合路的信号转换成模拟信号输出。7、根据权利要求5或6所述的在无线通信中实现调制中频数字化的方法,其特征在于,所述步骤a进一步包括al、将输入的数据转换成待调制的符号数据格式,并以预设的符号时钟输出;a2、将所述符号数据产生相位增幅的步骤,具体包括当输入的调制电平为+l时,预设相位常数值为其相位增幅的1/8;当输入的调制电平为-1、+3、-3时,其相位增幅由输入电平与所述预设相位常数值相乘得到;a3、将各符号周期产生的相位增幅进行累加,并分别进行正余弦幅度转换。8、根据权利要求7所述的在无线通信中实现调制中频数字化的方法,其特征在于,所述步骤b进一步包括bl、将通过所述正余弦幅度转换输出的两路信号进行数字变频,将所述信号提升到预设的中频频点;b2、滤出由于变频所产生的镜像频点。全文摘要本发明涉及一种在无线通信中实现调制中频数字化的系统,所述系统包括连续相位调制模块,其用于根据不同的输入电平进行相应的相位增幅累加,并分别进行正余弦幅度变换输出;变频滤波模块,其用于将所述正余弦幅度变换输出的两路信号分别进行数字变频和滤波;混频模块,其用于将通过所述滤波输出的两路信号进行正交混频,数字振荡器模块,其用于进行中频载波,将所述两路信号调制到中频并完成数字正交合路。由于本发明的实现采用了中频数字化技术,大大降低了射频前端的设计难度;并且本发明的算法采用了数字化实现的结构,节省了大量的现场可编程门阵列资源,降低了产品成本。文档编号H04L27/10GK101207593SQ20061015790公开日2008年6月25日申请日期2006年12月22日优先权日2006年12月22日发明者超马申请人:深圳市好易通科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1