一种支持pci接口的wlan网卡芯片的制作方法

文档序号:7668869阅读:401来源:国知局
专利名称:一种支持pci接口的wlan网卡芯片的制作方法
技术领域
本发明涉及一种支持PCI接口的无线局域网(Wireless Local Area Network, WL認)网
卡芯片,尤其涉及一种硬件支持WEP、 TKIP、 AES、 WPI加密的WLAN网卡芯片。
背景技术
在无线局域网络领域,无线网卡设备和无线接入设备被广泛应用于民用和工业各领域, 产生了巨大的经济效益和社会效益。而现今应用于无线网卡设备的核心芯片,从芯片结构上 看,绝大多数芯片采用SoC结构,依赖于内嵌的微控制器(Micro Controller)来完成数据 传输;从安全支持的角度看,多数芯片提供WPA (Wi-Fi Protgected Access)和IEEE802. lli 安全规范的硬件加密功能,支持WEP (Wired Equivalent Privacy)、 TKIP (Temporal Key Integrity Protocol)、 AES (Advanced Encryption Standard)^
采用SoC结构的WLAN网卡芯片具有使用简单、开发周期短的优点,但亦具有在相同加工 工艺的情况下芯片成本高、无线网卡设备BOM成本高的弱点。由于芯片内部采用微控制器, 为了使该微控制器工作,必须在片内或片外设置适量的程序存储器以存储运行在该微控制器 上的程序代码,对芯片来说,片内存储器将严重影响芯片的成本,程序代码量越大,成本增 加越多;此外,网卡设备上电启动时将会依赖于固化的启动代码, 一般而言,网卡设备的板 卡将会设置一定容量的非易失性存储器存储这样的代码,这种设置必然会增加板卡上器件的 数量,从而增加板级成本;最后,采用微处理器设计芯片将不得不考虑微处理器IP核本身的 成本。对于支持PCI接口的WLAN网卡芯片而言,考虑在片内设计简单的数据传输处理逻辑, 以替代传统芯片结构中微处理器从事的数据传输功能,具有很强的成本优势。
除了国际上的IEEE 802. lli和WPA安全标准之外,我国也提出了无线局域网国家标准 GB15629. 11,这是目前我国在这一领域惟一获得批准的协议。标准中包含了全新的WAPI(WLAN Authentication and Privacy Infrastructure)安全机制,这禾中安全机制由WM (WLAN Authentication Infrastructure)禾口 WPI (WLAN Privacy Infrastructure)两部分组成, WAI和ifPI分别实现对用户身份的鉴别和对传输的数据加密。
WAPI是中国拥有自主知识产权的无线局域网标准,该标准比较好地解决了无线局域网的 安全问题。目前大多数无线网络产品所采用的都是IEEE802.U传输协议,该协议由Wi-Fi组 织制定和进行认证,它们提供WPA和IEEE802. lli安全规范的加密功能。WAPI和IEEE802. 11 的主要区别在于安全加密技术的不同。无线局域网传输速度快、覆盖范围广,这也使它在安全方面非常脆弱。因为数据在传输的过程中都曝露都空中,很容易被别有用心的人截取数据 包,虽然, 一些厂商都针对IEEE802. ll制定了一系列的安全解决方案,但总得来说并不尽人 意,而且其核心技术掌握在外国人手中,在安全方面成了政府和商业用户使用WLAN的一大隐 患。WAPI是由我国有关部门掌握着加密的核心技术,其加密技术比IEEE802.il更为先进, 它采用国家密码管理委员会办公室批准的公开密钥体制的椭圆曲线密码算法和秘密密钥体制 的分组密码算法,实现了设备的身份鉴别、链路验证、访问控制和用户信息在无线传输状态 下的加密保护。此外,WAPI从应用模式上分为单点式和集中式两种,可以彻底扭转目前WLAN 采用多种安全机制并存且互不兼容的现状,从根本上解决安全问题和兼容性问题。所以我国 强制性地要求相关商业机构执行WAPI标准能更有效地保护数据的安全。
我国是个经济蓬勃发展的发展中国家,许多产品都拥有巨大的发展空间,尤其是高科技 产品。但是,在以前,我国在高科技产品方面丧失了很多的机会,由于极少有自主核心技术 和自己业界标准的产品,造成了颇为被动的局面。在上述背景下,开发具有自主知识产权的 支持国家标准的WIJIN芯片产品对于维护国家安全、国家和杜会经济利益具有重大意义。

发明内容
本发明的目的是提供一种支持PCI接口的无线局域网网卡芯片,此种芯片在安全机制上 不仅支持WPA和IEEE802. lli安全规范的加密功能,而且支持国家标准GB15629. 11包含的 WAPI安全机制,此外,通过采用命令处理状态机来实现数据传输,从而降低芯片规模,并且 降低由该芯片构成的网卡设备的板级成本。为达到上述目的,本发明的技术方案是这样实现 的
一种支持PCI接口的无线局域网网卡芯片由PCI桥接器(PCIBridge)、命令处理状态 机(CMDFSM)、发送缓存(Tx—Buff)、接i]i缓存(Rx_Buff)、 802. 11 a/b/g/i MAC、 802. 11 a/b/g BBP、 AD/DA、时钟和功耗管理(CLKG—PowerMngt)等模块组成。其中,PCI桥接器在PCI总 线端可以作为PCI Initiator和Target,在片内总线端可以作为Master和Slave;命令处理 状态机负责处理802. 11 a/b/g/i MAC发起的数据传输命令;发送缓存尺寸为2560字节;接 收缓存尺寸为2306字节;802.11 a/b/g/i MAC为遵从IEEE802.il a/b/g/i协议族和 GB15629. 11标准的媒体访问控制模块;802. 11 a/b/g BBP为遵从IEEE802. 11 a/b/g协议的 物理层;AD/DA为10bit的模数/数模转换器时钟和功耗管理模块为芯片内部逻辑提供时钟 并对MAC和BBP模块进行功耗管理。
本发明具有以下有益效果
1)技术优势采用自行实现的命令处理状态机来实现通信数据传输,不依赖于片内微控制器,降低了芯片实现的技术门槛;
2) 安全优势相比于市面提供WPA和IEEE802. lli安全规范的芯片来说,本发明除 了提供这些芯片所具有的安全功能以外,还能够提供无线局域网国家标准GB15629. 11 的加密功能,片内硬件实现WPI,支持全新的WAPI安全机制。
3) 性能优势保密通信时数据传送过程和加密过程并行执行,且保证通信不被中断, 使基于该芯片的网卡设备具有很高的吞吐率。
4) 成本优势在相同加工工艺的条件下,本发明不仅在芯片级保证了芯片规模具有
较强的竞争力,而且在板卡级也能够保证很好的成本优势。


图1是支持pci接口的无线局域网网卡芯片结构图。 图2是802. 11 a/b/g/i MAC模块结构图。 图3是基于本发明的无线网卡示意图。
图4是总线Master读操作流程(数据从主内存流向802. 11 a/b/g/i MAC或Tx—Buff )。 图5是总线Master写操作流程(数据从802. 11 a/b/g/i MAC或Rx—Buff流向主内存)。
具体实施例方式
如图1所示,1一PCI桥接器、2—时钟和功耗管理、3—命令处理状态机、4一发送缓存、5 一接收缓存、6—802.11 a/b/g/i MAC (Medium Access Control) 、 7—模数/数模转换器、8 —802.11 a/b/g BBP (BaseBand Proccessor)。本发明的具体实施方式

1、在芯片中使用PCI桥接器来与主机系统进行通信。
从PCI桥接器与主机接口端来看,它可以作为PCIInitiator或Target,支持下列功能-
1) Memory Read禾卩Memory Write;
2) Memory Read Multiple;
3) Memory Read Line;
4) I/O Read和I/O Write;
5) Configuration Read禾卩Configuration Write;
从PCI桥接器与802.11 a/b/g/i MAC和命令处理状态机的接口端来看,它可以作为片内总线 的Master或Slave 。1) 当主机系统通过PCI桥接器访问802.11 a/b/g/iMAC时,PCI桥接器将通过其片内总线 Master接口发起总线交易(Bus Transaction),完成寄存器访问操作;
2) 当基于芯片的网卡欲发送和接收数据时,802.11 a/b/g/i MAC将会通过命令处理状态机 发起片内总线交易,PCI桥接器将通过其片内总线Slave配合命令处理状态机完成这个交易。
2、 时钟和功耗管理模块有两个方面的作用, 一方面为芯片提供时钟,另一方面以可编程 门控的方式为芯片提供功耗管理。
本发明有两个时钟源, 一个时钟源来自PCI总线的总线时钟,该时钟供给PCI桥接器模块, 时钟频率为33Mhz或66Mhz;另一个时钟源来自无线网卡板级晶振,时钟频率为44Mhz,该时 钟将会由片内数字锁相环倍频至120Mhz,再经分频之后形成60Mhz和20Mhz的时钟,供给 802.11 a/b/g/i MAC、 802.11 a/b/g BBP等模块。
在PCI桥接器内部,提供lbit寄存器,可以用来关闭片内数字锁相环或将其置于PowerDown 模式,片内数字锁相环关闭之后,本发明中除了PCI桥接器之外,其余电路均没有时钟供给, 通过这种方式,基于本发明的无线网卡达到节省功耗的目的。当然,除了这种方式以外,本 发明还支持802. ll协议规定的功耗管理,以支持无线局域网系统的节能。
3、 命令处理状态机位于MAC数据传输的关键路径上,对于其他模块的正常工作发挥着至 关重要的作用。尽管如此,该模块的功能无外乎根据Tx一Ctrl和Rx一Ctrl模块的要求从/往主内 存读取/写入数据。具体说,该模块根据Txj:trl和Rx—Ctrl模块的指示,需要依次完成以下操 作
读操作命令处理过程如图4所示。图4中,TxRd是判断命令处理状态机发起的命令是否为 发送读操作,所谓读操作,从本发明的角度看,是指从主机内存读取发送传输描述符和发送 帧数据。TxBD是存储在主机内存中的发送传输描述符。TKIP (Temporal Key Integrity Protocol)是指IEEE802. lli协议的临时密钥完整性协议。CCMP (Cipher-Block Chaining(CBC) with Message authentication code (MAC)] Protocol)是包装了AES算法的 加密协议。EncryptType是本发明内部设置的加密类型寄存器。TxPN和RxPN分别指存储在主机 内存的发送PN (Packet Number)和接收PN,对于接收PN,相对当前正在处理的帧,是指被成 功解密的上一帧携带的PN信息。首先判断操作类型,如果是读操作,则需要继续判断哪一个模块发起这个读操作,如果 是Tx—Ctrl模块,则总线Master在完成TxBD的读取之后,需要根据TxBD中的TxFrraAddress域来 确定从何处读取TxHdr,并执行TxHdr和帧体的读操作,待TxHdr读取完毕之后,需要暂停读操 作,转而根据TxHdr和当前MAC是否实现了加密以及实现了哪种类型的加密以判断是否需要从 密钥表中读取密钥和TxPN,如果必需读取,则需要根据无线局域网成员索引表(Member Index Table)来确定从何处获取密钥以及获取哪一套密钥,在取得密钥和PN之后,继续将前面中断 的读操作;如果是Rx—Ctrl模块发起了这个读操作,则在读取了RxBD之后,读取密钥和RxPN 即可。
写操作命令处理过程如图5所示。图5中,TxWr是判断命令处理状态机发起的命令是否为 发送写操作,所谓写操作,从本发明的角度看,是指向主机内存写回发送传输描述符。RxBD 是存储在主机内存中的接收传输描述符。RxHdr和RxData是指需要写往主机内存的接收帧的帧 头和帧体数据。
如果当前操作由Tx—Ctrl模块发起,则该模块已经完成了某个单播MPDU的发送过程且收到 正确的应答、或若干次发送尝试失败、或完成某个组播MPDU的发送过程;如果当前操作由 Rx一Ctrl引起,则表示该模块收到某个MPDU且成功解密,需要将解密后的MPDU保存到主内存。 如果是前者,则总线Master需要在写回TxBD的状态字段后,再根据TxHdr和当前MAC是否实现 了加密以及实现了哪种类型的加密以判断是否需要更新TxPN值;如果是后者,则总线Master 需要连续向内存写入RxBD的状态字段,之后,总线Master需要根据RxBD中RxFrmAddress域的 值确定往何处写入RxHdr和RxBuff中的帧体数据,并将RxHdr、以及接收缓存中的解密数据写 回,再根据RxHdr和当前MAC是否实现了加密以及实现了哪种类型的加密以判断是否需要更新 RxPN值,如果必需更新,则需要根据无线局域网成员索引表来确定往何处更新。
上述操作过程采用硬件实现,其规模约2000等效逻辑门。
4、发送缓存和接收缓存。
本发明将帧内容看作是一个相对独立的对象,根据其不同字段的分时特性,将帧头、初 始化向量和帧体分别进行存储的结构,即,帧头设置30字节的寄存器堆(发送和接收各一个, 发送时为TxHdr,接收时为RxHdr),初始化向量保存在Tx/RxPN (发送和接收的初始化向量存储在相同的寄存器Tx/RxPN)中,帧体以T^Buff或Rx—Buff的形式进行存放(发送时存在 Tx—Buff,接收时存在Rx—Buff)。
Tx—Buff和Rx—Buff用来存储帧体,依据802. ll协议,帧体数据不超过2306字节,因此, 这两个缓存的尺寸应不少于2306字节。Tx一Buff除了用来存储帧体,还用来存储信标帧帧体, 依据IEEE802. 11 a/b/g/i协议族和GB15629. ll标准,信标帧帧体不超过256字节。为满足上述 需求,Tx—Buff设置为2560字节,Rx—Buff设置为2306字节。
为降低芯片面积,Tx—Buff和Rx—Buff在设计上考虑采用单口RAM。
5、 802. 11 a/b/g/i MAC由成员索引表、RF控制单元、基带和AFE控制单元、寄存器文件、 发送帧帧头存储单元、接收帧帧头存储单元、硬加密模块、发送控制模块、接收控制模块、 FCS (Frame Check Sequence)校验模块组成,其结构图参见图2。图2中,9一成员索引表、 IO—RF控制单元、ll一基带和AFE控制单元、12—寄存器文件、13—发送帧帧头存储单元、14 一接收帧帧头存储单元、15—硬加密模块、16—发送控制模块、17—接收控制模块、18—FCS (Frame Check Sequence)校验模块。
1) 成员索引表假定与基于本发明的设备进行通信的STA (站点)都存在特定的加/解密密 码,而且由该密码组成的密码表维护在主存储器中,MAC硬件依据对等STA的MAC地址和KeyID
(密钥标识号)对该密码表进行索引。成员索引表实现了一个MAC地址索引表。基于本发明的 设备得到与之通信的对等STA的MAC地址以后,通过地址匹配得到与对等STA相对应的密码索 引,然后根据这个索引得到指向该密码的指针。取回密码时,Tx—Ctrl或Rx—Ctrl根据这个指 针向总线Master发出访存指示,总线Master在得到密码以后将会通过特定的信号给予应答。
2) RF控制单元依据PCI桥接器的传递过来的指令生成RF芯片的SPI接口控制信号的时序逻 辑,SPI接口服从SPI规范。
3) 基带和AFE控制单元依据PCI桥接器传递过来的指令对BBP和AD/DA进行管理,包括对BBP 的控制条件的写入和状态信息的读出、对AD/DA工作状态进行控制。
4) 寄存器文件维护了MAC硬件模块中需要用到的控制、状态、操作统计寄存器。本发明为 了寄存器编址的统一性和异步处理的简洁性,考虑将下文提到的Tx—BD、 Rx—BD、 Tx—Hdr、 Rx—Hdr、成员索引表、TxPN、 RxPN等内容与功能寄存器一起统一编址,这样,这些寄存器既 可以被总线Slave访问,也可以被总线Master访问。5) 发送帧帧头存储单元Tx一Hdr,通过总线Master模块从BD指向的缓存内取得MPDU的帧头 部分存放在这个位置。
6) 接收帧帧头存储单元,从BBP接收到的MPDU的帧头部分存放在这个位置。
7) 硬加密模块包括WEP模i央、WPI模块、CCMP模块,是本发明在安全上特有的支持,上述 WEP、 WPI、 CCMP也是本发明安全结构的核心。WEP模块封装了RC4算法。为了支持IEEE 802. lli 协议的TKIP, WEP模块需要增加密钥混合功能,以便生成WEP种子,工作在TKIP加密模式下的 RC4算法就是使用这种临时的WEP种子来生成密码流的。WPI模块封装了SMS4分组力n/解密算法, 遵从GB15629. ll标准。CCMP模块封装了AES加密算法。Tx—Buff和Rx—Buff在加密前分别存储着 加密和解密的对象、在加密后分别存储加密了的密文和解密了的明文;为了能够对加解密对 象进行加解密操作,需要密钥和初始化向量,这些密钥或初始化向量存储在片外内存的密钥 表中,读取密钥使用了指向密钥的指针,即指向单播密钥表的指针(UKeyTableAddr)和指向 组播密钥表的指针(MKeyTableAddr);此外,为了能够确定Tx—Buff和Rx—Buff中的数据是否 需要加解密、加解密的类型以及需要使用的密钥类型,本结构设置了EncryptType、 TxHdr、 RxHdr寄存器。
8) 发送控制模块在发送的数据关键路径上发挥协调与控制功能,内含Beacon帧发送、AT頂 帧发送、非Beacon非ATIM的管理帧发送、控制帧发送、数据帧发送等控制模块,此外,退避 功能也在该模块中完成。是否加密、如何加密由管理帧发送模块和数据帧发送模块确定。
9) 接收控制模块用来实现协议规定的同步功能、信道评估、以及接收过程中的差错控制。 该模块对于帧类型作出解析,如果是控制帧,则判断是否是RTS和Ps-Poll,否则将正确接收 的信号传递到Tx一Ctrl模块;如果是Beacon帧,则由专门的模块加以解析;如果是其他管理帧 或数据帧,则分离其帧头和帧体,帧头存放在寄存器中,帧体存放在Rx—Buff中。该模块还决 定是否对接收到的数据帧进行解密,并操纵解密的流程。
10) FCS校验模块,对于发送帧,对Tx—Ctrl处理后送往BBP的字节数据进行校验;对于接 收帧,对BBP送往Rx—Ctrl的字节数据进行校验。两种情况下的校验均用CRC32算法的并行实现 方法进行。
6、并行处理本发明在不同情况下分别启动其它功能子模块对其进行并行处理。对于发送帧,在 Tx—Buff对应的帧体被加密以及相应的帧头被修改的过程中,在加密过程结束之前,Tx—Ctrl 可以允许已经加密的数据和已经修改的帧头被BBP取出进行发送处理。对于接收帧,在接收帧 帧头被BBP填充好以后,Rx一Ctrl可以启动WEP或WPI模块对其进行解密,在解密过程结束时, Rx—Ctrl可以根据解密结果和FCS校验结果确定是否将接收到的内容传送到主内存,如果确定 上传,则启动总线Master将解密完毕的MSDU传送到内存。这样可以做到三个环节的并行处理, 以提高芯片的工作效率。
1)发送过程的流水和并行操作。
为提高发送过程效率,本发明遵循如下规则
A) 总线Master数据读取过程不依赖于退避规程。只要发送允许、且当前Tx—Ctrl空 闲(即,当前帧发送成功或系统初次允许发送),则Tx—Ctrl便指示总线Master 读取下一帧的TxBD及其描述的MSDU。
B) 在取得当前帧帧头之后,Txj:trl方可进入退避规程,参与信道竞争。
C) 取回帧头后,Tx—Ctrl就可以判断当前帧是否需要加密。如果需要加密,则取得 密钥后就可以启动加密过程。
D) 在上述过程正在进行的过程中,只要退避成功即可允许BBP开始发送数据。
E) 在发送FCS时,需要判断当前帧或当前分段是否从内存中成功读取,如果没有取 至IJ,则在发送FCS时,需要有意制造FCS校验错误,以便让接收方或网内其他STA 认为当前帧没有发送成功。(注意如果当前帧支持保密通信,该原则是多余的, 因为在当前帧没有准备完整时,BBP将会按照固定的步调将不完整的帧发送给接 收方,而接收方将会将这个不完整的帧当作加密帧处理,尽管FCS校验是正确的, 但是完整性校验必然错误;但是,对于非保密通信而言,由于没有完整性校验, 接收方则会误认为FCS校验正确而将其作为正确的帧予以接纳,在这种情况下, 上述考虑是必需的)。
第1个原则保证了物理媒体上相邻两帧之间的DIFS时间内,在参与退避之前能够从内存取 得下一帧的Tx—BD及其描述的MSDU的部分或全部内容,以便为DIFS计时结束时能够参与退避准 备条件,该条件是至少取得MSDU的帧头。能够以此作为参与退避的条件,其根本原因在于已经得到的信息能够提供帧类型和Duration,这就可以在取得物理媒体的使用权时,能够让 网络中的其他STA更新各自的NAV、能够让目的STA确定接收的帧类型及是否需要解密。如果在 发送FCS时,由于PCI总线拥塞,造成了帧或分段没有读取过程延缓,甚至没有成功,则第5 个原则保证了MAC协议级的正确传输。这就从MAC协议级保证了最大限度地、可靠地竞争有限 的物理信道的使用权,从而使本STA具备良好的性能。
按照上述5个原则来进行发送保证了三种操作的并行执行数据搬移过程与加密过程的并 行、加密过程与数据发送过程的并行、以及数据搬移过程与数据发送过程的并行。
2)发送过程中的数据断流故障处理
对于需要发送的帧,在Tx一Ctrl模块得到发送启动的指示后,首先将需要发送的帧从内存 取到Tx—Buff中, 一旦帧头取回,便可以通过退避机制竞争信道,退避成功即可发送数据,而 无需等到所有内容取回。原因在于协议支持重试。即使本次发送不成功,那么,只要Affi总线 不死锁,那么在重试最大的次数没有超过之前,总线Master总可以把所有内容取回。
上面采用的发送策略存在一定的风险在PCI总线拥塞的时候,有可能出现断流现象,如 果某个MSDU读取的过程中出现这种拥塞,而信道竞争获得成功,此时,BBP将会匀速从Tx—Buff 中取出数据发送到物理媒体,而不管总线Master是否能在下一个阶段将需要发送的另一部分 数据成功地从内存搬移到Tx—Buff。本文称这种风险为断流故障。
为了避免这种风险,本发明考虑在上述断流故障发生时有意制造一个FCS校验错误。也就 是在故障发生时,BBP发送FCS域时,MAC不提供真实的FCS校验结果,而给出一个错误的值, 如全零值。对于接收方而言,在收到这种带有错误FCS校验结果的帧后,将会丢弃这个帧,且 不回应ACK。在ACK超时时间过后,MAC将会考虑重传刚刚发送的帧。如果在重传次数达到重传 上限,那么,MAC将会通过中断向系统报错。
基于本发明的网卡设备如图3所示,其中,19—电源转换芯片、20—串行EEPR0M芯片、21 一基于本发明的ASIC芯片、22—RF芯片。从图3中可以看出,以本发明为核心设计无线网卡, 仅需在板卡上设置电源芯片、串行EEPROM (容量256字节)、RF芯片,结构简单,成本低廉。
以上公开的仅为本发明的实施方式,但本发明的保护范围并不局限于此,任何本领域的 技术人员能思之的变化都应落在本发明的保护范围内。
权利要求
1、一种支持PCI接口的WLAN网卡芯片,其特征在于,芯片由PCI桥接器、时钟和功耗管理、命令处理状态机、发送缓存、接收缓存、802.11a/b/g/i MAC、AD/DA、802.11a/b/gBBP等模块组成。
2、 如权利要求1所述的一种支持PCI接口的WLAN网卡芯片,其特征在于,所述802. 11 a/b/g/i MAC模块为硬件支持WEP、 TKIP、 AES、 WPI加密。
3、 如权利要求1或2所述的一种支持PCI接口的WLAN网卡芯片,其特征在于保密通信 时数据传送过程和加密过程并行执行,且保证通信不被中断。
4、如权利要求1所述的一种支持PCI接口的WLAN网卡芯片,其特征在于,所述命令处 理状态机为纯逻辑实现,不依赖于微控制器。
全文摘要
本发明公开了一种支持PCI接口的WLAN网卡芯片,由PCI桥接器(PCI Bridge)、时钟和功耗管理(CLKG_PowerMngt)、命令处理状态机(CMD FSM)、发送缓存(Tx_Buff)、接收缓存(Rx_Buff)、802.11 a/b/g/i MAC、AD/DA、802.11 a/b/g BBP等模块组成,具有芯片裸片面积小、功耗低、性能高、兼容性和可靠性好、安全协议支持全面等优势;基于该发明而建立的无线局域网可以为家庭用户、政府用户提供高度安全的保密通信服务。
文档编号H04L12/02GK101465740SQ200710303729
公开日2009年6月24日 申请日期2007年12月21日 优先权日2007年12月21日
发明者梅张雄 申请人:北京中电华大电子设计有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1