一种移动终端基带芯片省电控制装置的制作方法

文档序号:7722002阅读:228来源:国知局
专利名称:一种移动终端基带芯片省电控制装置的制作方法
技术领域
本发明涉及到移动终端(简称为UE)电源控制技术,特别涉及一种移动终端基带芯片省电控制装置。
背景技术
在移动终端中,基带芯片的工作模式一般分为两种,UE正常工作时,基带芯片处于正常模式,此时,系统为基带芯片的各个模块正常供电,当UE处于空闲状态时,基带芯片进入省电模式,此时,系统会降低基带芯片内部各个模块的电压,对部分模块甚至会关闭其电源,降低UE的功耗,以保持更长的待机时间。 UE的电源控制一般是通过一个电源管理芯片(简称,PMIC)来实现的,同时,基带芯片内部还有一个电源管理模块,将PMIC提供的电压分别输出给基带芯片内部的各个模块,当UE从正常模式进入省电模式时,基带芯片发送省电模式的省电控制参数给PMIC,PMIC根据省电控制参数降低输出给基带芯片的核电压(简称,Vcore),电源管理模块对不同模块分别提供降压后的电源输出或关闭模块电源;当UE从省电模式进入正常模式时,基带芯片发送正常模式的省电控制参数给PMIC, PMIC根据省电控制参数为基带芯片提供正常工作电压,电源管理模块再分别对不同模块提供正常工作电压;其中省电控制参数包括,PMIC的设备地址,寄存器地址以及需要PMIC提供的电压值(在省电模式的省电控制参数中,该电压值为省电电压V2,在正常模式的省电控制参数中,该电压值为工作电压VI)。
附图l是现有技术的一种基带芯片的省电控制电路结构图,为简便起见,图中省略了与省电控制不相关的模块,其省电控制的方法为 1、在基带芯片内部设置一个空闲电路(简称,IDLE电路)检测基带芯片的工作模式; 2、当基带芯片从正常模式进入省电模式时,IDLE电路将空闲使能(简称,IDLE_EN)信号置为高电平; 3、 ARM在检测到IDLE_EN为高电平时,运行省电控制程序,同时,开始保存系统数据; 4、ARM通过IIC总线向PMIC发送省电模式的省电控制参数; 5、PMIC在一段时间内维持Vcore稳定为VI,并在稳定时间结束时将Vcore降低至
V2,其中VI > V2 ; 6、基带芯片的电源管理模块对需要降压的模块输出V2电压,对需要关闭电源的模块关闭其电源。 7、当基带芯片从省电模式进入正常模式时,IDLE电路将IDLE—EN信号置为低电平; 8、 ARM在检测到IDLE—EN信号为低电平时,运行省电控制程序,同时,为芯片提供
工作时钟的振荡器和锁相环电路以及其它相关模块开始启动; 9、 ARM通过IIC总线向PMIC发送正常模式的省电控制参数;
10、 PMIC在一段时间内维持Vcore稳定为V2,并在稳定时间结束时将Vcore提高至Vl,其中VI > V2 ; 11、基带芯片的电源管理模块对各模块提供VI电压。
现有技术的省电控制装置和控制方法存在以下问题 1、由于省电控制及参数的发送由ARM处理器来执行,因此,在基带芯片进入省电模式后,ARM处理器的电源不能关闭,而只能降低其电压,不利于降低UE功耗。
2、无法精确控制PMIC改变电压的时亥lJ,如附图2所示,Tl、 T4是ARM运行省电程序的时间,T2、 T5是基带芯片通过IIC总线向PMIC发送数据的时间,T3是PMIC稳定提供VI电压的时间,T6是PMIC稳定提供V2电压的时间,IIC_scl是IIC总线时钟,IIC_sda是IIC总线数据,VAKM是提供给ARM的电压,VIIM是提供给IDLE电路的电压,Vcore是PMIC提供给基带芯片的电压;时间点tl表示基带芯片从正常模式进入省电模式时,从IDLE—EN置高电平到系统数据保存完毕所需的时间,现有技术的省电控制方法进行省电控制时没有精确控制省电控制启动的时间,因此PMIC实际降低电压的时间点,即图2中T3时间段的结束点经常并不是tl时刻,如果PMIC实际降低电压的时间点晚于tl,会造成UE功耗的增加,如果PMIC实际降低电压的时间点早于tl,会造成ARM来不及保存系统数据,从而造成系统错误; 时间点t2表示基带芯片从省电模式进入正常模式时,从IDLE—EN置低电平到为芯片提供工作时钟的振荡器和锁相环电路以及其它相关模块工作稳定所需的时间,在该时间点之后,ARM会加载进入省电模式时保存的系统数据,开始正常运行,因此,在t2时亥lj,PMIC必需将基带芯片的电压提高到VI,从图2中可以看出,现有技术无法将PMIC输出VI的时刻精确控制在t2时刻,如果PMIC实际提高电压的时间点早于t2,会造成UE功耗增加,如果PMIC实际提高电压的时间点晚于t2,会造成系统运行错误。

发明内容
有鉴于此,本发明提出了一种移动终端基带芯片省电控制的装置,以使得基带芯片在无需ARM处理器控制下即可执行省电控制过程。
本发明的技术方案为 —种移动终端基带芯片省电控制装置,包括 空闲IDLE电路,省电控制单元,IIC总线控制器,省电控制参数存储单元;
所述IDLE电路与所述省电控制单元连接,所述省电控制单元分别于所述IDLE电路和所述IIC总线控制器连接,所述IIC总线控制器分别于所述省电控制单元和所述省电控制参数存储单元相连接,并通过IIC总线连接到电源管理芯片PMIC ;
所述省电控制单元包括 定时器,延时时间存储单元1,延时时间存储单元2 ; 所述定时器分别与所述IDLE电路、延时时间存储单元1、延时时间存储单元2以及所述IIC总线控制器连接; 所述延时时间存储单元1存储进入省电模式延时时间;
所述延时时间存储单元2存储进入工作模式延时时间。 所述进入省电模式延时时间为,ARM处理器保存系统数据时间-IIC总线发送数据时间-PMIC输出电压稳定时间; 所述进入工作模式延时时间为,移动终端振荡器、锁相环电路及其他相关电路稳
定时间-(IIC总线发送数据时间+PMIC提供给基带芯片核电压稳定时间)。 本发明的省电控制装置通过单独的省电控制单元实现对省电控制参数发送的控
制,从而实现对省电过程的控制,设置省电参数存储单元存储省电控制参数用于IIC总线
控制器发送给PMIC,整个省电控制过程无需ARM处理器控制,因此,在基带芯片进入省电模
式后,电源管理模块可以关闭ARM处理器电源,进一步降低了 UE的功耗; 在本发明的优选实施方案中,省电控制单元通过定时器控制IIC总线控制器延时
发送省电控制参数,同时,通过对定时器定时时长的设定,保证了精确控制PMIC改变电压
的时刻,避免了出现浪费UE功耗或造成系统错误的情况。 本发明还公开了一种移动终端基带芯片,其特征在于,该芯片包括一个上述方案中所公开的省电控制装置; 所述芯片的ARM处理器与所述省电控制装置中IIC总线控制器连接,与所述省电控制装置共用一个IIC总线控制器。 本发明还公开了一种移动终端,其特征在于,包括一个上述包含有省电控制装置的基带芯片。


图1是现有技术基带芯片省电控制装置结构示意图
图2是现有技术省电控制过程时序图
图3是本发明具体实施例1省电控制装置结构示意图
图4是本发明具体实施例1省电控制过程时序图
图5是本发明具体实施例2基带芯片结构示意图
具体实施例方式
为清楚说明本发明的技术方案,下面给出优选的实施例并结合附图详细说明。
具体实施例1 本实施例的省电控制装置结构图如附图3所示 所述省电控制装置包括IDLE电路、省电控制单元、IIC总线控制器、省电控制参数存储单元; 所述IDLE电路与所述省电控制单元连接,向所述省电控制单元发送IDLE_EN信号; 所述省电控制单元分别与所述IDLE电路和所述IIC总线控制器连接,控制所述IIC总线控制器通过IIC总线发送省电控制参数; 所述IIC总线控制器分别与所述省电控制单元和所述省电控制参数存储单元相连接,并通过IIC总线连接到PMIC,在所述省电控制单元的控制下,从所述省电控制参数存储单元获取省电控制参数,通过IIC总线发送到PMIC ; 所述省电控制参数存储单元为两个寄存器,分别保存省电模式省电控制参数和正常模式省电控制参数;
本实施例中,所述省电控制单元包括 定时器,延时时间存储单元1,延时时间存储单元2 ; 所述定时器分别与所述IDLE电路、延时时间存储单元1、延时时间存储单元2以 及所述IIC总线控制器连接,在所述IDLE电路发送的IDLE—EN信号触发下开启定时器,从 所述延时时间存储单元1或2中读取延时时间作为定时器定时长度,在定时器超时时发送 Timer_EN信号控制所述IIC总线控制器通过IIC总线向PMIC发送省电控制参数;
所述延时时间存储单元1为寄存器,保存进入省电模式延时时间;
所述延时时间存储单元2为寄存器,保存进入工作模式延时时间。
所述进入省电模式延时时间为 ARM处理器保存系统数据时间-IIC总线发送数据时间-PMIC输出电压稳定时间。
所述进入工作模式延时时间为 移动终端振荡器、锁相环电路及其他相关电路稳定时间-(IIC总线发送数据时间 +PMIC提供给基带芯片核电压稳定时间)。 本实施例省电控制装置省电控制过程时序图如附图4所示 T1、T4是定时器延时时间,T2、T5是基带芯片通过IIC总线向PMIC发送数据的时 间,T3是PMIC稳定提供VI电压的时间,T6是PMIC稳定提供V2电压的时间,IIC—scl是 IIC总线时钟,IIC_Sda是IIC总线数据,V應是提供给ARM的电压,VIDLE是提供给IDLE电 路的电压,Vcore是PMIC提供给基带芯片的电压; IDLE电路检测到基带芯片进入省电模式时,将IDLE—EN信号置为高电平,控制省 电控制单元的定时器开启,定时器从延时时间存储单元1中获取进入省电模式延时时间Tl 作为定时长度; 定时器超时,即Tl结束时刻,定时器通过Timer—EN信号线发送进入省电模式控制 信号给IIC总线控制器,IIC总线控制器在T2时间内从省电控制参数存储模块中读取省电 模式的省电控制参数,通过IIC总线发送给PMIC,在T3时间内PMIC稳定输出工作电压VI, 在T3结束的时刻,PMIC为基带芯片提供省电电压V2 ; 基带芯片的电源管理模块对需要降压的模块输出V2电压,对需要关闭电源的模 块关闭其电源,同时关闭ARM处理器电源。 IDLE电路检测到基带芯片进入正常模式时,将IDLE—EN信号置为低电平,控制省 电控制单元的定时器开启,定时器从延时时间存储单元2中获取进入正常模式延时时间T4 作为定时长度; 定时器超时,即T4结束时刻,定时器通过Timer—EN信号线发送进入正常模式控制 信号给IIC总线控制器,IIC总线控制器在T5时间内从省电控制参数存储模块中读取正常 模式的省电控制参数,通过IIC总线发送给PMIC,在T6时间内PMIC稳定输出省电电压V2, 在T6结束的时刻,PMIC为基带芯片提供工作电压V1 ; 基带芯片的电源管理模块为包括ARM处理器在内的各模块提供工作电压VI 。
具体实施例2 本实施例是一种移动终端基带芯片其结构图如附图5所示,为简便起见,省略了 与本发明不相关的其他模块 所述基带芯片包括一个具体实施例1中省电控制装置;
ARM处理器与具体实施例1中所述的省电控制装置的IIC总线控制器连接;与省
电控制装置共用一个IIC总线控制器。 具体实施例3 本实施例是一种移动终端 所述移动终端包括一个具体实施例2中的基带芯片,移动终端的PMIC与基带芯片 中省电控制装置的IIC总线控制器通过IIC总线连接,同时,与基带芯片的电源管理模块连 接。 以上所述仅为本发明的优选实施例,并不用于限制本发明,本发明还可以有多种 具体实现方式,例如,所述省电控制单元可以由两个定时器分别连接到延时时间存储单元1 和延时时间存储单元2,对进入省电模式和进入正常模式的分别延时控制;此外,也可用计 数器代替定时器实现相同功能。显然,本领域的技术人员可以对本发明进行各种改动和变 型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要 求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
权利要求
一种移动终端基带芯片省电控制装置,其特征在于,包括空闲IDLE电路,省电控制单元,IIC总线控制器,省电控制参数存储单元;所述IDLE电路与所述省电控制单元连接,所述省电控制单元分别于所述IDLE电路和所述IIC总线控制器连接,所述IIC总线控制器分别于所述省电控制单元和所述省电控制参数存储单元相连接,并通过IIC总线连接到电源管理芯片PMIC。
2. 根据权利要求1所述的一种移动终端基带芯片省电控制装置,其特征在于,所述省电控制单元包括定时器,延时时间存储单元1,延时时间存储单元2 ;所述定时器分别与所述IDLE电路、延时时间存储单元1、延时时间存储单元2以及所述IIC总线控制器连接;所述延时时间存储单元1存储进入省电模式延时时间;所述延时时间存储单元2存储进入工作模式延时时间。
3. 根据权利要求2所述的一种移动终端省电基带芯片控制装置,其特征在于,所述进入省电模式延时时间为,ARM处理器保存系统数据时间-IIC总线发送数据时间-PMIC输出电压稳定时间;所述进入工作模式延时时间为,移动终端振荡器、锁相环电路及其他相关电路稳定时间-(IIC总线发送数据时间+PMIC提供给基带芯片核电压稳定时间)。
4. 一种移动终端基带芯片,其特征在于,包括权利要求1所述的省电控制装置、ARM处理器。
5. 根据权利要求4所述的一种移动终端基带芯片,所述ARM处理器与所述省电控制装置的IIC总线控制器相连接。
6. —种移动终端,其特征在于,包括权利要求4所述的基带芯片。
全文摘要
本发明公开一种移动终端基带芯片省电控制装置,该装置包括,空闲IDLE电路,省电控制单元,IIC总线控制器,省电控制参数存储单元;所述IDLE电路与所述省电控制单元连接,所述省电控制单元分别于所述IDLE电路和所述IIC总线控制器连接,所述IIC总线控制器分别于所述省电控制单元和所述省电控制参数存储单元相连接,并通过IIC总线连接到电源管理芯片PMIC;采用本发明的省电控制装置,无需ARM处理器控制即可执行省电控制过程,从而使得UE在省电模式下能关闭ARM处理器的电源,进一步降低UE功耗。
文档编号H04M1/73GK101771755SQ200910251100
公开日2010年7月7日 申请日期2009年12月30日 优先权日2009年12月30日
发明者付士明, 吴付利, 林毅, 王茜 申请人:重庆重邮信科通信技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1