一种基于slalom的光串并转换器的制造方法

文档序号:7808961阅读:324来源:国知局
一种基于slalom的光串并转换器的制造方法
【专利摘要】本发明公开了一种基于SLALOM的光串并转换器,将半导体光放大器环路镜SLALOM用于实现将高速串行光信号转换成低速并行光信号。该光串并转换器采用串联SLALOM的组成结构,将前一级SLALOM的输出作为后一级SLALOM的输入;根据输入高速串行光信号速率设置SLALOM之间的光传播时延;设置控制光脉冲信号的控制光脉冲时序,实现各级SLALOM光脉冲并行输出。该光串并转换器由于采用串行结构,具有转换效率高,处理过程简单,光功率损耗小、易于扩展并行端口数目等特点,可用于光通信领域中的高速解复用、光信息处理和光交换系统中。
【专利说明】-种基于SLALOM的光串并转换器

【技术领域】
[0001] 本发明属于光纤通信【技术领域】,更为具体地讲,涉及一种基于SLALOM的光串并转 换器。

【背景技术】
[0002] 随着光纤通信技术的发展,相干接收、偏振复用、光正交频分复用等新型光传输技 术使得光纤传输速率越来越高。同时光信息处理和光交换技术受限于光逻辑器件和光随机 存储器,还无法实现全光高速处理,仍主要依赖于光电转换后的电域处理。将高速串行信号 转换为低速并行信号进行识别和处理是一种常见的解决方案。由于电串并转换器的速率受 限于电容电感寄生参数的影响,因此光串并转换,即直接在光域进行串并转换,成为研究的 热点问题。
[0003] 为了实现高速光信号的全光串并转换,目前已有许多相关研究。
[0004] 王菊等提出的A0SPC方案是由波分/时分脉冲光源的产生与顺序多波长变换 两个部分构成(参见文献:王菊,于晋龙等.40Gb/s至8路5Gb/s全光串并转换实验研 究[J].光学学报,2011,31 (5) :6001-6012)。利用S0A的交叉相位调制(Cross-Phase Modulation,XPM)效应,串行输入光信号(控制光)引起对波分/时分光脉冲(探测光)的 红移啁啾与蓝移啁啾的产生,再通过滤波器滤出探测光的蓝移啁啾部分就实现了将高速串 行光信号信息复制到波分/时分光脉冲序列上,波分/时分光脉冲序列经波分解复用后就 得到了多路并行的低速输出光信号,此方案实现了将40Gb/s的串行输入光信号转换为8路 5Gb/s的并行输出信号。
[0005] 文江洪等提出的基于光纤中四波混频(Four-Wave Mixing, FWM)效应的全光串并 转换方案(参见文献:文江洪,江阳等.基于光纤中四波混频效应的全光串-并转换研究 [J].应用光学,2011,32 (3) : 535-539),利用光纤中的群速度色散,把一路分频窄时钟脉冲 在时域展宽并与数据信号发生四波混频作用,通过滤出不同频率的闲频光,实现了高速的 全光串-并转换功能,此方案实现了将一路40Gb/s的RZ码信号转换成为4路10Gb/ S信号。
[0006] 但以上方案存在采用XPM或FWM转换效率低,且处理过程复杂等问题。
[0007] 非线性光学环镜(Nonlinear Optical Loop Mirror, N0LM)是一种实现全光信息 处理的常见结构,但因石英光纤中非线性效应较弱,需要数公里长的光纤环和很强的控制 光功率才能获得足够大的非线性相移。将行波半导体光放大器(S0A)作为非线性光学元件 代替几公里长的光纤插入环路中构成SLALOM。与光纤相比,半导体光放大器具有体积小、非 线性折射率系数大、所需控制光功率低、无需考虑色散影响、结构紧凑、易集成等突出优点, 近年来已受到世界各国科学家的广泛重视。迄今,SLALOM已实现多种信号处理功能。如解 复用、光时钟提取、脉冲整形及宽带波长变换等。
[0008] 本发明提出一种基于SLALOM的光串并转换器的结构,实现了串行高速光信号到 并行低速光信号的转换。


【发明内容】

[0009] 本发明的目的在于克服现有技术的不足,提供一种基于SLALOM的光串并转换器, 实现高速串行光信号到低速并行光信号的转换的同时,提高转换效率,并使处理过程简化。 [0010] 为实现上述发明目的,本发明基于SLALOM的光串并转换器,其特征在于,包括 :
[0011] N个半导体光放大器环路镜(Semiconductor Laser Amplifier in a Loop Mirror, 简称SLALOM)、N个光环形器、N-l个延时单元、一个1 XN光分支器;
[0012] 采用光环形器和延时单元串联各级SLALOM,1XN光分支器为各SLALOM提供同步 控制光脉冲,具体实现如下:
[0013] 光环形器1的端口 2连接SLAL0M1的输入端口,光环形器1的端口 1通过延时单元 1连接光环行器2的端口 3 ;光环形器2的端口 2连接SLAL0M2的输入端口,光环形器2的 端口 1通过延时单元2连接光环行器3的端口 3 ;……;光环形器N-1的端口 2连接SLALOM N-1的输入端口,光环形器N-1的端口 1通过延时单元N-1连接光环形器N的端口 3 ;光环 形器N的端口 2连接SLALOM N的输入端口,光环形器N的端口 1连接高速串行光信号;
[0014] 1 XN光分支器的输入端连接控制光脉冲信号,1 XN光分支器的N个输出端分别连 接SLAL0M1......N的控制端口;
[0015] 第i个SLALOM的传播时延与之后的第i-Ι个延时单元的延时时间之和等于高速 串行光信号的时间间隔;
[0016] 当控制光脉冲信号没有控制光脉冲时,高速串行光信号的光脉冲从输入端口进入 SLALOM后,从输入端口反射输出;而控制光脉冲信号有控制光脉冲时,高速串行光信号的 光脉冲从输入端口进入SLALOM后从输出端口透射输出;
[0017] 当高速串行光信号的第1个光脉冲通过光环形器N的端口 1进入光环形器N后, 由光环形器N的端口 2输出,并由SLALOM N的输入端口进入SLALOM N,此时,控制光脉冲 信号的控制光脉冲未达到,则高速串行光信号的第1个光脉冲将被SLALOM N反射回光环形 器N的端口 2,并经过光环形器N的端口 3和延时单元N-1到达光环形器N-1的端口 1,并 经过的光环形器N-1的端口 1和端口 2到达SLALOM N-1的输入端口;
[0018] 与此同时,高速串行光信号的第2个光脉冲进入,经过光环形器N的端口 1和端 口 2到达SLALOM N ;此时,控制光脉冲信号的控制光脉冲仍未达到,则第1个光脉冲将被 SLALOM N-1反射回光环形器N-1的端口 2,并经过光环形器N-1的端口 3和延时单元N-2 到达光环形器N-2的端口 1,并经过的光环形器N-2的端口 1和端口 2到达SLALOM N-2的 输入端口即反射到SLALOM N-2 ;而第2个光脉冲将被SLALOM N反射回光环形器N的端口 2,并经过光环形器N的端口 3和延时单元N-1到达光环形器N-1的端口 1,并经过的光环形 器N-1的端口 1和端口 2到达SLALOM N-1的输入端口即反射到SLALOM N-1 ;
[0019] 如此继续,高速串行光信号的后续光脉冲不断被前一级SLALOM反射到后一级 SLALOM,直到高速串行光信号的第N个光脉冲经过光环形器N的端口 1和端口 2到达SLALOM N,此时,第1个光脉冲到达SLAL0M1,第2个光脉冲到达SLAL0M2,……,第N-1个光脉冲 到达SLALOM N-1,此时,控制光脉冲信号的控制光脉冲经过1 XN光分支器到达各SLALOM的 控制端口,并打开各SLALOM的输出窗口,使得各SLALOM透射输出输入端到达的光脉冲,从 而实现高速串行光信号到低速并行光信号转换。
[0020] 本发明的发明目的是这样实现的:
[0021] 本发明基于 SLALOM 的光串并转换器,将 SLALOM (Semiconductor Laser Amplifier in a Loop Mirror,半导体光放大器环路镜)用于实现将高速串行光信号转换成低速并行 光信号。该光串并转换器采用串联SLALOM的组成结构,将前一级SLALOM的输出作为后一级 SLALOM的输入;根据输入高速串行光信号速率设置SLALOM之间的光传播时延;设置控制光 脉冲信号的控制光脉冲时序,实现各级SLALOM光脉冲并行输出。该光串并转换器由于采用 串行结构,具有转换效率高,处理过程简单,光功率损耗小、易于扩展并行端口数目等特点, 可用于光通信领域中的高速解复用、光信息处理和光交换系统中。

【专利附图】

【附图说明】
[0022] 图1是本发明基于SLALOM的光串并转换器一种【具体实施方式】的原理图;
[0023] 图2是控制光脉冲信号、高速串行光信号以及低速并行光信号之间的时序图;
[0024] 图3是SLALOM的结构示意图;
[0025] 图4是1?速串行光/[目号的时域图;
[0026] 图5是低速并行光信号的时域图,其中,(a)?(j)分别对应低速并行光信号的10 路光信号;
[0027] 图6是低速并行光信号的眼图,其中,(a)?(j)分别对应低速并行光信号的10路 光信号。

【具体实施方式】
[0028] 下面结合附图对本发明的【具体实施方式】进行描述,以便本领域的技术人员更好地 理解本发明。需要特别提醒注意的是,在以下的描述中,当已知功能和设计的详细描述也许 会淡化本发明的主要内容时,这些描述在这里将被忽略。
[0029] 实施例
[0030] 图1是本发明基于SLALOM的光串并转换器一种【具体实施方式】的原理图。
[0031] 在本实施例中,如图1所不,本发明基于SLALOM的光串并转换器包括N个半导体 光放大器环路镜,以下简称SLALOM、N个光环形器、N-1个延时单元、一个1 XN光分支器。
[0032] 采用光环形器和延时单元串联各级SLALOM,1XN光分支器为各SLALOM提供同步 控制光脉冲的连接方式,具体如下:
[0033] 光环形器1的端口 2即端口 C12连接SLAL0M1的输入端口 Sn,光环形器1的端口 1 即端口 Cn通过延时单元1连接光环行器2的端口 3即端口 C23 ;光环形器2的端口 2即端 口 C22连接SLAL0M2的输入端口即端口 S21,光环形器2的端口 1C21通过延时单元2连接光 环行器3的端口 3 (未画出);……;光环形器N-1的端口 2即端口 C(N_1)2连接SLALOM N-1 的输入端口即端口 S(N_m,光环形器N-1的端口 1即端口 C(N_m通过延时单元N-1连接光环 形器N的端口 3即端口 CN3 ;光环形器N的端口 2即端口 CN2连接SLALOM N的输入端口即端 口 SN1,光环形器N的端口 1即端口 CN1连接输入高速串行光信号;
[0034] 1XN光分支器的输入端连接控制光脉冲信号,1XN光分支器的N个输出端分别连 接 SLAL0M1,SLAL0M2,......,SLALOM N 的控制端口 S12, S22......S(N_1)2, SN2。
[0035] 第i个SLALOM的传播时延与之后的第i-1个延时单元的延时时间之和等于高速 串行光信号的时间间隔,i = 2, 3,…,N。这样使得高速串行光信号的光脉冲以及之前的各 脉冲经过SLALOM反射的光脉冲能同时达到各级SLALOM的输入端,以实现串并转换的同步。
[0036] 图1所示,SLALOM的传播时延相等,且各个延时单元的延时时间即、…、tN_ 2、 tN_i相等,这样,高速串行光信号的光脉冲以及之前的各脉冲经过SLALOM反射的光脉冲能 同时达到各级SLALOM的输入端。
[0037] 同时,控制光脉冲信号的控制光脉冲在时域上与高速串行光信号中的一个周期需 要并行输出的光脉冲中最后一个光脉冲对齐,这样保证高速串行光信号一个周期结束时输 出并行的光信号。
[0038] 对于SLALOM,当控制光脉冲信号没有控制光脉冲时,高速串行光信号的光脉冲从 输入端口进入SLALOM后,从输入端口反射输出;而控制光脉冲信号有控制光脉冲时,高速 串行光信号的光脉冲从输入端口进入SLALOM后从输出端口透射输出。
[0039] 如图1所示,当高速串行光信号的第1个光脉冲通过光环形器N的端口 1即端口 CN1进入光环形器N后,由光环形器N的端口 2即端口 CN2输出,并由SLALOM N的输入端口 即端口 SN1进入SLALOM N,此时,控制光脉冲信号的控制光脉冲未达到,则高速串行光信号 的第1个光脉冲将被SLALOM N反射回光环形器N的端口 2即端口 CN2,并经过光环形器N的 端口 3即端口 CN3和延时单元N-1到达光环形器N-1的端口 1即端口 C(N_m,并经过的光环 形器N-1的端口 1即端口 C(N_m和端口 2即端口 C(N_1)2到达SLALOM N-1的输入端口即端口 S(N-1)1 ;
[0040] 与此同时,高速串行光信号的第2个光脉冲进入,经过光环形器N的端口 1即端口 CN1和端口 2即端口 CN2到达SLALOM N ;此时,控制光脉冲信号的控制光脉冲仍未达到,则第 1个光脉冲将被SLALOM N-1反射回光环形器N-1的端口 2即端口 C(N_1)2,并经过光环形器 N-1的端口 3即端口 C(N_1)3和延时单元N-2到达光环形器N-2的端口 1即端口 C(N_2)1 (未画 出),并经过的光环形器N-2的端口 1即端口 C(N_2)1和端口 2即端口 C(N_2)21 (未画出)到达 SLALOM N-2的输入端口 S(N_2)1 (未画出)即反射到SLALOM N-2 ;而第2个光脉冲将被SLALOM N反射回光环形器N的端口 2即端口 Q,并经过光环形器N的端口 3即端口 CN3和延时单元 N-1到达光环形器N-1的端口 1即端口 C(N_m,并经过的光环形器N-1的端口 1即端口 C(N_m 和端口 2即端口 C(N_1)2到达SLALOM N-1的输入端口 S(N_m即反射到SLALOM N-1 ;
[0041] 如此继续,高速串行光信号的后续光脉冲不断被前一级SLALOM反射到后一级 SLALOM,直到高速串行光信号的第N个光脉冲经过光环形器N的端口 1和端口 2到达SLALOM N,此时,第1个光脉冲到达SLAL0M1,第2个光脉冲到达SLAL0M2,……,第N-1个光脉冲 到达SLALOM N-1,此时,控制光脉冲信号的控制光脉冲经过1 XN光分支器到达各SLALOM的 控制端口,并打开各SLALOM的输出窗口,使得各SLALOM透射输出输入端到达的光脉冲,各 各SLALOM的输出即为低速并行光信号,从而实现高速串行光信号到低速并行光信号转换。 [0042] 根据以上原理,控制光脉冲信号、高速串行光信号以及低速并行光信号之间的时 序图如图2所示。控制光脉冲与高速串行光信号中的一个周期中最后一个光脉冲同步;各 路输出低速并行光信号在一个周期内的最后一个脉冲时隙中输出;一个周期中第1......N 个脉冲将分别出现在相应的第1……N路并行输出端口。
[0043] 图3是SLALOM的结构示意图。
[0044] 本发明中的SLALOM的结构如图3所示,由1个S0A,1个2X23dB光分支器,2个 2X1波分复用器(WDM1和WDM2,工作波长为λ,Ρ λ2,其中WDM1用于波分复用,WDM2用 于波分解复用)组成的环形结构,主要包括信号光输入(输入端口)、控制光输入(控制端 口)和信号光输出(输出端口)三个端口。设信号光波长为λ i,控制光波长为λ 2。3dB光 分支器的输入端口 A和B分别为SLALOM的信号光输入和信号光输出端口;3dB光分支器的 输出端口分别连接WDM1和WDM2的λ i波长输入端口;控制光脉冲从WDM1的λ 2端口 C输 入,并从WDM2的λ 2端口 D输出;WDM1和WDM2的复用输出端口分别连接S0A的两个光端 口,并确保S0A相对环的中心点偏移Λ τ时间传播长度。
[0045] SLALOM的工作原理如下:
[0046] 1、输入的信号光经过3dB光分支器分成顺时钟(CW)和逆时钟(CCW)两个方向传 播;
[0047] 2、在无控制光脉冲时,CW和CCW光在环内传播一圈几乎获得相同的增益和相移; 在回到3dB光分支器进行耦合时,在3dB光分支器的A端口将产生干涉相长,而B端口则干 涉相消,因此光信号将从3dB光分支器的A端口输出,即输入的光信号被SLALOM反射回来;
[0048] 3、在有控制光脉冲时,控制光脉冲经过S0A时的XPM特性引起CW和CCW光产生附 加相移;由于S0A相对环中点存在Λ τ时间偏移,使得CW和CCW光附加相位的时间偏移为 2Λ τ ;当CW和CCW光回到3dB光分支器时,在Β端口将形成一个打开窗口,使得输入光信 号穿过SLALOM从B端口输出。
[0049] SLALOM的上述结构和工作过程属于现有技术,在此不再赘述。
[0050] 实例
[0051] 以80Gb/s串行光脉冲信号经过光串并转换器得到10路8Gb/s并行光信号方案为 例。本发明的实施过程如下:
[0052] 1、器件选型
[0053] 选择本光串并转换器的关键器件如下:
[0054] 1) S0A的选择:S0A的中心工作波长为1605nm、增益谱宽度为122. 5nm ;
[0055] 2)WDM 的选择:λ i 为 1550nm,λ 2 为 1579nm ;
[0056] 3)光环形器的选择:插入损耗小于ldB,回波损耗大于35dB。
[0057] 2、搭建光串并转换器
[0058] 按照图1及相关描述,搭建光串并转换器。需要说明的是由于随着输入光脉冲速 率的提高,要求SLALOM环的半径和各级SLALOM之间的延时越来越小,因此需采用集成光学 技术实现本光串并转换器。
[0059] 延时设计是搭建光串并转换器的关键,针对本测试例的设计为:脉冲间隔= SLALOM传播时间+SLAL0M之间延时,对于80Gb/s输入光脉冲信号,脉冲间隔为12. 5ps,分 配SLALOM的传播时间为9ps,SLALOM之间的延时为3. 5ps。
[0060] 3、工作参数设置
[0061] 光串并转换器主要工作参数设置如表1所示。
[0062]

【权利要求】
1. 一种基于SLALOM的光串并转换器,其特征在于,包括: N 个半导体光放大器环路镜(Semiconductor Laser Amplifier in a Loop Mirror,简 称SLALOM)、N个光环形器、N-l个延时单元、一个1XN光分支器; 采用光环形器和延时单元串联各级SLALOM,1 XN光分支器为各SLALOM提供同步控制 光脉冲,具体实现如下: 光环形器1的端口 2连接SLAL0M1的输入端口,光环形器1的端口 1通过连接延时单 元1连接光环行器2的端口 3 ;光环形器2的端口 2连接SLAL0M2的输入端口,光环形器 2的端口 1通过延时单元2连接光环行器3的端口 3 ;……;光环形器N-1的端口 2连接 SLALOM N-1的输入端口,光环形器N-1的端口 1通过延时单元N-1连接光环形器N的端口 3 ;光环形器N的端口 2连接SLALOM N的输入端口,光环形器N的端口 1连接输入高速串行 光信号; 1XN光分支器的输入端连接控制光脉冲信号,1XN光分支器的N个输出端分别连接 SLAL0M1......N的控制端口; 第i个SLALOM的传播时延与之后的第i-Ι个延时单元的延时时间之和等于高速串行 光信号的时间间隔; 当控制光脉冲信号没有控制光脉冲时,高速串行光信号的光脉冲从输入端口进入 SLALOM后,从输入端口反射输出;而控制光脉冲信号有控制光脉冲时,高速串行光信号的 光脉冲从输入端口进入SLALOM后从输出端口透射输出; 当高速串行光信号的第1个光脉冲通过光环形器N的端口 1进入光环形器N后,由光 环形器N的端口 2输出,并由SLALOM N的输入端口进入SLALOM N,此时,控制光脉冲信号的 控制光脉冲未达到,则高速串行光信号的第1个光脉冲将被SLALOM N反射回光环形器N的 端口 2,并经过光环形器N的端口 3和延时单元N-1到达光环形器N-1的端口 1,并经过的 光环形器N-1的端口 1和端口 2到达SLALOM N-1的输入端口; 与此同时,高速串行光信号的第2个光脉冲进入,经过光环形器N的端口 1和端口 2到 达SLALOM N ;此时,控制光脉冲信号的控制光脉冲仍未达到,则第1个光脉冲将被SLALOM N-1反射回光环形器N-1的端口 2,并经过光环形器N-1的端口 3和延时单元N-2到达光环 形器N-2的端口 1,并经过的光环形器N-2的端口 1和端口 2到达SLALOM N-2的输入端口 即反射到SLALOM N-2 ;而第2个光脉冲将被SLALOM N反射回光环形器N的端口 2,并经过 光环形器N的端口 3和延时单元N-1到达光环形器N-1的端口 1,并经过的光环形器N-1的 端口 1和端口 2到达SLALOM N-1的输入端口即反射到SLALOM N-1 ; 如此继续,高速串行光信号的后续光脉冲不断被前一级SLALOM反射到后一级SLALOM, 直到高速串行光信号的第N个光脉冲经过光环形器N的端口 1和端口 2到达SLALOM N,此 时,第1个光脉冲到达SLAL0M1,第2个光脉冲到达SLAL0M2,……,第N-1个光脉冲到达 SLALOM N-1,此时,控制光脉冲信号的控制光脉冲经过1 X N光分支器到达各SLALOM的控制 端口,并打开各SLALOM的输出窗口,使得各SLALOM透射输出输入端到达的光脉冲,从而实 现高速串行光信号到低速并行光信号转换。
【文档编号】H04B10/80GK104092497SQ201410338438
【公开日】2014年10月8日 申请日期:2014年7月16日 优先权日:2014年7月16日
【发明者】凌云, 廖丽丹, 贺彬彬, 申甦琪 申请人:电子科技大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1