基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路的制作方法

文档序号:7814906阅读:208来源:国知局
基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路的制作方法
【专利摘要】本发明提供一种基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路,链式分数阶积分电路模块,电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2。本发明采用链式结构,设计制作了PCB电路,0.1阶分数阶积分电路由前三部分组成,第四部分不用,悬空,采用这种方法的实现0.1阶分数阶混沌系统电路,可靠性高,不易出错。
【专利说明】基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua
混沌系统电路

【技术领域】
[0001]本发明涉及一种通用分数阶积分电路模块及其0.1阶混沌系统电路实现,特别涉及一种基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路。

【背景技术】
[0002]因为实现分数阶混沌系统的电路的电阻和电容都是非常规电阻和电容,一般采用电阻串联和电容并联的方法实现,目前,实现的主要方法是利用现有的电阻和电容在面包板上组合的方法,这种方法可靠性和稳定性比较低,并且存在容易出错,出错后不易查找等问题,本发明为克服这个问题,采用链式结构,设计制作了 PCB电路,电路由四部分组成,每部分又由四个电阻和一个电位器串联后,与四个电容并联组成的通用分数阶积分模块电路,0.1阶分数阶积分电路由前三部分组成,第四部分不用,悬空,采用这种方法的实现0.1阶分数阶混沌系统电路,可靠性高,不易出错。


【发明内容】

[0003]本发明要解决的技术问题是提供一种基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沌系统电路,本发明采用如下技术手段实现发明目的:
[0004]1、一种链式分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PU、PI2和输出引脚P接第一部分,第一部分接输出引脚Pl和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚P01、P02。
[0005]2、根据权利要求1所述一种链式分数阶积分电路模块,其特征在于:所述电阻Rx由电位器Rxl和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容CxU Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ryl和电阻Ry2、Ry3, Ry4、Ry5串联组成,所述电容Cy由电容071、072、073、074,并联组成;所述电阻Rz由电位器Rzl和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Czl、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rwl和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cwl、Cw2、Cw3、Cw4并联组成。
[0006]3、根据权利要求1所述一种链式分数阶积分电路模块,所述0.1阶积分电路模块,其特征在于:所述级联输入引脚PI1、PI2悬空,所述输出引脚P1、P2、P4悬空,所述级联输出引脚P01、P02悬空,所述电阻Rx = 0.636M,所述电位器Rxl = 500K,所述电阻Rx2 = 100K、Rx3 = 20K、Rx4 = 10K、Rx5 = 5.1K,所述电容 Cx = 15.72uF,所述电容 Cxl = 10uF、Cx2 =4.7uF、Cx3 = luF、Cx4悬空;所述电阻Ry = 0.3815M,所述电位器Ryl = 200K,所述电阻Ry2 = 100K、Ry3 = 51K、Ry4 = 20K、Ry5 = 20K,所述电容 Cy = 0.1572uF,所述电容 Cyl =10nF, Cy2 = 1nF, Cy3 = 47nF、Cy4 悬空;所述电阻 Rz = 0.56725M,所述电位器 Rzl =500K 和所述电阻 Rz2 = 51K、Rz3 = 10K、Rz4 = 5.1K、Rz5 = 1K,所述电容 Cz = 0.6335nF,所述电容Czl = 0.33nF、Cz2 = 0.33nF、Cz3悬空、Cz4悬空;所述电阻Rw,所述电位器Rwl和所述电阻Rw2、Rw3、Rw4、Rw5,所述电容Cw和所述电容Cwl、Cw2、Cw3、Cw4,均悬空。
[0007]4、基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沛系统电路,其特征在于:
[0008](I)Muthuswamy-Chua混沛系统的数学模型1:
dx
——-ay
dt
[0009].;-l)y + x] i a = I, b = 1/3, c = 0.6, β = 3/2
dt
— -{z-\)v-cz
dt "
[0010](2)0.1阶Muthuswamy-Chua混沛系统的数学模型ii为:
dax
-=αν
df ^
[0011]-jp- =—I)少+ x] ii a = I, b = 1/3, c = 0.6, β = 3/2, α = 0.1
daz
--(Z-1)V-CZ
dta
[0012](3)根据0.1阶Muthuswamy-Chua混沛系统的数学模型ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和0.1阶积分电路模块U5、0.1阶积分电路模块U6、0.1阶积分电路模块U7构成反相加法器和反相0.1阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器Ul和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用 AD633JN ;
[0013]所述运算放大器Ul连接运算放大器U2、乘法器U4和0.1阶积分电路模块U5、0.1阶积分电路模块U6,所述运算放大器U2连接乘法器U3、乘法器U4和0.1阶积分电路模块U7,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2 ;
[0014]所述运算放大器Ul的第I引脚通过电阻R6与Ul的第6引脚相接,第2引脚通过电阻R5与第I引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接0.1阶积分电路模块U6的P引脚,第7引脚接输出y,接0.1阶积分电路模块U6的P3引脚,接乘法器U4的第I引脚,通过电阻R4与第2引脚相接,通过电阻R2与第13引脚相接,通过电阻Rll接U2的第9引脚,第8引脚接输出X,通过电阻R8与第6引脚相接,接0.1阶积分电路模块U5的P3引脚,第9引脚接0.1阶积分电路模块U5的P引脚,第13引脚通过电阻Rl与第14引脚相接,第14引脚通过电阻R3与第9引脚相接,;
[0015]所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出Z,接0.1阶积分电路模块U7的P3引脚,接乘法器U3的第3引脚,接乘法器U4的第3引脚,通过电阻Rl2与第9引脚相接,第9引脚接0.1阶积分电路模块U7的P引脚,第13引脚接通过电阻R9与第14引脚相接,第14引脚通过电阻R13与第9引脚相接;
[0016]所述乘法器U3的第I引脚接乘法器U4的第7脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R7接运算放大器Ul的第9引脚,第8引脚接VCC;
[0017]所述乘法器U4的第I引脚接运算放大器Ul的第7脚,第3引脚接运算放大器U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻RlO接运算放大器U2第13引脚,接乘法器U3的第I引脚,第8引脚接VCC ;
[0018]所述0.1阶积分电路模块U5的PI1、PI2、P01、P02、P1、P2、P4引脚悬空,P引脚接运算放大器Ul的第9引脚,P3引脚接接运算放大器Ul的第8引脚;
[0019]所述0.1阶积分电路模块U6的PI1、PI2、P01、P02、P1、P2、P4引脚悬空,P引脚接运算放大器Ul的第6引脚,P3引脚接接运算放大器Ul的第7引脚;
[0020]所述0.1阶积分电路模块U7的PI1、PI2、P01、P02、P1、P2、P4引脚悬空,P引脚接运算放大器U2的第9引脚,P3引脚接接运算放大器U2的第8引脚。
[0021]本发明的有益效果是:采用链式结构,设计制作了 PCB电路,电路由四部分组成,每部分又由四个电阻和一个电位器串联后,与四个电容并联组成的通用分数阶积分模块电路,0.1阶分数阶积分电路由前三部分组成,第四部分不用,悬空,采用这种方法的实现0.1阶分数阶混沌系统电路,可靠性高,不易出错。

【专利附图】

【附图说明】
[0022]图1为本发明的链式分数阶积分电路模块内部结构示意图(a)、内部实际连接图(b)和0.1阶积分电路实际连接图(c)。
[0023]图2为本发明优选实施例的电路连接结构示意图。
[0024]图3和图4为本发明的电路实际连接图。

【具体实施方式】
[0025]下面结合附图和优选实施例对本发明作更进一步的详细描述,参见图1-图4。
[0026]1、一种链式分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚Pl和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚P01、P02。
[0027]2、根据权利要求1所述一种链式分数阶积分电路模块,其特征在于:所述电阻Rx由电位器Rxl和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容CxU Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ryl和电阻Ry2、Ry3, Ry4、Ry5串联组成,所述电容Cy由电容071、072、073、074,并联组成;所述电阻Rz由电位器Rzl和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Czl、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rwl和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cwl、Cw2、Cw3、Cw4并联组成。
[0028]3、根据权利要求1所述一种链式分数阶积分电路模块,所述0.1阶积分电路模块,其特征在于:所述级联输入引脚PI1、PI2悬空,所述输出引脚P1、P2、P4悬空,所述级联输出引脚P01、P02悬空,所述电阻Rx = 0.636M,所述电位器Rxl = 500K,所述电阻Rx2 = 100K、Rx3 = 20K、Rx4 = 10K、Rx5 = 5.1K,所述电容 Cx = 15.72uF,所述电容 Cxl = 10uF、Cx2 =4.7uF、Cx3 = luF、Cx4悬空;所述电阻Ry = 0.3815M,所述电位器Ryl = 200K,所述电阻Ry2 = 100K、Ry3 = 51K、Ry4 = 20K、Ry5 = 20K,所述电容 Cy = 0.1572uF,所述电容 Cyl =10nF, Cy2 = 1nF, Cy3 = 47nF、Cy4 悬空;所述电阻 Rz = 0.56725M,所述电位器 Rzl =500K 和所述电阻 Rz2 = 51K、Rz3 = 10K、Rz4 = 5.1K、Rz5 = 1K,所述电容 Cz = 0.6335nF,所述电容Czl = 0.33nF、Cz2 = 0.33nF、Cz3悬空、Cz4悬空;所述电阻Rw,所述电位器Rwl和所述电阻Rw2、Rw3、Rw4、Rw5,所述电容Cw和所述电容Cwl、Cw2、Cw3、Cw4,均悬空。
[0029]4、基于通用分数阶积分电路模块的0.1阶Muthuswamy-Chua混沛系统电路,其特征在于:
[0030](I)Muthuswamy-Chua混沛系统的数学模型1:

【权利要求】
1.一种链式分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚Pl和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚P01、P02。
2.根据权利要求1所述一种链式分数阶积分电路模块,其特征在于:所述电阻Rx由电位器Rxl和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ryl和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cyl、Cy2、Cy3、Cy4,并联组成;所述电阻Rz由电位器Rzl和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Czl、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rwl和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cwl、Cw2、Cw3、Cw4并联组成。
3.根据权利要求1所述一种链式分数阶积分电路模块,所述0.1阶积分电路模块,其特征在于:所述级联输入引脚PU、PI2悬空,所述输出引脚P1、P2、P4悬空,所述级联输出引脚P01、P02悬空,所述电阻Rx = 0.636M,所述电位器Rxl = 500K,所述电阻Rx2 = 100K、Rx3 = 20K、Rx4 = 10K、Rx5 = 5.1K,所述电容 Cx = 15.72uF,所述电容 Cxl = 10uF、Cx2 =4.7uF、Cx3 = luF、Cx4悬空;所述电阻Ry = 0.3815M,所述电位器Ryl = 200K,所述电阻Ry2 = 100K、Ry3 = 51K、Ry4 = 20K、Ry5 = 20K,所述电容 Cy = 0.1572uF,所述电容 Cyl =10nF, Cy2 = 1nF, Cy3 = 47nF、Cy4 悬空;所述电阻 Rz = 0.56725M,所述电位器 Rzl =500K 和所述电阻 Rz2 = 51K、Rz3 = 10K、Rz4 = 5.1K、Rz5 = 1K,所述电容 Cz = 0.6335nF,所述电容Czl = 0.33nF、Cz2 = 0.33nF、Cz3悬空、Cz4悬空;所述电阻Rw,所述电位器Rwl和所述电阻Rw2、Rw3、Rw4、Rw5,所述电容Cw和所述电容Cwl、Cw2、Cw3、Cw4,均悬空。
4.基于链式分数阶积分电路模块的0.1阶Muthuswamy-Chua混沛系统电路,其特征在于: (1)Muthuswamy-Chua混沛系统的数学模型1:
(2)一个0.1阶Muthuswamy-Chua混沛系统的数学模型ii为:
(3)根据0.1阶Muthuswamy-Chua混沛系统的数学模型ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和0.1阶积分电路模块U5、0.1阶积分电路模块U6、0.1阶积分电路模块U7构成反相加法器和反相0.1阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器Ul和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN ; 所述运算放大器Ul连接运算放大器U2、乘法器U3和0.1阶积分电路模块U5、0.1阶积分电路模块U6,所述运算放大器U2连接乘法器U3、乘法器U4和0.1阶积分电路模块U7,所述乘法器U3连接运算放大器Ul,所述乘法器U4连接运算放大器U2 ; 所述运算放大器Ul的第I引脚通过电阻R6与Ul的第6引脚相接,第2引脚通过电阻R5与第I引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接0.1阶积分电路模块U6的P引脚,第7引脚接输出y,接0.1阶积分电路模块U6的P3引脚,接乘法器U4的第I引脚,通过电阻R4与第2引脚相接,通过电阻R2与第13引脚相接,通过电阻Rll接U2的第9引脚,第8引脚接输出X,通过电阻R8与第6引脚相接,接0.1阶积分电路模块U5的P3引脚,第9引脚接0.1阶积分电路模块U5的P引脚,第13引脚通过电阻Rl与第14引脚相接,第14引脚通过电阻R3与第9引脚相接,; 所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,接0.1阶积分电路模块U7的P3引脚,接乘法器U3的第3引脚,接乘法器U4的第3引脚,通过电阻R12与第9引脚相接,第9引脚接0.1阶积分电路模块U7的P引脚,第13引脚接通过电阻R9与第14引脚相接,第14引脚通过电阻R13与第9引脚相接; 所述乘法器U3的第I引脚接乘法器U4的第7脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R7接运算放大器Ul的第9引脚,第8引脚接VCC ; 所述乘法器U4的第I引脚接运算放大器Ul的第7脚,第3引脚接运算放大器U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE, H 7引脚通过电阻RlO接运算放大器U2第13引脚,接乘法器U3的第I引脚,第8引脚接VCC ; 所述0.1阶积分电路模块U5的PI1、PI2、P01、P02、P1、P2、P4引脚悬空,P引脚接运算放大器Ul的第9引脚,P3引脚接接运算放大器Ul的第8引脚; 所述0.1阶积分电路模块U6的PI1、PI2、P01、P02、P1、P2、P4引脚悬空,P引脚接运算放大器Ul的第6引脚,P3引脚接接运算放大器Ul的第7引脚; 所述0.1阶积分电路模块U7的PI1、PI2、P01、P02、P1、P2、P4引脚悬空,P引脚接运算放大器U2的第9引脚,P3引脚接接运算放大器U2的第8引脚。
【文档编号】H04L9/00GK104202153SQ201410483814
【公开日】2014年12月10日 申请日期:2014年9月19日 优先权日:2014年9月19日
【发明者】王忠林 申请人:王忠林
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1