基于T型分数阶积分电路模块的0.4阶Liu混沌系统电路实现的制作方法

文档序号:7822996阅读:299来源:国知局
基于T型分数阶积分电路模块的0.4阶Liu混沌系统电路实现的制作方法
【专利摘要】本发明提供一种基于T型分数阶积分电路模块的0.4阶Liu混沌系统电路,T型分数阶积分电路模块由六部分组成,第一部分由四个电阻和一个电位器串联后,与四个电容并联组成,后面五部分均由四个电阻和一个电位器串联后,与四个电容并联部分相串联组成。本发明采用T型结构,设计制作了PCB电路,0.4阶分数阶积分电路由六部分组成,采用这种方法的实现0.4阶分数阶混沌系统电路,可靠性高,不易出错。
【专利说明】基于T型分数阶积分电路模块的0. 4阶L i u混巧系统电路 实现

【技术领域】
[0001] 本发明设及一种通用分数阶积分电路模块及其0. 4阶混浊系统电路实现,特别设 及一个基于T型结构的通用分数阶积分电路模块的0. 4阶Liu混浊系统及模拟电路实现。

【背景技术】
[0002] 因为实现分数阶混浊系统的电路的电阻和电容都是非常规电阻和电容,一般采用 电阻串联和电容并联的方法实现,目前,实现的主要方法是利用现有的电阻和电容在面包 板上组合的方法,该种方法可靠性和稳定性比较低,并且存在容易出错,出错后不易查找等 问题,本发明为克服该个问题,采用T型结构,设计制作了 PCB电路,整个电路模块电路由六 部分组成,第一部分由四个电阻和一个电位器串联后,与四个电容并联组成,后面五部分均 由四个电阻和一个电位器串联后,与四个电容并联部分相串联组成,0.4阶分数阶积分电路 由六部分组成,采用该种方法的实现0.4阶分数阶混浊系统电路,可靠性高,不易出错。


【发明内容】

[0003] 本发明要解决的技术问题是提供一种基于T型结构的分数阶积分电路模块的0. 4 阶Liu混浊系统及模拟电路实现,本发明采用如下技术手段实现发明目的:
[0004] 1、一种T型通用分数阶积分电路模块,其特征是在于;电阻Rx与电容Cx并联,形 成第一部分,电阻Ry与电容切串联,形成第二部分,电阻化与电容Cz串联,形成第S部分, 电阻Rw与电容Cw串联,形成第四部分,电阻Ru与电容Cu串联,形成第五部分,电阻Rv与 电容Cv串联,形成第六部分,第一部分与后面五部分为并联连接。
[0005] 2、根据权利要求1所述一种T型通用分数阶积分电路模块,其特征在于:所述电阻 Rx由电位器Rxl和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cxi、Cx2、Cx3、 0义4并联组成;所述电阻1?7由电位器1?71和电阻1?72、1?73、1?74、1?75串联组成,所述电容切 由电容切1、切2、切3、切4,并联组成;所述电阻化由电位器化1和电阻化2、化3、化4、化5 串联组成,所述电容Cz由电容Czl、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rwl和 电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cwl、Cw2、Cw3、Cw4并联组成;所述 电阻Ru由电位器Rul和电阻Ru2、Ru3、Ru4、Ru5串联组成,所述电容Cu由电容Cul、Cu2、 〇13、化4并联组成;所述电阻趴由电位器趴1和电阻趴2、趴3、趴4、趴5串联组成,所述电 容Cv由电容01、02、03、04并联组成。
[0006] 3、根据权利要求1所述一种T型通用分数阶积分电路模块,所述0. 4阶积分电路 模块,其特征在于:所述电阻Rx = 6. 310M,所述电位器Rxl = 0K,所述电阻Rx2 = 6. 2M、Rx3 =lOOK、Rx4 = lOK、Rx5 = OK,所述电容 Cx = 0. 02818uF,所述电容 Cxi = 2化F、Cx2 = 6. 8nF、Cx3悬空、Cx4=悬空;所述电阻Ry = 7. 026M,所述电位器Ryl =4K,所述电阻Ry2 = 6. 8M、Ry3 = 200K、Ry4 = 20K、Ry5 = 2K,所述电容切=3. 71加F,所述电容切1 = 3. 3uF、 切2 = 330nF、切3 = 68nF、切4 = 2化F ;所述电阻化=2. 990M,所述电位器化1 = OK和所 述电阻化2 = 2. 2M、Rz3 = 500K、Rz4 = 270K、R巧=20K,所述电容 Cz = 1. 281uF,所述电 容 Czl = luF、Cz2 = 220nF、Cz3 = 68nF、Cz4 悬空;所述电阻 Rw = 1. 375M,所述电位器 Rwl =OK 和所述电阻 Rw2 = lM、Rw3 = 270K、Rw4 = 100K、Rw5 = 5K,所述电容 Cw = 0. 4091uF, 所述电容 Cwl = 330nF、Cw2 = 68nF、Cw32. 2nF、Cw4 悬空;所述电阻 Ru = 0. 6461M,所述电 位器Rul = OK和所述电阻Ru2 = 620K、Ru3 = 20K、Ru4 = 5.化、Ru5 =化,所述电容Cu = 0. 1277uF,所述电容 Cul = lOOnF、Cu2 = 2化F、Cu3 = 4.化F、Cu4 = InF ;所述电阻 Rv = 0. 3351M,所述电位器 Rvl = K 和所述电阻 Rv2 = 330K、Rv3 = 5.化、Rv4 = OK、Rv5 = OK, 所述电容 Cv = 0. 03616uF,所述电容 Cvl = 33nF、Cv2 = 3. 3nF、Cv3 悬空、Cv4 悬空。
[0007] 4、基于T型分数阶积分电路模块的0. 4阶Liu混浊系统电路,其特征在于:
[000引 (1) Liu混浊系统i为;
[0009]

【权利要求】
1. 一种T型通用分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第 一部分,电阻Ry与电容Cy串联,形成第二部分,电阻Rz与电容Cz串联,形成第三部分,电 阻RW与电容Cw串联,形成第四部分,电阻Ru与电容Cu串联,形成第五部分,电阻Rv与电 容Cv串联,形成第六部分,第一部分与后面五部分为并联连接。
2. 根据权利要求1所述一种T型通用分数阶积分电路模块,其特征在于:所述电阻Rx 由电位器1^1和电阻1^2、1^3、1^4、1^5串联组成,所述电容〇1由电容〇11、〇12、〇13、〇14 并联组成;所述电阻Ry由电位器Ryl和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由 电容〇71、〇72、〇73、074,并联组成;所述电阻1^由电位器1^1和电阻1^2、1^3、1^4、1^5串 联组成,所述电容Cz由电容Czl、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rwl和电 阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cwl、Cw2、Cw3、Cw4并联组成;所述电 阻Ru由电位器Rul和电阻Ru2、Ru3、Ru4、Ru5串联组成,所述电容Cu由电容Cul、Cu2、Cu3、 &14并联组成;所述电阻1^由电位器1^1和电阻1^2、1^3、1^4、1^5串联组成,所述电容(> 由电容Cvl、Cv2、Cv3、04并联组成。
3. 根据权利要求1所述一种T型通用分数阶积分电路模块,所述0. 4阶积分电路模块, 其特征在于:所述电阻Rx= 6. 310M,所述电位器Rxl= 0K,所述电阻Rx2 = 6. 2M、Rx3 = 100K、Rx4 = 10K、Rx5 = 0K,所述电容Cx= 0? 02818uF,所述电容Cxi= 22nF、Cx2 = 6. 8nF、 Cx3悬空、Cx4=悬空;所述电阻Ry= 7.026M,所述电位器Ryl= 4K,所述电阻Ry2 = 6.8M、 Ry3 = 200K、Ry4 = 20K、Ry5 = 2K,所述电容Cy= 3. 715uF,所述电容Cyl= 3. 3uF、Cy2 = 330nF、Cy3 = 68nF、Cy4 = 22nF;所述电阻Rz= 2. 990M,所述电位器Rzl=OK和所述电阻 Rz2 = 2. 2M、Rz3 = 500K、Rz4 = 270K、Rz5 = 20K,所述电容Cz= 1. 281uF,所述电容Czl =luF、Cz2 = 220nF、Cz3 = 68nF、Cz4 悬空;所述电阻Rw= 1. 375M,所述电位器Rwl=OK 和所述电阻Rw2 = 1M、Rw3 = 270K、Rw4 = 100K、Rw5 = 5K,所述电容Cw= 0? 4091uF,所 述电容Cwl= 330nF、Cw2 = 68nF、Cw32. 2nF、Cw4 悬空;所述电阻Ru= 0? 6461M,所述电位 器Rul=OK和所述电阻Ru2 = 620K、Ru3 = 20K、Ru4 = 5. 1K、Ru5 = 1K,所述电容Cu= 0? 1277uF,所述电容Cul=lOOnF、Cu2 = 22nF、Cu3 = 4. 7nF、Cu4 =InF;所述电阻Rv= 0? 3351M,所述电位器Rvl=K和所述电阻Rv2 = 330K、Rv3 = 5. 1K、Rv4 =OK、Rv5 =OK, 所述电容Cv= 0.03616uF,所述电容Cvl= 33nF、Cv2 = 3.3nF、Cv3 悬空、Cv4 悬空。
4. 基于T型分数阶积分电路模块的0. 4阶Liu混沌系统电路,其特征在于: (1) Liu混纯系统i为:
(2) 0. 4阶Liu混沌系统ii为:
(3)根据0. 4阶Liu混沌系统ii构造模拟电路,利用运算放大器U1、运算放大器U2及 电阻和0. 4阶积分电路模块U5、0. 4阶积分电路模块U6、0. 4阶积分电路模块U7构成反相 加法器和反相0. 4阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器U1 和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN; 所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4和0. 4阶积分电路模块U5、0. 4阶积分电路模块U6,所述运算放大器U2连接乘法器U3、乘法器U4和0. 4阶积分电 路模块U7,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2 ; 所述运算放大器U1的第1引脚通过电阻R8与U1的第6引脚相接,第2引脚通过电阻R6与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接 链式分数阶积分电路U7的P引脚,第7引脚接输出y,通过电阻R1与第13引脚相接,接链 式分数阶积分电路U8的P2引脚,第8引脚接输出X,通过电阻R4与第9引脚相接,通过电 阻R5与第2引脚相接,接乘法器U3的第1引脚,接乘法器U4的第1和第3引脚,接链式分 数阶积分电路U6的P2引脚,第9引脚接链式分数阶积分电路U5的P引脚,第13引脚通过 电阻R2与第14引脚相接,第14引脚通过电阻R3与第9引脚相接; 所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC, 第11引脚接VEE,第8引脚输出z,通过电阻R12与第9引脚相接,接乘法器U3的第3引脚, 接接链式分数阶积分电路U10的P2引脚,第9引脚接链式分数阶积分电路U9的P引脚,第 13引脚通过电阻R10接第14引脚,第14引脚通过电阻R11接第9引脚; 所述乘法器U3的第1引脚接U1的第8脚,第3引脚接U2的第8引脚,第2、4、6引脚 均接地,第5引脚接VEE,第7引脚通过电阻R7接U1第6引脚,第8引脚接VCC; 所述乘法器U4的第1和第3引脚接U1的第8脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R9接U2第13引脚,第8引脚接VCC。 所述〇. 4阶积分电路模块U5的A引脚接运算放大器U1的第9引脚,B引脚接接运算 放大器U1的第8引脚; 所述〇. 4阶积分电路模块U6的A引脚接运算放大器U1的第6引脚,B引脚接接运算 放大器U1的第7引脚; 所述〇. 4阶积分电路模块U7的A引脚接运算放大器U2的第9引脚,B引脚接接运算 放大器U2的第8引脚。
【文档编号】H04L9/00GK104486062SQ201410776122
【公开日】2015年4月1日 申请日期:2014年12月14日 优先权日:2014年12月14日
【发明者】王忠林 申请人:王忠林
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1