音乐回放电路的制作方法

文档序号:7824852阅读:196来源:国知局
音乐回放电路的制作方法
【专利摘要】本实用新型公开了一种音乐回放电路,包括节拍控制电路、D/A转换电路、音频产生电路和音频放大电路,节拍控制电路包括电源VCC、存储芯片EEPROM2864、加法计数器74LS163I、加法计数器74LS163II、与非门74LS00、定时器NE555、电阻R1、电位器R2、电容C1和电容C2,音频产生电路包括电压频率转换器LM331、加法计数器74LS163III、电源VCC、电容C3、电容Ct、电容CL、电阻R6、电阻R7、电位器R8、电阻R9、电位器R10、电阻R11、电阻Rt和电阻RL,有益效果是:该音乐回放电路原理简单,容易设计,方便人们掌握,能够实现音乐来回播放。
【专利说明】音乐回放电路
【技术领域】
[0001 ] 本实用新型涉及一种电路,具体是一种音乐回放电路。
【背景技术】
[0002]在电子技术日月更新,不断变换,计算机程序设计语言应用广泛的时代,对于电路的学习是必不可少的,人们也可以根据自身的需求设计不同的电路,当人们下班回到家后,浑身充满疲惫,音乐往往能缓解这种疲惫,目前关于音乐播放系统的设计有很多种,尤其是基于单片机的音乐播放系统,系统包括演奏扬声器、选曲、播放和显不几部分,设计的音乐演奏控制器是通过控制单片机内部的定时器来产生不同频率的方波,驱动扬声器发出不同音节的声音,再利用延迟来控制发音时间的长短,即控制音调中的节拍,同时设置按钮使所设计的程序能在五首歌曲之间进行选曲,设计显示器使其显示歌曲序号,但是这种基于单片机的音乐播放系统的原理和设计复杂,不利于掌握,不能实现大众化。

【发明内容】

[0003]针对上述现有技术存在的问题,本实用新型提供一种音乐回放电路,原理简单,容易设计,更方便掌握。
[0004]为了实现上述目的,本实用新型采用的技术方案是:一种音乐回放电路,包括节拍控制电路、D/A转换电路、音频产生电路和音频放大电路:
[0005]所述的节拍控制电路包括电源VCC、存储芯片EEPR0M2864、加法计数器74LS1631、加法计数器74LS163I1、与非门74LS00、定时器NE555、电阻R1、电位器R2、电容Cl和电容C2,存储芯片EEPR0M2864的管脚2、存储芯片EEPR0M2864的管脚20至管脚25均接地,电源VCC与存储芯片EEPR0M2864的管脚1、存储芯片EEPR0M2864的管脚27连接,存储芯片EEPR0M2864的管脚10和加法计数器74LS163I的管脚14连接,存储芯片EEPR0M2864的管脚9、加法计数器74LS163I的管脚13和与非门74LS00的管脚I连接,存储芯片EEPR0M2864的管脚8和加法计数器74LS163I的管脚12连接,存储芯片EEPR0M2864的管脚7和加法计数器74LS163I的管脚11连接,存储芯片EEPR0M2864的管脚6和加法计数器74LS163II的管脚14连接,存储芯片EEPR0M2864的管脚5和加法计数器74LS163II的管脚13连接,存储芯片EEPR0M2864的管脚4、加法计数器74LS163II的管脚12和与非门74LS00的管脚2连接,存储芯片EEPR0M2864的管脚3和加法计数器74LS163II的管脚11连接;加法计数器74LS163I的管脚3至管脚6和加法计数器74LS163II的管脚3至管脚6均接地,电源VCC与加法计数器74LS163I的管脚1、加法计数器74LS163I的管脚7、加法计数器74LS163I的管脚10、加法计数器74LS163II的管脚1、加法计数器74LS163II的管脚7、加法计数器74LS163II的管脚10连接,加法计数器74LS163I的管脚15和加法计数器74LS163II的管脚2连接,与非门74LS00的管脚3与加法计数器74LS163I的管脚9、74LS163II的管脚9连接,加法计数器74LS163I的管脚2和定时器NE555的管脚3连接;定时器NE555的管脚5和电容C2的一端连接,电容C2的另一端和电容Cl的一端连接,电容Cl的另一端与定时器NE555的管脚2、定时器NE555的管脚6、电位器R2的一端连接,电位器R2的可调电位端与电位器R2的另一端、定时器NE555的管脚7、电阻Rl的一端连接,电源VCC与电阻Rl的另一端、定时器NE555的管脚4、定时器NE555的管脚8连接;
[0006]所述的D/A转换电路包括D/A转换集成芯片DAC0832、电源VCC、运算放大器LM324、稳压二极管DW、电阻R3、电阻R4和电阻R5,电源VCC和电阻R3的一端连接,D/A转换集成芯片DAC0832的管脚7和存储芯片EEPR0M2864的管脚11连接,D/A转换集成芯片DAC0832的管脚6和存储芯片EEPR0M2864的管脚12连接,D/A转换集成芯片DAC0832的管脚5和存储芯片EEPR0M2864的管脚13连接,D/A转换集成芯片DAC0832的管脚4和存储芯片EEPR0M2864的管脚15连接,D/A转换集成芯片DAC0832的管脚16和存储芯片EEPR0M2864的管脚16连接,D/A转换集成芯片DAC0832的管脚15和存储芯片EEPR0M2864的管脚17连接,D/A转换集成芯片DAC0832的管脚14和存储芯片EEPR0M2864的管脚18连接,D/A转换集成芯片DAC0832的管脚13和存储芯片EEPR0M2864的管脚19连接,电阻R3的另一端和D/A转换集成芯片DAC0832的管脚19连接,D/A转换集成芯片DAC0832的管脚9与运算放大器LM324的管脚1、电阻R5的一端连接,D/A转换集成芯片DAC0832的管脚11和运算放大器LM324的管脚2连接,D/A转换集成芯片DAC0832的管脚12和运算放大器LM324的管脚3接地,运算放大器LM324的管脚11接+5V电源,运算放大器LM324的管脚4接电源VCC,D/A转换集成芯片DAC0832的管脚I与D/A转换集成芯片DAC0832的管脚2、D/A转换集成芯片DAC0832的管脚17、D/A转换集成芯片DAC0832的管脚18和稳压二极管Dff的负极连接并接地,稳压二极管DW的正极与D/A转换集成芯片DAC0832的管脚8、电阻R4的一端连接,电阻R4的另一端接-5V电源;
[0007]所述的音频产生电路包括电压频率转换器LM331、加法计数器74LS163II1、电源VCC,电容C3、电容Ct、电容CL、电阻R6、电阻R7、电位器R8、电阻R9、电位器R10、电阻R11、电阻Rt和电阻RL,电压频率转换器LM331的管脚I与电压频率转换器LM331的管脚6、电容CL的一端、电阻RL的一端连接,电容CL的另一端与电阻RL的另一端、电阻R6的一端、电阻R7的一端连接,电阻R6的另一端接地,电阻R7的另一端与电位器R8的可调电位端连接,电位器R8的一端接电源VCC,电位器R8的另一端接-5V电源,电压频率转换器LM331的管脚2和电阻R9的一端连接,电阻R9的另一端与电位器RlO的一端、电位器RlO的可调电位端连接,电位器RlO的另一端接地,电压频率转换器LM331的管脚3与电阻Rll的一端、加法计数器74LS163III的管脚2连接,电阻Rll的另一端与电源VCC、电阻Rt的一端连接,电阻Rt的另一端与电压频率转换器LM331的管脚5、电容Ct的一端连接,电容Ct的另一端和电容C3的一端接地,电容C3的另一端分别与电压频率转换器LM331的管脚7、电阻R5的另一端连接,加法计数器74LS163III的管脚3至管脚6均接地,加法计数器74LS163III的管脚1、加法计数器74LS163III的管脚7、加法计数器74LS163III的管脚9和加法计数器74LS163III的管脚10接电源VCC ;
[0008]所述的音频放大电路包括功率放大器LM386、电容C5、电解电容C6、电位器R12和扬声器B,功率放大器LM386的管脚2与电位器R12的一端、功率放大器LM386的管脚4、扬声器B的一端连接并接地,功率放大器LM386的管脚3和电位器R12的可调电位端连接,电位器R12的另一端和电容C5的一端连接,电容C5的另一端和加法计数器74LS163III的管脚12连接,功率放大器LM386的管脚6和电源VCC连接,功率放大器LM386的管脚5和电解电容C6的正极连接,电解电容C6的负极和扬声器B的另一端连接。
[0009]进一步,所述的电源VCC是+5V电源。
[0010]进一步,所述的扬声器B选用15M-05-38BFK型号的扬声器。
[0011]本实用新型的有益效果是:原理简单,容易设计,方便人们掌握,能够实现音乐来回播放。
【专利附图】

【附图说明】
[0012]图1是本实用新型的电路原理图。
【具体实施方式】
[0013]下面结合附图对本实用新型作进一步说明。
[0014]如图1所示,一种音乐回放电路,包括节拍控制电路、D/A转换电路、音频产生电路和音频放大电路:
[0015]所述的节拍控制电路包括电源VCC、存储芯片EEPR0M2864、加法计数器74LS1631、加法计数器74LS163I1、与非门74LS00、定时器NE555、电阻R1、电位器R2、电容Cl和电容C2,存储芯片EEPR0M2864的管脚2、存储芯片EEPR0M2864的管脚20至管脚25均接地,电源VCC与存储芯片EEPR0M2864的管脚1、存储芯片EEPR0M2864的管脚27连接,存储芯片EEPR0M2864的管脚10和加法计数器74LS163I的管脚14连接,存储芯片EEPR0M2864的管脚9、加法计数器74LS163I的管脚13和与非门74LS00的管脚I连接,存储芯片EEPR0M2864的管脚8和加法计数器74LS163I的管脚12连接,存储芯片EEPR0M2864的管脚7和加法计数器74LS163I的管脚11连接,存储芯片EEPR0M2864的管脚6和加法计数器74LS163II的管脚14连接,存储芯片EEPR0M2864的管脚5和加法计数器74LS163II的管脚13连接,存储芯片EEPR0M2864的管脚4、加法计数器74LS163II的管脚12和与非门74LS00的管脚2连接,存储芯片EEPR0M2864的管脚3和加法计数器74LS163II的管脚11连接;加法计数器74LS163I的管脚3至管脚6和加法计数器74LS163II的管脚3至管脚6均接地,电源VCC与加法计数器74LS163I的管脚1、加法计数器74LS163I的管脚7、加法计数器74LS163I的管脚10、加法计数器74LS163II的管脚1、加法计数器74LS163II的管脚7、加法计数器74LS163II的管脚10连接,加法计数器74LS163I的管脚15和加法计数器74LS163II的管脚2连接,与非门74LS00的管脚3与加法计数器74LS163I的管脚9、74LS163II的管脚9连接,加法计数器74LS163I的管脚2和定时器NE555的管脚3连接;定时器NE555的管脚5和电容C2的一端连接,电容C2的另一端和电容Cl的一端连接,电容Cl的另一端与定时器NE555的管脚2、定时器NE555的管脚6、电位器R2的一端连接,电位器R2的可调电位端与电位器R2的另一端、定时器NE555的管脚7、电阻Rl的一端连接,电源VCC与电阻Rl的另一端、定时器NE555的管脚4、定时器NE555的管脚8连接;
[0016]所述的D/A转换电路包括D/A转换集成芯片DAC0832、电源VCC、运算放大器LM324、稳压二极管DW、电阻R3、电阻R4和电阻R5,电源VCC和电阻R3的一端连接,D/A转换集成芯片DAC0832的管脚7和存储芯片EEPR0M2864的管脚11连接,D/A转换集成芯片DAC0832的管脚6和存储芯片EEPR0M2864的管脚12连接,D/A转换集成芯片DAC0832的管脚5和存储芯片EEPR0M2864的管脚13连接,D/A转换集成芯片DAC0832的管脚4和存储芯片EEPR0M2864的管脚15连接,D/A转换集成芯片DAC0832的管脚16和存储芯片EEPR0M2864的管脚16连接,D/A转换集成芯片DAC0832的管脚15和存储芯片EEPR0M2864的管脚17连接,D/A转换集成芯片DAC0832的管脚14和存储芯片EEPR0M2864的管脚18连接,D/A转换集成芯片DAC0832的管脚13和存储芯片EEPR0M2864的管脚19连接,电阻R3的另一端和D/A转换集成芯片DAC0832的管脚19连接,D/A转换集成芯片DAC0832的管脚9与运算放大器LM324的管脚1、电阻R5的一端连接,D/A转换集成芯片DAC0832的管脚11和运算放大器LM324的管脚2连接,D/A转换集成芯片DAC0832的管脚12和运算放大器LM324的管脚3接地,运算放大器LM324的管脚11接+5V电源,运算放大器LM324的管脚4接电源VCC,D/A转换集成芯片DAC0832的管脚I与D/A转换集成芯片DAC0832的管脚2、D/A转换集成芯片DAC0832的管脚17、D/A转换集成芯片DAC0832的管脚18和稳压二极管Dff的负极连接并接地,稳压二极管DW的正极与D/A转换集成芯片DAC0832的管脚8、电阻R4的一端连接,电阻R4的另一端接-5V电源;
[0017]所述的音频产生电路包括电压频率转换器LM331、加法计数器74LS163II1、电源VCC,电容C3、电容Ct、电容CL、电阻R6、电阻R7、电位器R8、电阻R9、电位器R10、电阻R11、电阻Rt和电阻RL,电压频率转换器LM331的管脚I与电压频率转换器LM331的管脚6、电容CL的一端、电阻RL的一端连接,电容CL的另一端与电阻RL的另一端、电阻R6的一端、电阻R7的一端连接,电阻R6的另一端接地,电阻R7的另一端与电位器R8的可调电位端连接,电位器R8的一端接电源VCC,电位器R8的另一端接-5V电源,电压频率转换器LM331的管脚2和电阻R9的一端连接,电阻R9的另一端与电位器RlO的一端、电位器RlO的可调电位端连接,电位器RlO的另一端接地,电压频率转换器LM331的管脚3与电阻Rll的一端、加法计数器74LS163III的管脚2连接,电阻Rll的另一端与电源VCC、电阻Rt的一端连接,电阻Rt的另一端与电压频率转换器LM331的管脚5、电容Ct的一端连接,电容Ct的另一端和电容C3的一端接地,电容C3的另一端分别与电压频率转换器LM331的管脚7、电阻R5的另一端连接,加法计数器74LS163III的管脚3至管脚6均接地,加法计数器74LS163III的管脚1、加法计数器74LS163III的管脚7、加法计数器74LS163III的管脚9和加法计数器74LS163III的管脚10接电源VCC ;
[0018]所述的音频放大电路包括功率放大器LM386、电容C5、电解电容C6、电位器R12和扬声器B,功率放大器LM386的管脚2与电位器R12的一端、功率放大器LM386的管脚4、扬声器B的一端连接并接地,功率放大器LM386的管脚3和电位器R12的可调电位端连接,电位器R12的另一端和电容C5的一端连接,电容C5的另一端和加法计数器74LS163III的管脚12连接,功率放大器LM386的管脚6和电源VCC连接,功率放大器LM386的管脚5和电解电容C6的正极连接,电解电容C6的负极和扬声器B的另一端连接。
[0019]电源VCC是+5V电源。
[0020]扬声器B选用15M-05-38BFK型号的扬声器。
[0021]工作过程:D/A转换电路中D/A转换集成芯片DAC0832的基准电压为_3V,由稳压二极管DW提供,通过稳压二极管DW的电流约10mA,所以电阻R4为200欧,D/A转换电路中输出的控制电压为OV至3V ;音频产生电路由压控振荡器和八分频计数器构成,压控振荡器核心芯片是电压频率转换器LM331,八分频计数器由加法计数器74LS163III构成,根据音符的频率确定压控振荡器的控制电压;节拍控制电路由低频多谐振荡电路、加法计数器74LS1631、加法计数器74LS163II和ROM组成,ROM由EEPR0M2864存储器组成。采用压控振荡器,根据音符的频率确定压控振荡器的控制电压,而该电压可以由ROM中音符频率的数值经D/A转换电路得到,即将音符频率转换为数值存放在ROM中,低频振荡器和加法计数器74LS1631、加法计数器74LS163II构成ROM的地址驱动,使得随着时间的改变,ROM中不同的单元内容被读出,经D/A转换电路、电压频率转换器LM331转换得到不同的频率的音符,低频振荡器的周期是音符的最小节拍时间。适当排列ROM中的数值,即可得到不同的乐曲,最后由音频放大电路播放音乐。
【权利要求】
1.一种音乐回放电路,其特征在于,包括节拍控制电路、D/A转换电路、音频产生电路和音频放大电路: 所述的节拍控制电路包括电源VCC、存储芯片EEPR0M2864、加法计数器74LS1631、加法计数器74LS163I1、与非门74LS00、定时器NE555、电阻R1、电位器R2、电容Cl和电容C2,存储芯片EEPR0M2864的管脚2、存储芯片EEPR0M2864的管脚20至管脚25均接地,电源VCC与存储芯片EEPROM2864的管脚1、存储芯片EEPROM2864的管脚27连接,存储芯片EEPROM2864的管脚10和加法计数器74LS163I的管脚14连接,存储芯片EEPROM2864的管脚9、加法计数器74LS163I的管脚13和与非门74LS00的管脚I连接,存储芯片EEPROM2864的管脚8和加法计数器74LS163I的管脚12连接,存储芯片EEPROM2864的管脚7和加法计数器74LS163I的管脚11连接,存储芯片EEPROM2864的管脚6和加法计数器74LS163II的管脚14连接,存储芯片EEPROM2864的管脚5和加法计数器74LS163II的管脚13连接,存储芯片EEPROM2864的管脚4、加法计数器74LS163II的管脚12和与非门74LS00的管脚2连接,存储芯片EEPROM2864的管脚3和加法计数器74LS163II的管脚11连接;加法计数器74LS163I的管脚3至管脚6和加法计数器74LS163II的管脚3至管脚6均接地,电源VCC与加法计数器74LS 163I的管脚1、加法计数器74LS163I的管脚7、加法计数器74LS163I的管脚10、加法计数器74LS163II的管脚1、加法计数器74LS163II的管脚7、加法计数器74LS163II的管脚10连接,加法计数器74LS163I的管脚15和加法计数器74LS163II的管脚2连接,与非门74LS00的管脚3与加法计数器74LS163I的管脚9、74LS163II的管脚9连接,加法计数器74LS163I的管脚2和定时器NE555的管脚3连接;定时器NE555的管脚5和电容C2的一端连接,电容C2的另一端和电容Cl的一端连接,电容Cl的另一端与定时器NE555的管脚2、定时器NE555的管脚6、电位器R2的一端连接,电位器R2的可调电位端与电位器R2的另一端、定时器NE555的管脚7、电阻Rl的一端连接,电源VCC与电阻Rl的另一端、定时器NE555的管脚4、定时器NE555的管脚8连接; 所述的D/A转换电路包括D/A转换集成芯片DAC0832、电源VCC、运算放大器LM324、稳压二极管DW、电阻R3、电阻R4和电阻R5,电源VCC和电阻R3的一端连接,D/A转换集成芯片DAC0832的管脚7和存储芯片EEPROM2864的管脚11连接,D/A转换集成芯片DAC0832的管脚6和存储芯片EEPROM2864的管脚12连接,D/A转换集成芯片DAC0832的管脚5和存储芯片EEPROM2864的管脚13连接,D/A转换集成芯片DAC0832的管脚4和存储芯片EEPROM2864的管脚15连接,D/A转换集成芯片DAC0832的管脚16和存储芯片EEPROM2864的管脚16连接,D/A转换集成芯片DAC0832的管脚15和存储芯片EEPROM2864的管脚17连接,D/A转换集成芯片DAC0832的管脚14和存储芯片EEPROM2864的管脚18连接,D/A转换集成芯片DAC0832的管脚13和存储芯片EEPROM2864的管脚19连接,电阻R3的另一端和D/A转换集成芯片DAC0832的管脚19连接,D/A转换集成芯片DAC0832的管脚9与运算放大器LM324的管脚1、电阻R5的一端连接,D/A转换集成芯片DAC0832的管脚11和运算放大器LM324的管脚2连接,D/A转换集成芯片DAC0832的管脚12和运算放大器LM324的管脚3接地,运算放大器LM324的管脚11接+5V电源,运算放大器LM324的管脚4接电源VCC, D/A转换集成芯片DAC0832的管脚I与D/A转换集成芯片DAC0832的管脚2、D/A转换集成芯片DAC0832的管脚17、D/A转换集成芯片DAC0832的管脚18和稳压二极管DW的负极连接并接地,稳压二极管DW的正极与D/A转换集成芯片DA⑶832的管脚8、电阻R4的一端连接,电阻R4的另一端接-5V电源; 所述的音频产生电路包括电压频率转换器LM331、加法计数器74LS163II1、电源VCC、电容C3、电容Ct、电容CL、电阻R6、电阻R7、电位器R8、电阻R9、电位器R10、电阻R11、电阻Rt和电阻RL,电压频率转换器LM331的管脚I与电压频率转换器LM331的管脚6、电容CL的一端、电阻RL的一端连接,电容CL的另一端与电阻RL的另一端、电阻R6的一端、电阻R7的一端连接,电阻R6的另一端接地,电阻R7的另一端与电位器R8的可调电位端连接,电位器R8的一端接电源VCC,电位器R8的另一端接-5V电源,电压频率转换器LM331的管脚2和电阻R9的一端连接,电阻R9的另一端与电位器RlO的一端、电位器RlO的可调电位端连接,电位器RlO的另一端接地,电压频率转换器LM331的管脚3与电阻Rll的一端、加法计数器74LS163III的管脚2连接,电阻Rll的另一端与电源VCC、电阻Rt的一端连接,电阻Rt的另一端与电压频率转换器LM331的管脚5、电容Ct的一端连接,电容Ct的另一端和电容C3的一端接地,电容C3的另一端分别与电压频率转换器LM331的管脚7、电阻R5的另一端连接,加法计数器74LS163III的管脚3至管脚6均接地,加法计数器74LS163III的管脚1、加法计数器74LS163III的管脚7、加法计数器74LS163III的管脚9和加法计数器74LS163III的管脚10接电源VCC ; 所述的音频放大电路包括功率放大器LM386、电容C5、电解电容C6、电位器R12和扬声器B,功率放大器LM386的管脚2与电位器R12的一端、功率放大器LM386的管脚4、扬声器B的一端连接并接地,功率放大器LM386的管脚3和电位器R12的可调电位端连接,电位器R12的另一端和电容C5 的一端连接,电容C5的另一端和加法计数器74LS163III的管脚12连接,功率放大器LM386的管脚6和电源VCC连接,功率放大器LM386的管脚5和电解电容C6的正极连接,电解电容C6的负极和扬声器B的另一端连接。
2.根据权利要求1中所述的一种音乐回放电路,其特征在于,所述的电源VCC是+5V电源。
3.根据权利要求1或2中所述的一种音乐回放电路,其特征在于,所述的扬声器B选用15M-05-38BFK型号的扬声器。
【文档编号】H04R3/00GK203691616SQ201420009050
【公开日】2014年7月2日 申请日期:2014年1月7日 优先权日:2014年1月7日
【发明者】张玉凤, 李录锋, 戚海永 申请人:江苏建筑职业技术学院
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1