一种avs视频编码转换器的制造方法

文档序号:7829527阅读:245来源:国知局
一种avs视频编码转换器的制造方法
【专利摘要】本实用新型公开了一种AVS视频编码转换器,包括串并转换模块、输入AVS编码模块、音视频ADC转换器、编码模块和并串转换模块,所述的串并转换模块与输入AVS解码器连接,输入AVS解码模块与音视频ADC转换器连接,音视频ADC转换器与编码模块连接,编码模块与与并串转换器连接。所述的编码模块为MPEG2编码模块和/或H.264编码模块。所述的输入AVS解码器包括解码器和存储器,解码器和所述的串并转换模块、音视频ADC转换器、存储器连接。所述的编码模块包括编码器和存储器,编码器和所述的音视频ADC转换器、并串转换器、存储器连接。本实用新型具有视频格式选择丰富、编码转换速度快的特点。
【专利说明】-种AVS视频编码转换器

【技术领域】
[0001] 本实用新型涉及音视频编码器,具体是指一种AVS视频编码转换器。

【背景技术】
[0002] AVS是数字音视频编解码技术标准的英文简称,是我国牵头制定的第二代数字音 视频信源标准,具有自主知识产权,它的编码效率与竞争性国际标准MPEG-4 / H. 264相 当,代表了国际先进水平,广泛应用于广播、通信、电视、娱乐等各个领域。
[0003] H. 264、MPEG2 是由 ITU-T (ITU Telecommunication Standardization Sector,国 际电信联盟远程通信标准化组)视频编码专家组(VCEG)和IS0/IEC动态图像专家组(MPEG) 联合组成的联合视频组(JVT,Joint Video Team)提出的高度压缩数字视频编解码器标准。
[0004] AVS、H. 264和MPEG2标准在全球视音频领域各有优势,目前市场是的编码转换器 基本为从H. 264、MPEG2格式转换为AVS格式,并没有AVS格式编码转换为H. 264、MPEG2格 式,不利于我国音视频产品和国际的交流和传播。 实用新型内容
[0005] 本实用新型的目的是一种基于AVS源的编码转回去,将AVS的码流信号直接转换 成H. 264或MPEG2的码流,从而实现音视频终端覆盖的节目源更广。
[0006] 本实用新型可以通过以下技术方案来实现:
[0007] 本实用新型公开了一种AVS视频编码转换器,包括串并转换模块、输入AVS编码模 块、音视频ADC转换器、编码模块和并串转换模块。所述的串并转换模块与输入AVS解码器 连接实现接收的AVS源信号的串并转换,输入AVS解码模块与音视频ADC转换器连接把串 并转换后的AVS源信号进行解码出书进入音视频ADC转换器转换为数字信号,音视频ADC 转换器与编码模块连接实现数字信号的按照要求的视频格式进行重新编码,编码模块与与 并串转换器连接把重新编码后的音视频数据的并串转换,方便后续的输出。所述的编码模 块为MPEG2编码模块和/或H. 264编码模块。MPEG2和H. 264均为高度压缩数字视频编解 码器国际标准,通用性强,便于进行交流和传播。
[0008] 优选地,所述的输入AVS解码器包括解码器和存储器,解码器和所述的串并转换 模块、音视频ADC转换器、存储器连接。存储器包括DDR3存储器和Nand FLASH芯片,存储 速度快,可以为AVS源信号解码提供缓存空间。
[0009] 优选地,所述的编码模块包括编码器和存储器,编码器和所述的音视频ADC转换 器、并串转换器、存储器连接。存储器包括DDR3存储器和Nand FLASH芯片,存储速度快,可 以为AVS源信号重新编码后提供缓存空间。
[0010] 优选地,所述的串并转换模块和并串转换模块的外接接口类型为ASI接口。ASI接 口为串行通讯接口,传输速度快,音视频数据质量高。
[0011] 本实用新型一种AVS视频编码转换器与目前常用的音视频系统相比,具有如下的 有益效果:
[0012] 第一.视频格式选择丰富,可以根据需要选择和预设编码器,满足不同输出格式的 要求;
[0013] 第二、编码转换速度快,解码模块和编码模块均预设有存储器,实时存储和传输;
[0014] 第三、体积小,均采用模块式集成电路设计,空间体积占据小,便携使用方便。

【专利附图】

【附图说明】
[0015] 附图1为本实用新型一种AVS视频编码转换器原理方框图。

【具体实施方式】
[0016] 为了使本【技术领域】的人员更好地理解本实用新型的技术方案,下面结合实施例及 附图对本实用新型产品作进一步详细的说明。
[0017] 如图1所示,一种AVS视频编码转换器,包括串并转换模块、输入AVS编码模块、 音视频ADC转换器、编码模块和并串转换模块。所述的串并转换模块与输入AVS解码器连 接实现接收的AVS源信号的串并转换,输入AVS解码模块与音视频ADC转换器连接把串并 转换后的AVS源信号进行解码出书进入音视频ADC转换器转换为数字信号,音视频ADC转 换器与编码模块连接实现数字信号的按照要求的视频格式进行重新编码,编码模块与与并 串转换器连接把重新编码后的音视频数据的并串转换,方便后续的输出。所述的编码模块 为MPEG2编码模块和/或H. 264编码模块。MPEG2和H. 264均为高度压缩数字视频编解码 器国际标准,通用性强,便于进行交流和传播。所述的串并转换模块和并串转换模块的外 接接口类型为ASI接口。ASI接口为串行通讯接口,传输速度快,音视频数据质量高。在实 际要求中,输入AVS解码器可以采用海思半导体的HI3716C V200芯片,编码模块可以采用 Magnum半导体的DX8243芯片,串并转换模块和并串转换模块可以考虑采用CYPRESS公司诸 如 CY7B923-JC、CY7B933-JC 系列的产品。
[0018] 如图1所示,所述的输入AVS解码器包括解码器和存储器,解码器和所述的串并转 换模块、音视频ADC转换器、存储器连接。存储器包括DDR3存储器和Nand FLASH芯片,存 储速度快,可以为AVS源信号解码提供缓存空间。
[0019] 如图1所示,所述的编码模块包括编码器和存储器,编码器和所述的音视频ADC转 换器、并串转换器、存储器连接。存储器包括DDR3存储器和Nand FLASH芯片,存储速度快, 可以为AVS源信号重新编码后提供缓存空间。
[0020] 以上所述,仅为本实用新型的较佳实施例而已,并非对本实用新型作任何形式上 的限制;凡本行业的普通技术人员均可按说明书附图所示和以上所述而顺畅地实施本实用 新型;但是,凡熟悉本专业的技术人员在不脱离本实用新型技术方案范围内,可利用以上所 揭示的技术内容而作出的些许更动、修饰与演变的等同变化,均为本实用新型的等效实施 例;同时,凡依据本实用新型的实质技术对以上实施例所作的任何等同变化的更动、修饰与 演变等,均仍属于本实用新型的技术方案的保护范围之内。
【权利要求】
1. 一种AVS视频编码转换器,其特征在于:包括串并转换模块、输入AVS编码模块、音 视频ADC转换器、编码模块和并串转换模块,所述的串并转换模块与输入AVS解码器连接, 输入AVS解码模块与音视频ADC转换器连接,音视频ADC转换器与编码模块连接,编码模块 与与并串转换器连接;所述的编码模块为MPEG2编码模块和/或H. 264编码模块。
2. 根据权利要求1所述的AVS视频编码转换器,其特征在于:所述的输入AVS解码器 包括解码器和存储器,解码器和所述的串并转换模块、音视频ADC转换器、存储器连接。
3. 根据权利要求1所述的AVS视频编码转换器,其特征在于:所述的编码模块包括编 码器和存储器,编码器和所述的音视频ADC转换器、并串转换器、存储器连接。
4. 根据权利要求2或3所述的AVS视频编码转换器,其特征在于:所述的串并转换模 块和并串转换模块的外接接口类型为ASI接口。
【文档编号】H04N19/42GK203912110SQ201420352512
【公开日】2014年10月29日 申请日期:2014年6月30日 优先权日:2014年6月30日
【发明者】邹伟华, 胡斌 申请人:惠州市伟乐科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1