用于基站在没有预校准的情况下测量节点的内部上行链路延迟和下行链路延迟的技术的制作方法

文档序号:12290694阅读:584来源:国知局
本申请要求于2014年9月19日提交的第14/491,129号美国专利申请的优先权,其是于2014年5月14日提交的第14/277,228号美国专利申请的部分继续,它们的公开内容以其整体通过引用并入本文。
技术领域
本公开涉及蜂窝通信网络中的基站,并且更特别地涉及无线电设备处理延迟的补偿。
背景技术
:在无线或蜂窝通信网络中,下行链路和上行链路帧定时在基站与基站所服务的移动设备之间同步是重要的。连接到基站的移动设备使用相同的发射和接收频率。为了确保在移动设备之间不存在干扰,取决于多路复用(例如,时分双工(TDD)或频分双工(FDD))的类型,移动设备被指派时隙或子信道频率。在任一情况下,必须在基站与移动设备之间的无线电链路上精确地维持帧定时。如图1中所示,定时必须在无线电设备控制器(REC)10与无线电设备(RE)12之间对准,以使得下行链路(DL)无线电帧的第一样本在与REC的发射基本帧发射参考点(BFN@TRP)16相同的时间被发射到空中(即,到达天线参考点(ARP)14)。具体地,以下事件全部同时发生:REC的下行链路和上行链路内部帧定时参考(BFN@TRP);下行链路帧(例如,CPRI下行链路帧)从REC10开始;上行链路帧(例如,CPRI上行链路帧)到达REC10;下行链路无线帧离开ARP;以及上行链路无线帧到达ARP。无线电中所允许的定时误差通常是20纳秒(ns)。这意味着第一样本可以在BFN@TRP以±20ns延迟到达ARP14。在上行链路(UL),UL无线帧的第一样本是在BFN@TRP在ARP14处所接收的那个。无线电中所允许的定时误差也是20ns。这意味着由无线电在UL无线帧中标记为第一个的样本必须在BFN@TRP±20ns已经进入ARP14。对于DL路径延迟补偿而言,REC10推进DL基带数据,以使得当其在REC的发射参考点16(BFN@TRP)出发时精准地到达无线电的ARP14点。REC10使用对无线电的所测量的DL延迟以及在通用公共射频接口(CPRI)路径设置期间REC10从该无线电所接收的无线电DL处理延迟来计算补偿。对于UL路径延迟补偿而言,无线电使用从REC10接收的路径延迟信息以及无线电的内部UL处理延迟来推进CPRI数据,以使得该UL数据的到达时间与传出数据对准。由无线电决定提供针对每个载波的进一步的内部定时补偿并且负责归因于UL和DL数据路径两者上的频率、工作温度和部件年龄的变化。在无线电产生期间,必须精确地校准DL和UL数据路径以用于定时对准。在产生时所获得并且在每个无线电处所存储的设备内延迟或TOFFSET然后被用于同步过程。为使其工作,大量的延迟校准数据必须被存储在非易失性存储器中。无线电必须在工厂修理之后被重新校准并且该过程是复杂且费时的。另外,随着频率、温度和部件老化的改变,所存储的设备内延迟可能变化,这导致定时误差。虽然设备被设计为允许某些定时误差,但是可能仍然发生很大变化。如果这样的大的变化发生,进一步的校准在实际应用中是必需的,其昂贵、耗时并且引入维护问题。因此,需要一种自动延迟校准技术以消除利用每个无线电存储校准数据的需要。技术实现要素:公开了用于测量基站的无线电设备控制器(REC)与无线电设备(RE)之间的端到端数据路径延迟的系统和方法。在一个实施例中,系统包括RE,其被配置为在从RE到REC的上行链路数据路径上将啁啾正弦波信号从RE发射给REC。该REC被配置为将参考啁啾正弦波信号与来自上行链路数据路径上的RE的接收信号进行相关,其中来自RE的接收信号包括该啁啾正弦波信号。该REC进一步被配置为基于参考啁啾正弦波信号与来自上行链路数据路径上的RE的接收信号的相关的结果,确定从RE到REC的上行链路数据路径延迟。以这种方式,跨上行链路数据路径做出上行链路数据路径延迟的单个测量结果。这对于复杂的基站拓扑(例如,级联拓扑)尤其有益,在其中上行链路数据路径延迟的单个测量结果避免了容许误差跨上行链路数据路径的多个区段逐步增长。在一个实施例中,上行链路数据路径延迟是从RE的射频接收端口到REC中的接收参考点的延迟。在一个实施例中,上行链路数据路径穿过级联布置中的RE与REC之间的一个或多个节点。一个或多个节点包括一个或多个附加的RE和/或一个或多个附加的REC。在一个实施例中,为了发射啁啾正弦波信号,该RE进一步被配置为将啁啾正弦波信号和预定的上行链路载波频率混频以提供上变频的信号,将上变频的信号注入RE的射频接收端口,以使得上变频的信号穿过RE的射频接口以在射频接口的输出处提供啁啾正弦波信号的样本,并且在从RE到REC的上行链路数据路径上发射啁啾正弦波的样本。进一步地,为了将参考啁啾正弦波信号与上行链路数据路径上的来自RE的接收信号进行相关并且基于相关的结果确定从RE到REC的上行链路数据路径延迟,REC进一步被配置为对上行链路数据路径上的接收信号进行采样,从而提供接收信号的样本,其中接收信号包括在上行链路数据路径上从RE发射到REC的啁啾正弦波信号的样本。REC将接收信号的样本与参考啁啾正弦波信号进行相关,并且基于接收信号的样本与参考啁啾正弦波信号的相关的结果,确定从RE到REC的上行链路数据路径延迟。在一个实施例中,RE进一步被配置为在从RE到REC的上行链路数据路径上将啁啾正弦波信号从RE发射到REC,并且REC进一步被配置为将参考啁啾正弦波信号与来自RE的接收信号进行相关,并且响应于REC与RE之间的链路变为可操作的,确定从RE到REC的上行链路数据路径延迟。在另一实施例中,RE进一步被配置为在从RE到REC的上行链路数据路径上将啁啾正弦波信号从RE发射到REC,并且REC进一步被配置为将参考啁啾正弦波信号与来自RE的接收信号进行相关,并且响应于RE中的载波的激活,确定从RE到REC的上行链路数据路径延迟。在一个实施例中,REC进一步被配置为在从REC到RE的下行数据路径上将啁啾正弦波信号从REC发射到RE。RE进一步被配置为在从REC到RE的下行链路数据路径上接收信号,其中该信号包括由REC在从REC到RE的下行链路数据路径上发射的啁啾正弦波信号。RE进一步被配置为使在下行链路数据路径上接收信号穿过RE的射频接口,以在RE的射频发射端口处提供射频输出信号,对射频输出信号进行采样以提供射频输出信号的样本,以及将射频输出信号的样本与参考啁啾正弦波信号进行相关。基于射频输出信号的样本与参考啁啾正弦波信号的相关的结果,确定从REC到RE的下行链路数据路径延迟。在一个实施例中,RE进一步被配置为基于射频输出信号的样本与参考啁啾正弦波信号的相关的结果,确定从REC到RE的下行链路数据路径延迟。在另一实施例中,RE进一步被配置为向REC提供射频输出信号的样本与参考啁啾正弦波信号的相关的结果。REC进一步被配置为基于射频输出信号的样本与参考啁啾正弦波信号的相关的结果来确定从REC到RE的下行链路数据路径延迟。在一个实施例中,下行链路数据路径延迟是从REC中的发射参考点到RE的射频发射端口的延迟。在一个实施例中,下行链路数据路径穿过级联布置中的REC与RE之间的一个或多个节点,一个或多个节点包括由以下项组成的组中的至少一个:一个或多个附加的RE和/或一个或多个附加的REC。在一个实施例中,REC进一步被配置为在从REC到RE的下行链路数据路径上将啁啾正弦波信号从REC发射到RE,并且RE进一步被配置为响应于REC与RE之间的链路变为可操作的,确定从REC到RE的下行链路数据路径延迟。在另一实施例中,REC进一步被配置为在从REC到RE的下行链路数据路径上将啁啾正弦波信号从REC发射到RE,并且RE进一步被配置为响应于RE中的载波的激活,确定从REC到RE的下行链路数据路径延迟。在另一实施例中,系统包括REC和RE,其中REC被配置为在从REC到RE的下行链路数据路径上将啁啾正弦波信号从REC发射到RE。RE被配置为在从REC到RE的下行链路数据路径上接收信号,其中该信号包括由REC在从REC到RE的下行链路数据路径上发射的啁啾正弦波信号。RE进一步被配置为使在下行链路数据路径上接收信号穿过RE的射频接口,以在RE的射频发射端口处提供射频输出信号,对射频输出信号进行采样以提供射频输出信号的样本,以及将射频输出信号的样本与参考啁啾正弦波信号进行相关。基于射频输出信号的样本与参考啁啾正弦波信号的相关的结果,确定从REC到RE的下行链路数据路径延迟。以这种方式,跨下行链路数据路径做出下行链路数据路径延迟的单个测量结果。这对于复杂的基站拓扑(例如,级联拓扑)尤其有益,在其中下行链路数据路径延迟的单个测量结果避免了容许误差跨下行链路数据路径的多个区段逐步增长。在一个实施例中,RE进一步被配置为基于射频输出信号的样本与参考啁啾正弦波信号的相关的结果,确定从REC到RE的下行链路数据路径延迟。在另一实施例中,RE进一步被配置为向REC提供射频输出信号的样本与参考啁啾正弦波信号的相关的结果。REC进一步被配置为基于射频输出信号的样本与参考啁啾正弦波信号的相关的结果来确定从REC到RE的下行链路数据路径延迟。在一个实施例中,下行链路数据路径延迟是从REC中的发射参考点到RE的射频发射端口的延迟。在一个实施例中,下行链路数据路径穿过级联布置中的REC与RE之间的一个或多个节点。一个或多个节点包括一个或多个附加的RE和/或一个或多个附加的REC。在一个实施例中,REC进一步被配置为在从REC到RE的下行链路数据路径上将啁啾正弦波信号从REC发射到RE,并且RE进一步被配置为响应于REC与RE之间的链路变为可操作的,确定从REC到RE的下行链路数据路径延迟。在另一实施例中,REC进一步被配置为在从REC到RE的下行链路数据路径上将啁啾正弦波信号从REC发射到RE,并且RE进一步被配置为响应于RE中的载波的激活,确定从REC到RE的下行链路数据路径延迟。在一个实施例中,提供了RE。该RE包括:射频接口,其具有射频发射端口和射频接收端口;通信接口,其被配置为将RE通信地耦合到REC;和电路系统,其被配置为将啁啾正弦波信号和预定的上行链路载波频率混频以提供上变频的信号,将上变频的信号注入射频接口的射频接收端口中,以使得上变频的信号穿过RE的射频接口从而在射频接口的输出处提供啁啾正弦波信号的样本,并且经由通信接口在从RE到REC的上行链路数据路径上发射啁啾正弦波信号的样本。在一个实施例中,该电路系统进一步被配置为在从REC到RE的下行链路数据路径上接收信号,其中该信号包括由REC在从REC到RE的下行链路数据路径上发射的啁啾正弦波信号。该电路系统进一步被配置为使在下行链路数据路径上接收信号穿过RE的射频接口,以在RE的射频发射端口处提供射频输出信号,对射频输出信号进行采样以提供射频输出信号的样本,以及将射频输出信号的样本与参考啁啾正弦波信号进行相关。在一个实施例中,该电路系统进一步被配置为基于射频输出信号的样本与参考啁啾正弦波信号的相关的结果,确定从REC到RE的下行链路数据路径延迟。在另一实施例中,RE进一步被配置为向REC提供射频输出信号的样本与参考啁啾正弦波信号的相关的结果。在一个实施例中,提供了REC。在一个实施例中,该REC包括:通信接口,其被配置为将REC通信地耦合到RE;和电路系统,其被配置为将参考啁啾正弦波信号与上行链路数据路径上的来自RE的接收信号进行相关,其中接收信号包括啁啾正弦波信号。该电路系统进一步被配置为基于参考啁啾正弦波信号和上行链路数据路径上的来自RE的接收信号的相关的结果,确定从RE到REC的上行链路数据路径延迟。在一个实施例中,该电路系统进一步被配置为经由通信接口在从REC到RE的下行链路数据路径上将啁啾正弦波从REC发射到RE。在一个实施例中,提供一种用于测量端到端处理延迟的系统的操作的方法,该系统包括连接到REC的RE。在一个实施例中,该方法包括由RE在从RE到REC的上行链路数据路径上将啁啾正弦波信号从RE发射到REC,并且由REC将参考啁啾正弦波信号与上行链路数据路径上的来自RE的接收信号进行相关。该接收信号包括啁啾正弦波信号。该方法进一步包括基于参考啁啾正弦波信号与上行链路数据路径上的来自RE的接收信号的相关的结果,确定从RE到REC的上行链路数据路径延迟。在一个实施例中,提供一种用于测量端到端处理延迟的系统的操作的方法,该系统包括连接到REC的RE。在一个实施例中,该方法包括由REC在从REC到RE的下行链路数据路径上将啁啾正弦波信号从REC发射到RE,并且由RE在从REC到RE的下行链路数据路径上接收信号。该信号包括由REC在从REC到RE的下行链路数据路径上发射的啁啾正弦波信号。该方法进一步包括:由RE使在下行链路数据路径上接收信号穿过RE的射频接口,以在RE的射频发射端口处提供射频输出信号;由RE对射频输出信号进行采样以提供射频输出信号的样本;由RE将射频输出信号的样本与参考啁啾正弦波信号进行相关;以及基于射频输出信号的样本与参考啁啾正弦波信号的相关的结果,确定从REC到RE的下行链路数据路径延迟。本领域的技术人员将理解本公开的范围,并且在阅读与附图相关联的实施例的以下详细描述之后认识到另外的方面。附图说明包含在本说明中并且形成其一部分的附图图示了本公开的若干方面,并且连同描述用于解释本公开的原理。图1是通常由无线电设备控制器(REC)和无线电设备(RE)组成的典型的基站的框图;图2是图1的基站的框图连同在常规同步期间所虑及的各种延迟;图3图示了基站校正延迟失配;图4是根据本公开的一个实施例的用于测量下行链路和上行链路方向上的实际设备内延迟的RE的框图;图5A是图示用于在启动时测量设备内延迟的过程的流程图;图5B是图示用于在载波激活时测量设备内延迟的过程的流程图;图6是根据本公开的另一实施例的基站;图7更详细地图示了根据本公开的一个实施例的图6的REC之一和RE之一;图8A图示了根据本公开的一个实施例的测量端到端上行链路路径延迟的图7的REC和RE的操作;图8B图示了根据本公开的一个实施例的用以测量端到端下行链路路径延迟的图7的REC和RE的操作;图9是根据本公开的一个实施例的图示用以测量端到端上行链路路径延迟和下行链路路径延迟的REC和RE的操作的流程图;以及图10是根据本公开的另一实施例的图示用以测量端到端上行链路路径延迟和下行链路路径延迟的REC和RE的操作的流程图。具体实施方式下面阐述的实施例表示使得本领域的技术人员能够实践实施例的信息并且阐明实践实施例的最佳模式。参照附图阅读以下描述,本领域技术人员将理解本公开的概念并且将认识到在本文中未特别地提出的这些概念的应用。应当理解,这些概念和应用落在本公开和权利要求书的范围内。在描述本公开的实施例之前,贯穿本描述使用的几个术语的定义是有益的。如本文所使用的,“啁啾正弦波(chirpedsinewave)”或“啁啾正弦波(chirpsinewave)”是从低频率变化到更高频率的信号。例如,在一个实施例中,啁啾正弦波从例如100千赫兹(kHz)变化(例如,线性或指数地)到1兆赫兹(MHz)。“互相关”是被用于根据施加到两个波形之一的时间滞后来测量两个波形之间的相似性的信号处理技术。例如,在一些实施例中,互相关被用于以例如±1纳秒(ns)的分辨率测量啁啾正弦波信号与参考啁啾正弦波信号之间的延迟。如参考图1先前所指出的,为了维持精确的帧定时,确定若干个延迟。特定延迟可以关于图2被描述如下。根据通用公共射频接口(CPRI)规范,基站20包括无线电设备控制器(REC)22和无线电设备(RE)24。REC22通常地经由一个或多个电缆(诸如一个或多个光缆)连接到RE24。REC22包括数字基带域中的无线电功能,而RE24包括模拟射频功能。REC22与RE24之间的泛型接口(其在本文中被称为CPRI接口)使能REC22与RE24之间的通信。为了维持精确的帧定时,确定若干个延迟。具体地,如在图2中所示,这些延迟包括:T12:电缆延迟(T12)是由将REC22的输出接口(R1)连接到RE24的输入接口(R2)的电缆而导致的REC22的输出接口(R1)与RE24的输入接口(R2)之间的延迟,TOFFSET:设备内延迟(TOFFSET)是从RE24的输入接口(R2)到RE24的输出接口(R3)的RE24的内部延迟,T34:电缆延迟(T34)是由将RE24的输出接口(R3)连接到REC22的输入接口(R4)的电缆而导致的从RE24的输出接口(R3)到REC22的输入接口(R4)的延迟,T14:总往返延迟(T14),即,T12、TOFFSET以及T34的和,T2a:设备内下行链路延迟(T2a)是从RE24的输入接口(R2)到RE24的发射端口(TX)或天线的RE24的内部延迟,以及Ta3:设备内上行链路延迟(Ta3)是从RE24的接收端口(RX)或天线到RE24的输出接口(R3)的RE24的内部延迟。在操作中,RE24获得设备内延迟(TOFFSET)、设备内下行链路延迟(T2a)和设备内上行链路延迟(Ta3)并且将这些估计报告给REC22。然后,由REC22使用同步过程确定电缆延迟(T12和T34)。对于同步过程而言,REC22从REC22的输出接口(R1)向RE24的输入接口(R2)发射同步字节,其在CPRI规范中被称为K28.5同步字节。RE24然后将同步字节从RE24的输入接口(R2)向RE24的输出接口(R3)传递,以使得同步字节环回到REC22。使用同步字节,REC22测量总往返延迟(T14),其是同步字节从REC22的输出接口(R1)被发送的时间与同步字节在REC22的输入接口(R4)处被接收的时间之间的时间量。然后,REC22将电缆延迟(T12和T34)计算为:其中T14是由REC22使用同步字节所测量的总往返延迟。参考图3,示出了基站延迟和所要求的校正。如上文所阐明的,基站20使用(T14-TOFFSET)/2计算连接电缆延迟。然后,报告的设备内延迟和连接电缆延迟值被用于计算用以将CPRI链路上的上行链路帧和下行链路帧对准的缓冲。基站20校正上行链路和下行链路失配。Y(上行链路设备内延迟)和X(下行链路设备内延迟)使用基站20内的缓冲器对准。参考图4,根据本公开的一个实施例,图示了用于测量下行链路和上行链路方向上的实际设备内延迟的无线电设备的框图。利用本公开的实施例,公开了用于测量连接到REC的RE中的、下行链路方向中的输入接口和发射端口与上行链路方向上的接收端口和输出接口之间的端到端处理延迟的系统和方法。一旦下行链路无线电信道在预定载波频率被激活,将啁啾正弦波信号添加在输入接口处,以使得其变成与载波频率混频。然后,一旦被转换为模拟射频(RF)信号,则在发射端口处完成对所接收的下行链路混频信号的采样。然后,采样的混频信号与参考啁啾正弦波进行互相关以获得信号相位偏移,并且信号相位偏移然后被转换为与所述RE的下行链路处理延迟相关联的时间延迟。类似地,一旦上行链路无线电信道在预定载波频率被激活,则所接收的载波频率在接收端口处与啁啾正弦波混频。然后,一旦混频信号被转换为数字信号,则在输出接口处完成对所接收的上行链路混频载波频率的采样。然后,采样的混频信号与参考啁啾正弦波进行互相关以获得信号相位偏移,并且然后被转换为与RE的上行链路处理延迟相关联的时间延迟。下行链路处理延迟和上行链路处理延迟然后相加以获得与RE的端到端处理延迟相关联的时间延迟。使用本公开的系统和方法的一个优点在于,无线电在每次重启后重新计算其处理延迟。这避免了必须存储部件年龄和工作频率及温度的校准数据。如上文所指出的,该数据对于重新调节工厂记录的延迟数据是必要的。每个无线电具有其发射延迟受年龄和工作频率及温度影响的模拟功率放大器和滤波器部件。数字部件不那么受年龄影响,但其发射延迟仍然受信道频率和工作温度影响。另一优点在于,无线电可以针对每个新载波设置请求计算其处理延迟,以使得基站提供有最当前的无线电处理延迟信息。在存在蜂窝网络定时问题的情况下,故障检修者可以使用该精度测量数据确定定时故障的根本原因。由于该数据已经由无线电针对当前操作条件测量,因而技术人员不必在实际应用中重复这些测量。参考图4、图5A和图5B,框图和流程图图示了根据本公开的实施例的处理延迟的无线电自动校准。在本公开的实施例中,在如图5A中所示的启动处并且在如图5B中所示的载波的激活时,完成端到端处理延迟的测量。在图4中,在下行链路41和上行链路42方向上测量RE40的设备内延迟。无线电由用于经由输入接口44和输出接口45与REC(未示出)对接的CPRI接口43组成。无线电还具有用于经由发射端口48和接收端口49与无线电天线(未示出)对接的RF接口46。无线电还具有在RF接口46处的数字-模拟(D/A)转换器和模拟-数字(A/D)转换器50以及用以管理和控制RE40的自动延迟校准功能的数字信号处理器(DSP)51。为了测量RE40的设备内延迟,在下行链路路径41上,低频率啁啾正弦波52在其输入接口44处被注入到CPRI接口43。啁啾正弦波是从低频率变化到更高频率的信号。在一个实施例中,啁啾正弦波从100kHz变化到1MHz。啁啾正弦波可以是被存储在存储器53中的数字信号或使用在DSP51中运行的简单三角函数根据需要而生成的数字信号。在CPRI接口43处,啁啾正弦波被添加到基带部分作为数据。混频下行链路信号通过在RF接口46处的D/A和A/D转换器50处转换为模拟信号被传递,并且在发射端口48处作为下行链路RF信号离开。然后,借助于RF微波二极管54在发射端口48处对下行链路RF信号进行采样。RF微波二极管54被用于在下行链路信道上对RF信号的RF输出功率进行采样。在一个实施例中,RF微波二极管54以10毫秒(ms)的基带信道速率的至少两倍的速率对均方根(RMS)输出功率进行采样。RF微波二极管54的输出被馈送到DSP51的互相关功能55。互相关是被用于测量根据施加到两个波形之一的时间滞后来测量两个波形之间的相似性的技术。在本实施例中,所添加的啁啾正弦波信号在其从输入接口44到发射端口48的无线电的下行链路数据路径或从接收端口49到输出接口45的上行链路数据路径进行时被延迟。互相关以+/-1ns的分辨率测量该延迟。在本实施例中,针对原始啁啾正弦波完成互相关,以导出原始啁啾正弦波与在RF微波二极管54的输出处的恢复的正弦波之间的相位偏移。根据互相关功能55计算信号路径延迟是常见数学方法,因而不需要进一步描述。为了测量RE40的设备内延迟,在上行链路路径42上,借助于二极管混频器56将低频率啁啾正弦波52与RF载波频率混频并且然后在其接收端口输入处被注入到RF接口46。在本实施例中,二极管混频器56将92.16MHz啁啾正弦波与和上行链路信道的载波频率对应的RF频率混频。混频的上行链路信号穿过无线电RF接口46、被转换为数字信号并且通过采样所接收的基带信号的10ms在CPRI接口43的发射端口48处被恢复。CPRI接口43的采样输出被馈送到DSP51的互相关功能55。在本实施例中,关于下行链路路径,针对原始啁啾正弦波完成互相关,以导出原始啁啾正弦波与CPRI接口43的输出接口45处的恢复的正弦波之间的相位偏移。然后,与之前一样,从互相关功能55完成信号路径延迟的计算。然后,组合下行链路和上行链路路径延迟以获得RF40的端到端处理延迟或TOFFSET。这些计算的路径延迟还被用于提供对RE40的上行链路路径和下行链路路径的精确的时间对准调节。上文所描述的实施例涉及确定针对下行链路路径和上行链路路径的RE的设备内延迟(即,图2中所图示的T2a和Ta3)。然后,使用常规技术确定针对上行链路和下行链路方向的端到端延迟。具体地,电缆延迟(T12和T34)被测量为端到端下行链路延迟然后是T12+T2a,并且端到端上行链路延迟是T34+Ta3。然后,应用补偿来使上行链路无线帧和下行链路无线帧同步。对于下行链路延迟补偿而言,REC推进下行链路基带数据,以使得下行链路无线帧的第一样本在REC的发射参考点(基本帧发射参考点(BFN@TRP))被发射到空中,即,到达天线参考点(ARP)。为了这样做,REC发射在等于的时间处开始的对应的CPRI帧,其中DLcorrection是下行链路校正。在一个实施例中,选择下行链路校正(DLcorrection),以使得等于预定义最大延迟。由于电缆延迟CPRI帧在等于BFN@TRP+T2a+DLcorrection的时间处到达RE。RF应用等于下行链路校正(DLcorrection)的延迟。由于下行链路校正(DLcorrection)的延迟和RE的实际的设备内下行链路延迟(T2a),下行链路无线帧在某个预定义容差(例如,±20ns)内在等于BFN@TRP的时间处到达ARP。类似地,对于上行链路延迟补偿而言,上行链路无线帧的第一样本是在BFN@TRP在RE的ARP处所接收的样本。RE应用等于上行链路校正(ULcorrection)的延迟,以使得由于上行链路校正(ULcorrection)的延迟、实际的设备内上行链路延迟(Ta3)和电缆延迟因而对应的CPRI帧在等于的时间处到达REC。在一个实施例中,选择上行链路校正(ULcorrection),以使得等于预定义最大延迟。通过选择DLcorrection和ULcorrection使得和两者都等于预定义最大延迟,将上行链路和下行链路帧定时对准。在一个示例实施方式中,基站中所允许的时间误差容限被概括为:容差节点元件+/-10nsREC接口+/-15nsRE接口+/-35ns路径延迟补偿+/-30ns路径调节和定时在该示例中,REC接口容差是BFN@TRP到REC的CPRI端口之间的因子延迟测量容差,RE接口容差是RE的CPRI与RE的ARP之间的工厂延迟测量容差,路径延迟补偿容差是针对REC与目的地RE之间的每个级联路径的基站的端到端补偿容差,并且路径调节和定时容差是由RCE与级联路径上的特定RE之间的CPRI接口上的抖动而导致的定时补偿中的最大允许偏差。在一些实施方式中,基站的节点拓扑可能是相当复杂的。例如,基站可以包括以级联布置、星型布置或某种其他布置连接的多个REC和多个RE。取决于该布置,时间对准误差跨上行链路/下行链路路径的区段逐步增长。例如,在级联布置中,REC和RE的时间对准误差沿着上行链路/下行链路路径中的节点之间的上行链路/下行链路路径的区段逐步增长,因为REC与RE之间的总体路径中的每个区段具有其自身的测量容差。沿着上行链路/下行链路路径的时间对准误差的该逐步增长限制了可以级联的REC和RE的数目。进一步地,确定复杂拓扑中的不同的REC与RE之间的延迟是困难的并且耗时的(例如,大量的延迟校准数据必须被存储在非易失性存储器中)。而且,使用常规方法,REC和RE必须在工厂维修之后被重新校准。另一问题在于,仅针对设备的小代表样本测量REC和RE部件老化和温度延迟补偿。因此,需要用于确定REC与RE之间的端到端延迟的系统和方法,尤其是在复杂的基站拓扑中。公开了用于测量基站的REC与RE之间的端到端上行链路路径延迟和下行链路路径延迟或处理延迟的系统和方法。这些系统和方法可以与上文所描述的那些组合以提供完全延迟补偿。例如,下面所描述的系统和方法可以被用于测量包括内部RE延迟的端到端路径延迟(上行链路和/或下行链路),并且上文所描述的系统和方法可以进一步被用于在RE处对延迟调节进行微调。例如,RE可以基于端到端上行链路延迟测量在上行链路上推进IQ数据并且还使用上文所描述的系统和方法提供附加的精细延迟调节。虽然本文所描述的这些系统和方法可以被用于基站的任何节点拓扑,但其对于复杂的节点拓扑(诸如例如其中基站包括以级联布置连接的多个REC和多个RE的级联拓扑)尤其有益。图6中图示了包括以级联布置连接的多个REC(60-1到60-4)和多个RE(62-1到62-12)的基站58的一个示例。REC60-1到REC60-4一般地在本文中被统称为REC60并且单独地称为REC60。同样地,RE62-1到RE62-12一般地在本文中被统称为RE62并且单独地称为RE62。REC60和RE62经由电缆(例如,光缆)连接并且在本文所描述的示例性实施例中根据CPRI协议通信。在该级联布置中,每个REC60与每个RE62之间的端到端上行链路路径延迟和下行链路路径延迟是需要的,以便提供上行链路和下行链路无线帧的适当的时间对准。如下面详细讨论的,为了测量例如RE62-3与REC60-1之间的端到端上行链路路径延迟,RE62-3将低频率啁啾正弦波信号上变频为适当的R并且将上变频的啁啾正弦波信号注入RE62-3的RF接口。上变频的啁啾正弦波信号然后穿过RE62-3的RF接口,以使得啁啾正弦波信号在基带被恢复并且然后作为同相和正交(IQ)数据经由RE62-3的CPRI接口被发送到REC60-1。REC60-1对从RE62-3接收的包括啁啾正弦波信号和参考啁啾正弦波信号的信号进行互相关。基于相关的结果,确定两个啁啾正弦波信号之间的相位偏移或差异。该相位偏移被转换为时间延迟,其是RE62-3与REC60-1之间的端到端上行链路路径延迟。为了测量例如REC60-1与RE62-3之间的端到端下行链路路径延迟,REC60-1将低频率啁啾正弦波信号注入到REC60-1的CPRI接口以用于传输到RE62-3。RE62-3经由其CPRI接口从REC60-1接收包括啁啾正弦波信号的信号,并且通过RE62-3的RF接口传递接收信号以在RF接口的RF发射端口处提供RF输出信号。RF62-3使用例如RF二极管对RF62-3的RF发射端口处的RF输出信号进行采样。RF62-3对RF输出信号的样本与RF基带处的参考啁啾正弦波信号进行互相关。基于相关的结果,确定两个啁啾正弦波信号之间的相位偏移或差异。该相位偏移被转换为时间延迟,其是REC60-1与RE62-3之间的下行链路处理延迟。可以以相同方式测量每个REC60与每个RE62之间的端到端上行链路路径延迟和下行链路路径延迟。例如,当对RE62的CPRI链路变为可操作的和/或当REC60激活针对RE62的载波时,可以进行测量。该测量方案支持针对当前工作温度、载波频率和部件年龄的端到端上行链路路径延迟和下行链路路径延迟测量或处理延迟。这使得REC60能够将下行链路路径上的延迟补偿应用到RE62的ARP并且向RE62提供RE62用来计算上行链路延迟补偿数据校正的上行链路路径延迟信息的至少一部分。应注意,RE62可以仍然使用上文所描述的实施例之一来测量和补偿其自身的设备内上行链路延迟和下行链路延迟以及计算RE62应用在上行链路上的延迟调节。在上行链路路径上,RE62基于RE62的内部处理延迟(使用例如上文关于图1至图5B所描述的实施例之一所测量的)和端到端上行链路路径延迟(使用关于图6至图10所描述的实施例之一所测量的)推进IQ数据。以这种方式,REC60可以精确地计算包括RE62的上行链路处理延迟的端到端上行链路延迟。RE60可以然后针对上行链路路径补偿精细延迟。同样可以针对下行链路进行,其中RE62的内部无线电处理延迟的精细补偿可以使用例如上文关于图1至图5B所描述的实施例之一执行,并且端到端下行链路路径延迟可以使用图6至图10的实施例之一测量。图7是根据本公开的一个实施例的REC60之一和RE62之一的框图。在该示例中,REC60和RE62通过一个或多个级联REC60和/或RE62连接。然而,本公开不限于此。例如,REC60和RE62可以备选地直接连接(例如,在星型拓扑中)。如所图示的,REC60包括DSP64和CPRI接口66。在该实施例中,DSP64包括互相关(C-C)功能68和存储器70。RE62包括DSP72、CPRI接口74和RF接口76。DSP72包括互相关功能78和存储器80。RF接口76包括D/A转换器82和A/D转换器84。虽然未图示,但RF接口76进一步包括模拟发射器和模拟接收器部件(例如,混频器、滤波器、放大器等)。RE62还包括混频器86(例如,二极管混频器)和RF二极管88(例如,微波RF二极管)。在图8A和图8B中相应地图示了提供上行链路路径延迟和下行链路路径延迟的测量的图7的REC60和RE62的操作。具体地,图8A图示了测量RE62与REC60之间的上行链路路径延迟的REC60和RE62的操作。如所图示的,DSP72向混频器86提供低频率啁啾正弦波信号。在混频器86处,啁啾正弦波信号被上变频到期望的载波频率(fc)。所得的上变频的啁啾正弦波信号然后被注入到RF接口76的RF接收端口中。上变频的啁啾正弦波信号穿过RF接口76的接收路径(例如,放大、下变频、滤波等),以使得啁啾正弦波信号的样本由RF接口76的A/D转换器84恢复和输出。此时,啁啾正弦波信号已经经历从RF接收端口到RF接口76的输出端口的处理延迟。啁啾正弦波信号的样本然后经由RE62的CPRI接口74在CPRI帧中被发射到REC60。在REC60处,DSP64的互相关功能68将从RE62接收的CPRI帧中的信号(其包括啁啾正弦波信号)与参考啁啾正弦波信号(例如,被存储在存储器70中)进行互相关,从而确定从RE62所接收的啁啾正弦波信号与参考啁啾正弦波信号之间的相位差。该相位差然后被转换为时间延迟,并且该时间延迟是从RE62的接收端口(即,RE62的ARP)到REC60(特别地RE60的BFN@TRP)的端到端上行链路路径延迟。图8B图示了测量REC60与RE62之间的下行链路路径延迟的REC60和RE62的操作。如所图示的,REC60的DSP64将啁啾正弦波信号注入到CPRI接口66以发射到RE62。在RE62处,经由RE62的CPRI接口74从REC60接收包括啁啾正弦波信号的信号。DSP72将信号传递到RF接口76的输入端口,在此信号由D/A转换器82进行D/A转换并且然后穿过RF接口76的发射路径。通过RF二极管88对RF接口76的发射端口处的所得的RF输出信号进行采样。RF输出信号的样本被提供到DSP72,在此DSP72对RF输出信号的样本和参考啁啾正弦波信号(在要么基带要么RF处)进行互相关。基于相关的结果,确定两个啁啾正弦波信号之间的相位偏移偏移。该相位差然后被转换为时间延迟,其中该时间延迟是从REC60(特别地REC60的BFN@TRP)到RE62的发射端口(特别地RE62的ARP)的端到端下行链路路径延迟。值得注意的是,在一个实施例中,RE62确定端到端下行链路路径延迟并且经由CPRI接口74将该延迟返回到REC60。在另一实施例中,RE62经由CPRI接口74将互相关的结果或相位差返回到REC60,其中REC60然后使用该信息来确定端到端下行链路路径延迟。图9是根据本公开的一个实施例的图示获得端到端上行链路和下行链路延迟测量的REC60和RE62的操作的流程图。在该实施例中,当REC60与RE62之间的CPRI链路变为可操作时(即,响应于REC60与RE62之间的CPRI链路变为可操作的),进行测量。对于端到端下行链路延迟路径测量而言,REC60在下行链路数据路径上将啁啾正弦波信号发射到RE62(步骤100)。更具体地,在一个实施例中,REC60激活针对RE62的中频带中心频率处的载波并且将功率输出设定到最小值。REC60然后以对应于在一个实施例中CPRI链路上的最大信道带宽的采样率将啁啾正弦波信号注入到从REC60到RE62的CPRI链路上。RE62在下行链路数据路径上接收来自REC60的信号(步骤102)。更具体地,RE62在CPRI链路上接收来自REC60的信号,其中该信号包括啁啾正弦波信号。RE62使来自REC60的接收信号穿过RF接口76,以在RE62的RF发射端口处提供RF输出信号(步骤104)。RE62对RF发射端口处的RF输出信号进行采样(步骤106)。在一个实施例中,RE62经由RF二极管88对RF输出信号的RMS功率进行采样。在一个实施例中,采样率是最大信道速率的两倍。针对适当的时间量对RF输出信号进行采样。在一个实施例中,针对10ms对RF输出信号进行采样。RE62(特别地,互相关功能78)对RF输出信号的样本和参考啁啾正弦波信号进行相关(步骤108)。在该实施例中,RE62然后基于相关的结果确定端到端下行链路路径延迟并且在CPRI链路上将端到端下行链路路径延迟返回到REC60(步骤110和步骤112)。然而应注意,在备选实施例中,RE62将基于相关的结果所确定的相关或相位差的结果返回到REC60,其中REC60然后使用该信息来确定端到端下行链路延迟。对于端到端上行链路路径延迟而言,RE62在上行链路数据路径上将啁啾正弦波信号从RE62发射到REC60(步骤200)。更具体地,在一个实施例中,REC60在中频带中心频率处激活无线电上行链路信道。RE62使用混频器86将啁啾正弦波信号(例如,92.12MHz啁啾正弦波信号)与接收载波频率(fc)混频以提供上变频的或RF啁啾正弦波信号。RE62将上变频的啁啾正弦波信号注入到RE62的RF接收端口中(即,RE62的RF接口76的RF接收端口)。使用A/D转换器84,RE62对所得的基带接收信号进行采样。RE62然后在CPRI链路上将基带接收信号发射到REC60。在一个实施例中,RE62发送包括啁啾正弦波信号的、所接收的基带信号的10ms段。REC60对来自RE62的接收信号与参考啁啾正弦波信号进行相关(步骤202)。REC60然后基于相关的结果,确定端到端上行链路路径延迟(步骤204)。更具体地,在一个实施例中,REC60基于相关的结果确定两个啁啾正弦波信号之间的相位偏移,并且然后将相位偏移或相位差转换为时间延迟。该时间延迟是来自RE62的ARP和REC60的BFN@TRP的端到端上行链路路径延迟。图10是根据本公开的另一实施例的图示获得端到端上行链路和下行链路延迟测量的REC60和RE62的操作的流程图。在该实施例中,当REC60激活RE62中的载波时(即,响应于REC60激活RE62中的载波),进行测量。对于端到端下行链路延迟路径测量而言,REC60在下行链路数据路径上将啁啾正弦波信号发射到RE62(步骤300)。更具体地,在一个实施例中,REC60激活RE62处的载波并且将功率输出设定到最小值。REC60然后以对应于在一个实施例中CPRI链路上的最大信道带宽的采样率将啁啾正弦波信号注入到从REC60到RE62的CPRI链路上。RE62在下行链路数据路径上接收来自REC60的信号(步骤302)。更具体地,RE62在CPRI链路上接收来自REC60的信号,其中信号包括啁啾正弦波信号。RE62使来自REC60的接收信号穿过RF接口76以在RE62的RF发射端口处提供RF输出信号(步骤304)。RE62对RF发射端口处的RF输出信号进行采样(步骤306)。在一个实施例中,RE62经由RF二极管88对RF输出信号的RMS功率进行采样。在一个实施例中,采样率是最大信道速率的两倍。针对适当的时间量对RF输出信号进行采样。在一个实施例中,针对10ms对RF输出信号进行采样。RE62(特别地,互相关功能78)对RF输出信号的样本和参考啁啾正弦波信号进行相关(步骤308)。在该实施例中,RE62然后基于相关的结果确定端到端下行链路路径延迟并且在CPRI链路上将端到端下行链路路径延迟返回到REC60(步骤310和步骤312)。然而应注意,在备选实施例中,RE62将基于相关的结果所确定的相关或相位差的结果返回到REC60,其中REC60然后使用该信息来确定端到端下行链路延迟。对于端到端上行链路路径延迟而言,RE62在上行链路数据路径上将啁啾正弦波信号从RE62发射到REC60(步骤400)。更具体地,在一个实施例中,REC60在载波频率处激活无线电上行链路信道。RE62使用混频器86将啁啾正弦波信号(例如,92.12MHz啁啾正弦波信号)与接收载波频率(fc)混频以提供上变频的或RF啁啾正弦波信号。RE62将上变频的啁啾正弦波信号注入RE62的RF接收端口中(即,RE62的RF接口76的RF接收端口)。使用A/D转换器84,RE62对所得的基带接收信号进行采样。RE62然后在CPRI链路上将基带接收信号发射到REC60。在一个实施例中,RE62发送包括啁啾正弦波信号的、所接收的基带信号的10ms段。REC60对来自RE62的接收信号与参考啁啾正弦波信号(步骤402)进行相关。REC60然后基于相关的结果,确定端到端上行链路路径延迟(步骤404)。更具体地,在一个实施例中,REC60基于相关的结果确定两个啁啾正弦波信号之间的相位偏移,并且然后将相位偏移或相位差转换为时间延迟。该时间延迟是来自RE62的ARP和REC60的BFN@TRP的端到端上行链路路径延迟。上文所描述的测量技术提供基站58以例如+/-20ns的准确度测量端到端上行链路和/或下行链路路径延迟的自动化过程。不管基站58的拓扑如何,都可以使用所公开的测量技术。例如,如果基站58具有级联的REC或RE拓扑、星型REC或RE拓扑或任何其他适合的拓扑,可以使用本文所公开的测量技术。由于存在跨上行链路或下行链路端到端路径的单个测量,因而当上行链路/下行链路的每个区段被分离地测量时不存在容限误差的逐步增长,并且不需要延迟参数的工厂预校准。进一步地,避免了将部件年龄和工作频率和温度校准数据存储在REC60中的需要。所测量的处理延迟信息将用于当前工作温度、链路上的设备的部件年龄和载波频率。这对于要求基站和无线电上的典型的部件年龄和频率和温度补偿数据的工厂校准和存储的现有技术而言是不可能的。而且,当存在蜂窝网络定时问题时,技术人员可以使用上行链路和下行链路路径延迟测量来确定定时故障的根本原因。由于该数据已经由基站58针对当前操作条件进行了测量,因而技术人员不必重复实际应用中的这些测量。贯穿本公开使用以下缩略词。·A/D模拟-数字·ARP天线参考点·BFN@TRP基本帧发射参考点·C-C互相关·CPRI通用公共射频接口·D/A数字-模拟·DL下行链路·DSP数字信号处理器·FDD频分双工·IQ同相和正交·kHz千赫兹·MHz兆赫兹·ms毫秒·ns纳秒·RE无线电设备·REC无线电设备控制器·RF射频·RMS均方根·RX接收端口·TDD时分双工·TX发射端口·UL上行链路本领域的技术人员将认识到对本公开的实施例的改进和修改。所有这样的改进和修改被认为是在本文所公开的概念和随附权利要求的范围内。当前第1页1 2 3 
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1