一种基于OFDM模式调制的宽带电力线载波通信电路的制作方法

文档序号:11593855阅读:613来源:国知局

本发明涉及电路技术领域,特别是涉及一种基于ofdm模式调制的宽带电力线载波通信电路。



背景技术:

现有技术中,用电信息采集系统通信网络建设多受成本制约,前期建设主要选择低成本、易部署的通信技术,但这些技术难以完全支撑分布式能源接入,实时费控、线损分析、电能量检测、四表集抄等新型业务。随着业务需求的不断扩展,逐步涌现出高宽带、高速率、耦合互补等多种发展趋势。另一方面,用电信息采集系统末端节点由户外表记向户内智能用电延伸,随着网络拓扑结构的渐进式变化,对高qos,高交互速率的需求越来越大。

现有多种形式的用于电力线的载波通信的电路,但大多存在通信速率低、通信性能差、电路可靠性低、电路结构复杂等问题。



技术实现要素:

有鉴于此,本发明提供了一种基于ofdm模式调制的宽带电力线载波通信电路,其一端通过宽带电力线载波通信电路将数据进行ofdm调制并发送到电力线中,另一端通过宽带电力线载波通信电路将ofdm调制信号解调,实现数据的远距离传输,从而更加适于实用。

为了达到上述目的,本发明提供的基于ofdm模式调制的宽带电力线载波通信电路,包括宽带电力线载波芯片、存储电路、载波发送电路、载波接收滤波电路、耦合电路、电源电路,

所述宽带电力线载波芯片用于对数据进行调制和解调等处理;

所述存储电路用于宽带电力线载波芯片功能程序的存储;

所述载波发送电路用于对经由所述宽带电力线载波芯片输出的ofdm调制载波信号进行功率放大;

所述载波接收滤波电路用于将设计宽带内的ofdm载波信号耦合到所述宽带电力线载波芯片内;

所述耦合电路用于隔离强弱电,其中,所述强电为电力线,所述弱电为模块上面的电平,并且,允许载波信号传输;

所述电源电路用于为所述宽带电力线载波芯片供电。

作为优选,所述宽带电力线载波芯片为青岛东软载波科技股份有限公司的ssc1663宽带电力线载波芯片或者青岛东软载波科技股份有限公司的ssc1663e、ssc1664、ssc1664e宽带电力线载波芯片。

作为优选,所述基于ofdm模式调制的宽带电力线载波通信电路还包括过零检测电路,

所述过零检测电路用于将工频交流电的过零信息以脉冲的方式通知所述宽带电力线载波芯片。

作为优选,所述基于ofdm模式调制的宽带电力线载波通信电路还包括接口电路,

所述接口电路用于所述宽带电力线载波芯片的通信接口。

作为优选,所述通信接口选自mcu、sta、txd中的任意一种或者几种。

作为优选,所述基于ofdm模式调制的宽带电力线载波通信电路还包括外部mos管,实现plc_txd和plc_sta通信接口的od开漏要求,其中v71的源极s与ss1663的22引脚plc_txd相连,v71的漏极d通过电阻r72与弱电接口xs-carr的5引脚txd相连;v72的栅极g通过电阻r76与ss1663的4引脚plc_sta相连,v72的漏极d通过电阻r75与弱电接口xs-carr的10引脚sta相连。

作为优选,所述基于ofdm模式调制的宽带电力线载波通信电路还包括指示灯电路,所述指示灯电路用于指示所述宽带电力线载波芯片接收和/或发送ofdm载波信号的工作状态。

作为优选,所述基于ofdm模式调制的宽带电力线载波通信电路所述存储电路为flash存储芯片。

作为优选,所述基于ofdm模式调制的宽带电力线载波通信电路还包括保护电路,所述保护电路用于对所述电路进行欠压保护和/或耐高压保护和/或过流监测和/或过流关断保护。

作为优选,所述基于ofdm模式调制的宽带电力线载波通信电路,所述载波接收滤波电路还用于滤除电力线上的非载波通信信号的其他噪声干扰。

作为优选,

所述宽带电力线载波芯片为青岛东软的ssc1663宽带电力线载波芯片;

载波发送电路的输入信号通过c31和c32,分别连接到所述ssc1663宽带电力线载波芯片的43引脚和42引脚;载波发送电路的使能信号通过v162与所述ssc1663宽带电力线载波芯片的20引脚相连;

载波接收滤波电路通过c131和c132,将耦合滤波输出的载波信号输入到所述ssc1663宽带电力线载波芯片的41引脚和40引脚;

过零检测电路的将过零点信息传输到所述ssc1663载波芯片的5引脚;

flash电路直接与所述ssc1663宽带电力线载波芯片的25、26、28、29引脚相连;

接口电路的rxd通过r19与所述ssc1663载波芯片的23引脚相连;eventout通过r95与所述ssc1663宽带电力线载波芯片的1引脚相连;set通过r94与所述1663宽带电力线载波芯片的18引脚相连;

指示灯链路直接与所述1663宽带电力线载波芯片的15引脚相连,发送指示灯直接与所述ssc1663宽带电力线载波芯片的11引脚相连;

保护电路的通过r166将过流信号over_i输入到所述ssc1663宽带电力线载波芯片的8引脚。

作为优选,所述ssc1663宽带电力线载波芯片及其外围电路中各元器件的具体连接关系如下:

ssc1663载波芯片d1的36引脚xtal_out与r27的一端连接,r27的另一端与c11的一端和晶振的1引脚oe连接,c11的另一端与gnd连接;ssc1663载波芯片d1的37引脚xtal_in与c12和r28的一端连接,r28的另一端与g1的3引脚out连接,c12的另一端与gnd连接;

晶振g1的4引脚vdd与r0和c15的一端连接,r0的另一端与vdd3v连接,c15的另一端与gnd和g1的2引脚gnd连接;ssc1663载波芯片d1的34引脚reset_mr#与c30、c9、vd1和r25的一端连接,r25的另外一端与弱电接口xs-carr的9引脚/rst和r24的一端连接,vd1的另一端与vdd3v3连接,c30和c9的另外一端与gnd相连,r24的另一端与vdd3v3相连;

ssc1663载波芯片d1的45引脚ana_refn与c1、r3和r4的一端连接,c1和r4的另一端与gnd连接,r3的另一端与ana_refp和r2的一端连接;

ssc1663载波芯片d1的46引脚ana_refp与r2、r3和c2的一端连接,r2的另一端与r1的一端连接,r1的另一端与vdda连接,c2的另一端与gnd连接。

作为优选,所述载波发送电路中各元器件的具体连接关系如下:

芯片ths6214的d1_in+引脚上串联电容c31和连接到电阻r31的一端;芯片ths6214的d2_in+引脚上串联电容c32和连接到电阻r32的一端;电阻r31和r32的另一端同时连接于vmid;

芯片ths6214的0引脚、gnd引脚、两个vs-引脚分别接地;

芯片ths6214的iadj引脚上连接电阻r33后接地;

芯片ths6214的bis1/d1d2和bas2/d1d2两引脚并联后连接运放使能关断pa_sdn;

芯片ths6214的d1_out引脚连接于电阻r36的一端、电阻r37的一端,电阻r36的另一端分别连接于电容c34的一端、第一肖特基二极管中的二级管ts31;电容c34的另一端发送正差分信号;

芯片ths6214的d1_in-引脚同时连接于电阻r37的另一端和电容c33的一端,电容r33的另一端连接于电阻r39的一端;芯片ths6214的d2_in-引脚分别连接于电阻r39的一端和电阻r41的一端;芯片ths6214的d2_out引脚分别连接于电阻r41的另一端和电阻r42的一端,电阻r42的另一端分别连接于电容c35的一端和第一肖特基二级管中的二级管ts32;电容c35的另一端发送负差分信号;

芯片ths6214的去耦电路包括并联的电容c38和电容c39,其中,电容c38的一端和电容c39的一端分别接地,电容c38和电容c39的另一端分别将12v电压耦合到芯片ths6214的两个vs+引脚;

芯片ths6214的分压电路中,电阻r34的一端分别连接12v电压和电容c36的一端;电阻r34的另一端同时连接电容c37的一端和电阻r35的一端;电容c36的另一端、电阻r35的另一端和电容c37的另一端连接后同时接地;

vmid从电阻r34和电阻r35的中间被引出。

作为优选,所述载波接收滤波电路中各元器件的具体连接关系如下:

电阻r121一端接收正差分信号rx+,电阻r121的另一端依次连接电感l121、电容c123、电容c125、电容c127、肖特基二级管ts121、电容c131后接收输入正差分信号ainp;电阻r122一端接收负差分信号rx-,电阻r122的另一端依次连接电感l122、电容c124、电容c126、电容c128、肖特基二级管ts122、电容c132后接收输入负差分信号ainn;电阻r123和电阻r124串联后接地,并且,通过电阻r123的另一端连接于电阻r121和电感l121之间,通过电阻r124的另一端端连接于电阻r1222和电感l122之间;电容c121的一端连接于电阻r121、电阻r123、电感l121之间,电容c121的另一端连接于电阻r122、电阻r124、电感l122之间;电容c122的一端连接于电感l121、电容c123之间,电容c122的另一端连接于电感l122、电容c124之间;电感l123的一端连接于电容c123、电容c125之间,电感l123的另一端连接于电容c124和电容c126之间;电感l124的一端连接于电容c125、电容c127之间,电感l124的另一端连接于电容c126和电容c128之间;电阻r125的一端连接于电容c127、肖特基二级管ts121之间,电阻r125的另一端连接于电容c128和肖特基二级管ts122之间;此外,肖特基二级管ts121的一端连接于模拟3.3v的vdda,肖特基二级管ts121的另一端接地;肖特基二极管ts122的一端连接于模拟3.3v的vdda,肖特基二极管ts122的另一端接地。

作为优选,所述耦合电路中各元器件的具体连接关系如下:

耦合变压器t101通过其引脚1连接于肖特基二级管ts101的一端,并连接发送负差分信tx-号;耦合变压器t101通过其引脚2连接于肖特基二级管ts101的另一端,并连接发送正差分信号tx+;耦合变压器t101通过其引脚3连接于肖特基二级管ts102的一端;耦合变压器t101通过其引脚4连接于肖特基二级管ts102的另一端;耦合变压器t101通过其引脚5连接于零线n;耦合变压器t101通过其引脚6串联电容c101后连接于火线l。

作为优选,所述电源电路中各元器件的具体连接关系如下:

在3.3vdc-dc电路中,

芯片ts51的第一引脚连接于电容c50的一端,电容c50的另一端连接于电阻r53的一端,电阻r53的另一端连接于芯片ts51的第6引脚;芯片ts51的第6引脚上还连接二极管vd51的输出端、电感l51的一端;芯片ts51的第2引脚接地;芯片ts51的第3引脚同时连接于电阻r51的一端和电阻r52的一端;电阻r52的另一端接地;电阻r51的另一端同时连接于电感l51的另一端、电容c55的一端、电容c56的一端和vdd3v3;芯片ts51的第4引脚同时连接于电容c54的一端、电阻r58的一端和电阻r54的一端;电容c54和电阻r58的另一端连接后同时接地;电阻r54和芯片ts51的第5引脚同时连接于电阻r54的另一端,电容c51的一端、电容c52的一端电感l52的一端;电容c51的另一端和电容c52的另一端同时连接于二级管vd51的输入端、电容c55的另一端和电容c56的另一端;电容c53的一端同时连接于电感l52的另一端和out12v;二极管vd51、电容c51的另一端、电容c52的另一端、电容c55的另一端、电容c56的另一端、电容c53的另一端连接后同时接地;

在1.2v输出dc-dc电路中,

芯片ts52的第一引脚同时连接于电阻r55的一端和电容c49的一端,电阻r55的另一端连接于vdd3v3,电容c49的另一端接地;芯片ts52的第2引脚同时连接于电容c57的一端、电容c58的一端后接地;芯片ts52的第3引脚同时连接于电感l53的一端和sw1v2;电感l53的另一端同时连接于电容c57和电容c58的另一端,电感l53的另一端还连接与vdd1v2;芯片ts52的第4引脚同时连接于电容c59的一端、电容c60的一端和vdd3v3;芯片ts52的第5引脚同时连接于电阻r56的一端和电阻r57的一端;电阻r56的另一端连接于vdd1v2;电阻r57的另一端同时连接于电容c59的另一端、电容c60的另一端后接地。

作为优选,所述过零检测电路中各元器件的具体连接关系如下:

二级管vd61的输入端连接于零线,二级管vd61的输出端连接于电阻r61的一端,电阻r61的另一端连接于电阻r62的一端,电阻r62的另一端连接于光偶e61中的二级管的输入端;电阻r64的一端连接于火线,电阻r64的另一端连接于三级管v61的基极,三级管v61的集电极连接于光耦e61中的二级管的输出端;电阻r63的一端连接于电阻r62和光耦e61中的二级管的输入端之间,电阻r63的另一端连接于火线l;电容c61的一端连接于电阻r62和光耦e61中的二级管的输入端之间,电容c61的另一端连接于火线l;电容c62的一端连接于电阻r62和光耦e61中的二级管的输入端之间,电容c62的另一端连接于二级管vd62的输入端、稳压二级管vd63的输入端之间;二极管vd62的输出端连接于火线l;稳压二级管vd63的输出端连接于电阻r62和光耦e61中的二级管的输入端之间;电容c63连接于电阻r64和三极管v61的基极之间,电容c63的另一端同时连接于二级管vd62的输入端、电容c62的另一端、二级管vd63的输入端和三极管v61的发射极;光耦e61中的三极管的集电极连接于电容c64后接地、光耦e61中的三极管的集电极还连接于vdd3v3;光耦e61中的三级管的发射极连接于过零信号输出;

其中,光耦e61中的三极管的基极能够感应到光耦e61中二极管的感光。

作为优选,所述flash电路中各元器件的具体连接关系如下:

芯片d2的1引脚连接电阻r16的一端后连接于vdd3v3,芯片d2的1引脚与ssc1663载波芯片的26引脚spi_cs#连接;

芯片d2的2引脚连接电阻r18的一端后连接于vdd3v3,芯片d2的2引脚与ssc1663载波芯片的28引脚spi_miso连接;

芯片d2的3引脚连接电阻r20的一端后连接于vdd3v3;

芯片d2的4引脚连接gnd;

芯片d2的5引脚与ssc1663载波芯片的25引脚spi_miso连接;

芯片d2的6引脚与ssc1663载波芯片的29引脚spi_miso连接;

芯片d2的7引脚连接电阻r21的一端后连接于vdd3v3;

芯片d2的8引脚连接vdd3v3。

作为优选,所述接口电路中各元器件的具体连接关系如下:

弱电接口xs-carr的第2引脚通过连接电容c91后接地输入12v电压;弱电接口xs-carr的第4引脚接地;弱电接口xs-carr的第6引脚连接+5v电压;弱电接口xs-carr的第8引脚同时连接于电阻r91的一端和电阻r92的一端,电阻r91的另一端连接plc,电阻r92的另一端连接于vdd3v3;弱电接口xs-carr的第8引脚连接于sta;弱电接口xs-carr的第12引脚连接于电阻r97后接地;弱电接口xs-carr的第1引脚输入12v电压;弱电接口xs-carr的第3引脚接地;弱电接口xs-carr的第5引脚连接于txd;弱电接口xs-carr的第7引脚同时连接于电阻r94的一端和电阻r93的一端,电阻r94的另一端连接set,电阻r93的另一端连接于vdd3v3;弱电接口xs-carr的第9引脚连接于rst;弱电接口xs-carr的第11引脚同时连接于电阻r95的一端和电阻r96的一端,电阻r95的另一端连接于事件输入端,电阻r96的另一端连接于vdd3v3;

强电接口xs220的第1引脚和第2引脚分别连接于零线,强电接口xs220的第7引脚和第8引脚分别连接于火线;

vdd3v3连接于电阻r73的一端,电阻r73的另一端连接于晶体管v71的栅极,晶体管v71的漏极同时连接于电阻r71的一端和电阻r72的一端,电阻r71的另一端连接5v电压,电阻r72的另一端连接于txd,晶体管v71的源极连接于plc_txd;plc_sta连接于电阻r76的一端,电阻r76的另一端同时连接于晶体管v72的栅极和电阻r79的一端,晶体管v72的漏极同时连接于电阻r74的一端和电阻r75的一端,电阻r74的另一端连接于5v电压,电阻r75的另一端连接于sta,晶体管v72的源级同时连接于电阻r79的另一端和接地。

作为优选,所述指示灯电路中各元器件的具体连接关系如下:

vdd3v3连接于电阻r77的一端,电阻r77的另一端连接于发光二级管hl71的输入端,发光二极管hl71的输出端连接于rxled;txled连接于电阻r78的一端,电阻r78的另一端连接于发光二级管hl72的输入端,发光二级管hl72的输出端接地。

作为优选,所述保护电路中各元器件的具体连接关系如下:

在欠压、过流检测与过流关断保护电路的中,

in12v与c161、c162、c163、r161的一端和三极管v161的射极连接,c161、c162的另一端与gnd连接;c163与r161并联,其另一端与r162、vd161的一端连接,r162的另一端与三极管v161的基极和r163的一端连接;out12v与vd161的一端连接,vd161d的另一端与r164和r163的一端连接,r164的另一端与gnd连接;

三极管v161的集电极与r165的一端连接,r165的另一端与r166、r167、r168的一端连接;r166的另一端与over_i连接,over_i与ssc1663的8引脚连接,r168的另一端与gnd连接,r167的另一端与c164、c167、ts161的一端连接,c164与c167并联,其另一端与gnd连接,ts161的另一端与vd163的一端连接,vd163的另一端与gnd连接,ts161的另一端与r171的一端和pa_sdn连接,pa_sdn与ths6214的23、24引脚连接;r171的另一端与三极管v162的集电极连接;三极管v162的射极与tx_sdn连接,tx_sdn与ssc1663的20引脚连接;三极管的基极与r170和r169的一端连接,r170的另一端与gnd连接,r169的一端与vd162的一端和vref连接,vref与耐高压保护电路中的vref连接,vd162的另一端与c165、c166的一端和p12v连接,c165与c166并联,其另一端与gnd连接。

在耐高压保护电路中,

芯片ts261的vin引脚同时连接于out12v和电阻r267的一端;芯片ts261的vout引脚同时连接于p12v、电阻r267的另一端和电阻r261的一端;芯片ts261的接地引脚同时连接于电阻r261的另一端和电阻r262的一端;电阻r262的另一端同时连接于电阻r263的一端和电阻r264的一端;电阻r263的另一端连接参考电压;电阻r264的另一端接地。

本发明提供的基于ofdm模式调制的宽带电力线载波通信电路利用宽带电力线载波芯片,其一端通过宽带电力线载波通信电路将数据进行ofdm调制并发送到电力线中,另一端通过宽带电力线载波通信电路将ofdm调制信号解调,实现数据的远距离传输。

附图说明

通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本发明的限制。而且在整个附图中,用相同的参考符号表示相同的部件。在附图中:

图1为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路的功能原理概括示意图;

图2为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的宽带电力线载波芯片及存储部分的电路结构示意图;

图3为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的欠压、过流监测与过流关断保护电路的结构示意图;

图4为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的耐高压保护电路的结构示意图;

图5为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的3.3v输出dc-dc电路的结构示意图;

图6为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的1.2v输出dc-dc电路的结构示意图;

图7为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的ths6214载波发送电路的结构示意图;

图8为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的载波接收滤波电路的结构示意图;

图9为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的耦合电路的结构示意图;

图10为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的过零检测电路的结构示意图;

图11为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的弱电接口电路的结构示意图;

图12为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的强电接口电路的结构示意图;

图13为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的第三种接口电路的结构示意图;

图14为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的指示灯电路的结构示意图;

图15为本发明实施例提供的基于ofdm模式调制的宽带电力线载波通信电路中应用的flash电路的接口结构示意图。

具体实施方式

本发明为解决现有技术存在的问题,提供一种基于ofdm模式调制的宽带电力线载波通信电路,其一端通过宽带电力线载波通信电路将数据进行ofdm调制并发送到电力线中,另一端通过宽带电力线载波通信电路将ofdm调制信号解调,实现数据的远距离传输,从而更加适于实用。

为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的基于ofdm模式调制的宽带电力线载波通信电路,其具体实施方式、结构、特征及其功效,详细说明如后。在下述说明中,不同的“一实施例”或“实施例”指的不一定是同一实施例。此外,一或多个实施例中的特定特征、结构、或特点可由任何合适形式组合。

本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,a和/或b,具体的理解为:可以同时包含有a与b,可以单独存在a,也可以单独存在b,能够具备上述三种任一种情况。

参见附图1~15,本发明提供的基于ofdm模式调制的宽带电力线载波通信电路,包括宽带电力线载波芯片、存储电路、载波发送电路、载波接收滤波电路、耦合电路、电源电路。宽带电力线载波芯片用于对数据进行调制和解调等处理;存储电路用于宽带电力线载波芯片功能程序的存储;载波发送电路用于对经由宽带电力线载波芯片输出的ofdm调制载波信号进行功率放大;载波接收滤波电路用于将宽带内的ofdm载波信号耦合到宽带电力线载波芯片内;耦合电路用于隔离强弱电,其中,强电为电力线,弱电为模块上面的电平,并且,允许载波信号传输;电源电路用于为宽带电力线载波芯片供电。

其中,宽带电力线载波芯片为青岛东软的ssc1663宽带电力线载波芯片或者青岛东软的ssc1664宽带电力线载波芯片。

其中,基于ofdm模式调制的宽带电力线载波通信电路还包括过零检测电路,过零检测电路用于将工频交流电的过零信号以脉冲的方式通知宽带电力线载波芯片。

其中,基于ofdm模式调制的宽带电力线载波通信电路还包括接口电路,接口电路用于宽带电力线载波芯片的通信接口。

其中,通信接口选自mcu、sta、txd中的任意一种或者几种。

其中,基于ofdm模式调制的宽带电力线载波通信电路还包括外部mos管,实现plc_txd和plc_sta通信接口的od开漏要求,其中v71的源极s与ss1663的22引脚plc_txd相连,v71的漏极d通过电阻r72与弱电接口xs-carr的5引脚txd相连;v72的栅极g通过电阻r76与ss1663的4引脚plc_sta相连,v72的漏极d通过电阻r75与弱电接口xs-carr的10引脚sta相连。

其中,基于ofdm模式调制的宽带电力线载波通信电路还包括指示灯电路,指示灯电路用于指示宽带电力线载波芯片接收和/或发送ofdm载波信号的工作状态。

其中,基于ofdm模式调制的宽带电力线载波通信电路存储电路为flash存储芯片。

其中,基于ofdm模式调制的宽带电力线载波通信电路还包括保护电路,保护电路用于对电路进行欠压保护和/或耐高压保护和/或过流监测和/或过流关断保护。

其中,基于ofdm模式调制的宽带电力线载波通信电路,载波接收滤波电路还用于滤除来自电力线上的杂波。

其中,宽带电力线载波芯片为青岛东软的ssc1663宽带电力线载波芯片;载波发送电路的输入信号通过c31和c32,分别连接到ssc1663宽带电力线载波芯片的43引脚和42引脚;载波发送电路的使能信号通过v162与ssc1663宽带电力线载波芯片的20引脚相连;载波接收滤波电路通过c131和c132,将耦合滤波输出的载波信号输入到ssc1663宽带电力线载波芯片的41引脚和40引脚;过零检测电路的将过零点信息传输到ssc1663载波芯片的5引脚;flash电路直接与ssc1663宽带电力线载波芯片的25、26、28、29引脚相连;接口电路的rxd通过r19与ssc1663载波芯片的23引脚相连;eventout通过r95与ssc1663宽带电力线载波芯片的1引脚相连;set通过r94与1663宽带电力线载波芯片的18引脚相连;指示灯链路直接与1663宽带电力线载波芯片的15引脚相连,发送指示灯直接与ssc1663宽带电力线载波芯片的11引脚相连;保护电路的通过r166将过流信号over_i输入到ssc1663宽带电力线载波芯片的8引脚。

其中,ssc1663宽带电力线载波芯片及其外围电路中各元器件的具体连接关系如下:ssc1663载波芯片d1的36引脚xtal_out与r27的一端连接,r27的另一端与c11的一端和晶振的1引脚oe连接,c11的另一端与gnd连接;ssc1663载波芯片d1的37引脚xtal_in与c12和r28的一端连接,r28的另一端与g1的3引脚out连接,c12的另一端与gnd连接;晶振g1的4引脚vdd与r0和c15的一端连接,r0的另一端与vdd3v连接,c15的另一端与gnd和g1的2引脚gnd连接;ssc1663载波芯片d1的34引脚reset_mr#与c30、c9、vd1和r25的一端连接,r25的另外一端与弱电接口xs-carr的9引脚/rst和r24的一端连接,vd1的另一端与vdd3v3连接,c30和c9的另外一端与gnd相连,r24的另一端与vdd3v3相连;ssc1663载波芯片d1的45引脚ana_refn与c1、r3和r4的一端连接,c1和r4的另一端与gnd连接,r3的另一端与ana_refp和r2的一端连接;ssc1663载波芯片d1的46引脚ana_refp与r2、r3和c2的一端连接,r2的另一端与r1的一端连接,r1的另一端与vdda连接,c2的另一端与gnd连接。本发明创造中,采用青岛东软第6代电力线载波通信芯片ssc1663,它将模拟前端、基带调制解调、数字信号处理、cpu内核及丰富的功能外设集于一体,提供物理层(phy)、介质访问控制层(mac)、适配层(adp)、网络层(net)、应用层(app)等完整的电力线通信解决方案。相比传统的窄带芯片信号带宽宽,传输速率高。ssc1663集成了处理器、本地ram、8mbsdram、及uart、i2c、spi、gpio等接口。存储芯片d2采用flash存储芯片,用于载波通信程序的存储。

其中,载波发送电路中各元器件的具体连接关系如下:芯片ths6214的d1_in+引脚上串联电容c31和连接到电阻r31的一端;芯片ths6214的d2_in+引脚上串联电容c32和连接到电阻r32的一端;电阻r31和r32的另一端同时连接于vmid;芯片ths6214的0引脚、gnd引脚、两个vs-引脚分别接地;芯片ths6214的iadj引脚上连接电阻r33后接地;芯片ths6214的bis1/d1d2和bas2/d1d2两引脚并联后连接运放使能关断pa_sdn;芯片ths6214的d1_out引脚连接于电阻r36的一端、电阻r37的一端,电阻r36的另一端分别连接于电容c34的一端、第一肖特基二极管中的二级管ts31;电容c34的另一端发送正差分信号;芯片ths6214的d1_in-引脚同时连接于电阻r37的另一端和电容c33的一端,电容r33的另一端连接于电阻r39的一端;芯片ths6214的d2_in-引脚分别连接于电阻r39的一端和电阻r41的一端;芯片ths6214的d2_out引脚分别连接于电阻r41的另一端和电阻r42的一端,电阻r42的另一端分别连接于电容c35的一端和第一肖特基二级管中的二级管ts32;电容c35的另一端发送负差分信号;芯片ths6214的去耦电路包括并联的电容c38和电容c39,其中,电容c38的一端和电容c39的一端分别接地,电容c38和电容c39的另一端分别将12v电压耦合到芯片ths6214的两个vs+引脚;芯片ths6214的分压电路中,电阻r34的一端分别连接12v电压和电容c36的一端;电阻r34的另一端同时连接电容c37的一端和电阻r35的一端;电容c36的另一端、电阻r35的另一端和电容c37的另一端连接后同时接地;vmid从电阻r34和电阻r35的中间被引出。信号放大电路的功能是把从ssc1663载波芯片输出的模拟信号进行放大,并经过简单的滤波之后,由信号耦合电路耦合到电力线上,满足电力线传输的要求。本发明使用的宽带plc专用放大芯片ths6214,载波芯片输出的差分载波信号经过c31和c32耦合到ths6214的输入端,r31,r32为匹配电阻,r33为电流配置电阻,r34、r35、c36、c37组成分压电路,为输入信号提供6v直流偏置电平;r37和r41为反馈电阻,r39为增益电阻,c33为隔直电容,载波信号通过限流电阻r36、r42和隔直电容c34、c45将放大后的载波信号传输到耦合电路中,ts31、t32为续流保护二极管。

其中,载波接收滤波电路中各元器件的具体连接关系如下:电阻r121一端接收正差分信号rx+,电阻r121的另一端依次连接电感l121、电容c123、电容c125、电容c127、肖特基二级管ts121、电容c131后接收输入正差分信号ainp;电阻r122一端接收负差分信号rx-,电阻r122的另一端依次连接电感l122、电容c124、电容c126、电容c128、肖特基二级管ts122、电容c132后接收输入负差分信号ainn;电阻r123和电阻r124串联后接地,并且,通过电阻r123的另一端连接于电阻r121和电感l121之间,通过电阻r124的另一端端连接于电阻r1222和电感l122之间;电容c121的一端连接于电阻r121、电阻r123、电感l121之间,电容c121的另一端连接于电阻r122、电阻r124、电感l122之间;电容c122的一端连接于电感l121、电容c123之间,电容c122的另一端连接于电感l122、电容c124之间;电感l123的一端连接于电容c123、电容c125之间,电感l123的另一端连接于电容c124和电容c126之间;电感l124的一端连接于电容c125、电容c127之间,电感l124的另一端连接于电容c126和电容c128之间;电阻r125的一端连接于电容c127、肖特基二级管ts121之间,电阻r125的另一端连接于电容c128和肖特基二级管ts122之间;此外,肖特基二级管ts121的一端连接于模拟3.3v的vdda,肖特基二级管ts121的另一端接地;肖特基二极管ts122的一端连接于模拟3.3v的vdda,肖特基二极管ts122的另一端接地。接收滤波电路用于滤除载波信号带外信号,提高接收信号的信噪比。接收滤波器由3阶低通切比雪夫滤波器和5阶高通切比雪夫滤波器组成。r121、r122为限流电阻,另一作用是做阻抗匹配;r123、r124限制接收滤波电路的整体直流电平;ts121、ts122接收信号幅度限制,防止存在干扰时,芯片接收引脚存在电压冲击,损坏芯片接收引脚;l121、l122、c121、c122构成低通电路,用于滤除12mhz以上高频干扰;c123、c124、l123、c125、c126、l124、c127、c128构成高通电路,因为电力线常见的大功率干扰基本都出现在1mhz以下的低频段,故需要多阶高通滤波,滤除低频噪声。

其中,耦合电路中各元器件的具体连接关系如下:耦合变压器t101通过其引脚1连接于肖特基二级管ts101的一端,并连接发送负差分信tx-号;耦合变压器t101通过其引脚2连接于肖特基二级管ts101的另一端,并连接发送正差分信号tx+;耦合变压器t101通过其引脚3连接于肖特基二级管ts102的一端;耦合变压器t101通过其引脚4连接于肖特基二级管ts102的另一端;耦合变压器t101通过其引脚5连接于零线n;耦合变压器t101通过其引脚6串联电容c101后连接于火线l。c101安规电容,对于50hz低频相当于开路,对于高频载波信号相当于短路,用于隔离50hz和传输高频信号;t101隔离变压器,用于强弱电隔离,还用于发送信号的放大和接收信号的阻抗变换;ts101、ts102用于防护电力线干扰,保护载波发送电路和接收滤波电路。

其中,电源电路中各元器件的具体连接关系如下:在3.3vdc-dc电路中,芯片ts51的第一引脚连接于电容c50的一端,电容c50的另一端连接于电阻r53的一端,电阻r53的另一端连接于芯片ts51的第6引脚;芯片ts51的第6引脚上还连接二极管vd51的输出端、电感l51的一端;芯片ts51的第2引脚接地;芯片ts51的第3引脚同时连接于电阻r51的一端和电阻r52的一端;电阻r52的另一端接地;电阻r51的另一端同时连接于电感l51的另一端、电容c55的一端、电容c56的一端和vdd3v3;芯片ts51的第4引脚同时连接于电容c54的一端、电阻r58的一端和电阻r54的一端;电容c54和电阻r58的另一端连接后同时接地;电阻r54和芯片ts51的第5引脚同时连接于电阻r54的另一端,电容c51的一端、电容c52的一端电感l52的一端;电容c51的另一端和电容c52的另一端同时连接于二级管vd51的输入端、电容c55的另一端和电容c56的另一端;电容c53的一端同时连接于电感l52的另一端和out12v;二极管vd51、电容c51的另一端、电容c52的另一端、电容c55的另一端、电容c56的另一端、电容c53的另一端连接后同时接地;

在1.2v输出dc-dc电路中,芯片ts52的第一引脚同时连接于电阻r55的一端和电容c49的一端,电阻r55的另一端连接于vdd3v3,电容c49的另一端接地;芯片ts52的第2引脚同时连接于电容c57的一端、电容c58的一端后接地;芯片ts52的第3引脚同时连接于电感l53的一端和sw1v2;电感l53的另一端同时连接于电容c57和电容c58的另一端,电感l53的另一端还连接与vdd1v2;芯片ts52的第4引脚同时连接于电容c59的一端、电容c60的一端和vdd3v3;芯片ts52的第5引脚同时连接于电阻r56的一端和电阻r57的一端;电阻r56的另一端连接于vdd1v2;电阻r57的另一端同时连接于电容c59的另一端、电容c60的另一端后接地。dc-dc电路分别输出的3.3v和1.2v为ssc1664载波芯片提供电源。

其中,过零检测电路中各元器件的具体连接关系如下:二级管vd61的输入端连接于零线,二级管vd61的输出端连接于电阻r61的一端,电阻r61的另一端连接于电阻r62的一端,电阻r62的另一端连接于光偶e61中的二级管的输入端;电阻r64的一端连接于火线,电阻r64的另一端连接于三级管v61的基极,三级管v61的集电极连接于光耦e61中的二级管的输出端;电阻r63的一端连接于电阻r62和光耦e61中的二级管的输入端之间,电阻r63的另一端连接于火线l;电容c61的一端连接于电阻r62和光耦e61中的二级管的输入端之间,电容c61的另一端连接于火线l;电容c62的一端连接于电阻r62和光耦e61中的二级管的输入端之间,电容c62的另一端连接于二级管vd62的输入端、稳压二级管vd63的输入端之间;二极管vd62的输出端连接于火线l;稳压二级管vd63的输出端连接于电阻r62和光耦e61中的二级管的输入端之间;电容c63连接于电阻r64和三极管v61的基极之间,电容c63的另一端同时连接于二级管vd62的输入端、电容c62的另一端、二级管vd63的输入端和三极管v61的发射极;光耦e61中的三极管的集电极连接于电容c64后接地、光耦e61中的三极管的集电极还连接于vdd3v3;光耦e61中的三级管的发射极连接于过零信号输出;其中,光耦e61中的三极管的基极能够感应到光耦e61中二极管的感光。该电路的基本原理是在工频正半周让c62电容积蓄能量,在工频过零点处开启三极管v61放电,使光耦e61导通,输出脉冲信号。工频零点开启v61的时刻由vd63的稳压值以及r61、r62、r63的分压决定。e61光耦隔离,隔离强电信号;vd61用于降低功耗;vd63、c62电压钳位和电能保存,用于为过零脉冲信号提供能量;v61过零点检测三极管,电流放大,用于驱动光耦,输出脉冲信号;r61、r62、r63、c61输入限流,输入电压分压电路;vd62提供vd63、c62充电回路。

其中,flash电路中各元器件的具体连接关系如下:芯片d2的1引脚连接电阻r16的一端后连接于vdd3v3,芯片d2的1引脚与ssc1663载波芯片的26引脚spi_cs#连接;芯片d2的2引脚连接电阻r18的一端后连接于vdd3v3,芯片d2的2引脚与ssc1663载波芯片的28引脚spi_miso连接;芯片d2的3引脚连接电阻r20的一端后连接于vdd3v3;芯片d2的4引脚连接gnd;芯片d2的5引脚与ssc1663载波芯片的25引脚spi_miso连接;芯片d2的6引脚与ssc1663载波芯片的29引脚spi_miso连接;芯片d2的7引脚连接电阻r21的一端后连接于vdd3v3;芯片d2的8引脚连接vdd3v3。

其中,接口电路中各元器件的具体连接关系如下:

弱电接口xs-carr的第2引脚通过连接电容c91后接地输入12v电压;弱电接口xs-carr的第4引脚接地;弱电接口xs-carr的第6引脚连接+5v电压;弱电接口xs-carr的第8引脚同时连接于电阻r91的一端和电阻r92的一端,电阻r91的另一端连接plc,电阻r92的另一端连接于vdd3v3;弱电接口xs-carr的第8引脚连接于sta;弱电接口xs-carr的第12引脚连接于电阻r97后接地;弱电接口xs-carr的第1引脚输入12v电压;弱电接口xs-carr的第3引脚接地;弱电接口xs-carr的第5引脚连接于txd;弱电接口xs-carr的第7引脚同时连接于电阻r94的一端和电阻r93的一端,电阻r94的另一端连接set,电阻r93的另一端连接于vdd3v3;弱电接口xs-carr的第9引脚连接于rst;弱电接口xs-carr的第11引脚同时连接于电阻r95的一端和电阻r96的一端,电阻r95的另一端连接于事件输入端,电阻r96的另一端连接于vdd3v3;

强电接口xs220的第1引脚和第2引脚分别连接于零线,强电接口xs220的第7引脚和第8引脚分别连接于火线;

vdd3v3连接于电阻r73的一端,电阻r73的另一端连接于晶体管v71的栅极,晶体管v71的漏极同时连接于电阻r71的一端和电阻r72的一端,电阻r71的另一端连接5v电压,电阻r72的另一端连接于txd,晶体管v71的源极连接于plc_txd;plc_sta连接于电阻r76的一端,电阻r76的另一端同时连接于晶体管v72的栅极和电阻r79的一端,晶体管v72的漏极同时连接于电阻r74的一端和电阻r75的一端,电阻r74的另一端连接于5v电压,电阻r75的另一端连接于sta,晶体管v72的源级同时连接于电阻r79的另一端和接地。r92、r93、r96接收引脚的上拉电阻;r91、r94、r95接收引脚的限流电阻,载波芯片为3.3v系统,而电表插针可能是5v电平,需要串联电阻防止静态功耗过大和保护载波芯片接收引脚;r71、r72、r73、v71为串口发送od开漏电路,其中r71为上拉电阻,为了兼容性09/13都为5.1k,r72用于io限流防护;r76、r79、r74、r75为sta接口od开漏电路,其中r74为上拉电阻,r75用于io限流防护,r79为v72的下拉电阻。

其中,指示灯电路中各元器件的具体连接关系如下:vdd3v3连接于电阻r77的一端,电阻r77的另一端连接于发光二级管hl71的输入端,发光二极管hl71的输出端连接于rxled;txled连接于电阻r78的一端,电阻r78的另一端连接于发光二级管hl72的输入端,发光二级管hl72的输出端接地。hl71为接收指示灯,r77为其限流电阻;hl72发送指示灯电路,r78为其限流电阻。

其中,保护电路中各元器件的具体连接关系如下:

在欠压、过流检测与过流关断保护电路的中,

in12v与c161、c162、c163、r161的一端和三极管v161的射极连接,c161、c162的另一端与gnd连接;c163与r161并联,其另一端与r162、vd161的一端连接,r162的另一端与三极管v161的基极和r163的一端连接;out12v与vd161的一端连接,vd161d的另一端与r164和r163的一端连接,r164的另一端与gnd连接;

三极管v161的集电极与r165的一端连接,r165的另一端与r166、r167、r168的一端连接;r166的另一端与over_i连接,over_i与ssc1663的8引脚连接,r168的另一端与gnd连接,r167的另一端与c164、c167、ts161的一端连接,c164与c167并联,其另一端与gnd连接,ts161的另一端与vd163的一端连接,vd163的另一端与gnd连接,ts161的另一端与r171的一端和pa_sdn连接,pa_sdn与ths6214的23、24引脚连接;r171的另一端与三极管v162的集电极连接;三极管v162的射极与tx_sdn连接,tx_sdn与ssc1663的20引脚连接;三极管的基极与r170和r169的一端连接,r170的另一端与gnd连接,r169的一端与vd162的一端和vref连接,vref与耐高压保护电路中的vref连接,vd162的另一端与c165、c166的一端和p12v连接,c165与c166并联,其另一端与gnd连接。

在耐高压保护电路中,

芯片ts261的vin引脚同时连接于out12v和电阻r267的一端;芯片ts261的vout引脚同时连接于p12v、电阻r267的另一端和电阻r261的一端;芯片ts261的接地引脚同时连接于电阻r261的另一端和电阻r262的一端;电阻r262的另一端同时连接于电阻r263的一端和电阻r264的一端;电阻r263的另一端连接参考电压;电阻r264的另一端接地。

其原理分别如下:

欠压保护:当12v电源电压低于7.4v时,通过vd162、r169、r170、的分压,v162的vbe电压低于0.65v开启电平时,v162三极管关断,从而使发送电路使能关闭,防止发送功率过大,将12v电源电压拉低导致电表异常。欠压值可以通过电阻调整。

过流检测:当12v输入电流超过150ma时,r162电阻两测电压超过0.65v,使三极管v161导通,通过r165、r166、r168电阻分压,将过流信号实时通知mcu,mcu可以通过降低发送幅度来减小电源电流消耗。过流值可以通过电阻调整。

过流保护关断:当12v输入电流超过150ma,并r162电阻两测电压超过0.65v,使三极管v161导通,通过r165、r168电阻分压和r167与c164、c167组成的延时电路,若mcu未及时调整发送功率,此时电路将强制将发送电路使能电平拉高观点,限制发送电流。过流不动作时间可以通过电阻电容调整。

耐高压保护电路:当输入12v电源电压为6~24v时,ts261输出端与输入端等效为8欧内阻,当12v电源电压为24v~40v时,ts261输出端为稳压24v。该电路用于保护pa芯片,防止接地故障等情况导致载波电源达到30v以上高压损坏pa芯片。

本发明提供的基于ofdm模式调制的宽带电力线载波通信电路利用宽带电力线载波芯片,其一端通过宽带电力线载波通信电路将数据进行ofdm调制并发送到电力线中,另一端通过宽带电力线载波通信电路将ofdm调制信号解调,实现数据的远距离传输。

尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。

显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1