本发明涉及通信技术领域,尤其涉及一种上行信号序列生成方法、终端、基站及计算机可读存储介质。
背景技术:
现有lte(longtermevolution,长期演进)系统中,上行参考符号由一个基序列经过不同的移位来产生,具体生成公式如下:
基序列
对于长度为
目前,对于
表1:lte下
随着移动通信业务需求的发展变化,国际电信同盟(internationaltelecommunicationsunion,itu)等多个组织对未来移动通信系统都开始研究新的无线通信系统(即5gnr,5generationnewrat)。5g中提出了多种不同的上行信道传输格式,对于导频信号传输采用的基序列,以及用于数据频域扩频的基序列,目前还没有明确的解决方案。
技术实现要素:
鉴于上述技术问题,本发明实施例提供一种上行信号序列生成方法、终端、基站及计算机可读存储介质,降低峰均功率比和序列间的相关性,提高信号传输性能和降低小区不同序列间干扰。
第一方面,提供了一种上行信号序列生成方法,包括:
根据
对相位
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
可选地,所述上行信号基序列的
第二方面,还提供了一种终端,包括:处理器,所述处理器用于根据
所述处理器还用于对相位
第三方面还提供了一种基站,包括:处理器,所述处理器用于根据
所述处理器还用于对相位
第四方面还提供了一种终端,包括:存储器、处理器、收发机及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时实现如第一方面所述的上行信号序列生成方法中的步骤。
第五方面还提供了一种基站,包括:存储器、处理器、收发机及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时实现如第一方面所述的上行信号序列生成方法中的步骤。
第六方面还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如第一方面所述的上行信号序列生成方法中的步骤。
上述技术方案中的一个技术方案具有如下优点或有益效果:针对上行信号基序列的产生提出新的相位取值组合,可以降低峰均功率比和序列间的相关性,提高上行信号传输性能和降低小区不同序列间干扰。
附图说明
图1为本发明实施例提供的一种无线通信系统的系统架构图;
图2为本发明提供的一种基站的结构示意图;
图3为本发明实施例提供的一种手机结构示意图;
图4为本发明实施例提供的一种上行信号序列生成方法的流程图;
图5为本发明实施例提供的一种终端的结构示意图之一;
图6为本发明实施例提供的一种基站的结构示意图之一;
图7为本发明实施例提供的一种终端的结构示意图之二;
图8为本发明实施例提供的一种基站的结构示意图之二。
具体实施方式
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,a和/或b,可以表示:单独存在a,同时存在a和b,单独存在b这三种情况。
本发明实施例的说明书和权利要求书中的术语“第一”和“第二”等是用于区别不同的对象,而不是用于描述对象的特定顺序。例如,第一配置信息和第二配置信息等是用于区别不同的配置信息,而不是用于描述配置信息的特定顺序。
在本发明实施例中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本发明实施例中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念。
在本发明实施例的描述中,除非另有说明,“多个”的含义是指两个或两个以上。例如,多个处理单元是指两个或两个以上的处理单元;多个系统是指两个或两个以上的系统。
本发明实施例提供的上行信号序列生成方法基站、和终端可以应用于无线通信系统中。该无线通信系统可以为采用第五代(5thgeneration,5g)移动通信技术的系统(以下均简称为5g系统),参考图1,为本发明实施例提供的一种无线通信系统的架构示意图。如图1所示,该无线通信系统可以包括网络设备10和ue11,ue11可以与网络设备10通信。在实际应用中上述各个设备之间的连接可以为无线连接,为了方便直观地表示各个设备之间的连接关系,图1中采用实线示意。
需要说明的是,上述通信系统可以包括多个ue,网络设备和可以与多个ue通信(传输信令或传输数据)。
本发明实施例提供的网络设备可以为基站,该网络设备可以为通常所用的基站,也可以为演进型基站(evolvednodebasestation,enb),还可以为5g系统中的网络设备(例如下一代基站(nextgenerationnodebasestation,gnb)或发送和接收点(transmissionandreceptionpoint,trp))等设备。示例性的,本发明实施例以通常所用的基站为例,介绍网络设备的硬件结构。下面结合图2具体介绍本发明实施例提供的基站的各个构成部件。如图2所示,本发明实施例提供的基站可以包括:20部分以及21部分。20部分主要用于射频信号的收发以及射频信号与基带信号的转换;21部分主要用于基带处理,对基站进行控制等。20部分通常可以称为收发单元、收发机、收发电路、或者收发器等。21部分通常是基站的控制中心,通常可以称为处理单元,用于控制基站执行上述图2中关于基站(即服务基站)所执行的步骤。具体可参见上述相关部分的描述。
20部分的收发单元,也可以称为收发机,或收发器等,其包括天线和射频单元,其中射频单元主要用于进行射频处理。可选的,可以将20部分中用于实现接收功能的器件视为接收单元,将用于实现发送功能的器件视为发送单元,即20部分包括接收单元和发送单元。接收单元也可以称为接收机、接收器、或接收电路等,发送单元可以称为发射机、发射器或者发射电路等。
21部分可以包括一个或多个单板,每个单板可以包括一个或多个处理器和一个或多个存储器,处理器用于读取和执行存储器中的程序以实现基带处理功能以及对基站的控制。若存在多个单板,各个单板之间可以互联以增加处理能力。作为一中可选的实施方式,也可以是多个单板共用一个或多个处理器,或者是多个单板共用一个或多个存储器,或者是多个单板同时共用一个或多个处理器。其中,存储器和处理器可以是集成在一起的,也可以是独立设置的。在一些实施例中,20部分和21部分可以是集成在一起的,也可以是独立设置的。另外,21部分中的全部功能可以集成在一个芯片中实现,也可以部分功能集成在一个芯片中实现另外一部分功能集成在其他一个或多个芯片中实现,本申请对此不进行限定。
本发明实施例提供的ue可以为手机、平板电脑、笔记本电脑、超级移动个人计算机(ultra-mobilepersonalcomputer,umpc)、上网本或者个人数字助理(personaldigitalassistant,pda)等。
示例性的,本发明实施例以ue为手机为例,介绍ue的硬件结构。下面结合图3具体介绍本发明实施例提供的手机的各个构成部件。如图3所示,本发明实施例提供的手机包括:处理器30、射频(radiofrequency,rf)电路31、电源32、存储器33、输入单元34、显示单元35以及音频电路36等部件。本领域技术人员可以理解,图3中示出的手机的结构并不构成对手机的限定,其可以包括比如图3所示的部件更多或更少的部件,或者可以组合如图3所示的部件中的某些部件,或者可以与如图3所示的部件布置不同。
处理器30是手机的控制中心,利用各种接口和线路连接整个手机的各个部分。通过运行或执行存储在存储器33内的软件程序和/或模块,以及调用存储在存储器33内的数据,执行手机的各种功能和处理数据,从而对手机进行整体监控。可选的,处理器30可包括一个或多个处理单元。可选的,处理器30可集成应用处理器和调制解调处理器,其中,应用处理器主要处理操作系统、用户界面和应用程序等;调制解调处理器主要处理无线通信。可以理解的是,上述调制解调处理器也可以为与处理器30单独存在的处理器。
rf电路31可用于在收发信息或通话过程中,接收和发送信号。例如,将基站的下行信息接收后,给处理器30处理;另外,将上行的数据发送给基站。通常,rf电路包括但不限于天线、至少一个放大器、收发信机、耦合器、低噪声放大器(lownoiseamplifier,lna)以及双工器等。此外,手机还可以通过rf电路31与网络中的其他设备实现无线通信。无线通信可以使用任一通信标准或协议,包括但不限于全球移动通讯系统(globalsystemofmobilecommunication,gsm)、通用分组无线服务(generalpacketradioservice,gprs)、码分多址(codedivisionmultipleaccess,cdma)、宽带码分多址(widebandcodedivisionmultipleaccess,wcdma)、lte、电子邮件以及短消息服务(shortmessagingservice,sms)等。
电源32可用于给手机的各个部件供电,电源32可以为电池。可选的,电源可以通过电源管理系统与处理器30逻辑相连,从而通过电源管理系统实现管理充电、放电、以及功耗管理等功能。
存储器33可用于存储软件程序和/或模块,处理器30通过运行存储在存储器33的软件程序和/或模块,从而执行手机的各种功能应用以及数据处理。存储器33可主要包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序(比如声音播放功能、图像播放功能等)等;存储数据区可存储根据手机的使用所创建的数据(比如音频数据、图像数据、电话本等)等。此外,存储器33可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件或其他易失性固态存储器件。
输入单元34可用于接收输入的数字或字符信息,以及产生与手机的用户设置以及功能控制有关的键信号输入。具体地,输入单元34可包括触摸屏341以及其他输入设备342。触摸屏341,也称为触摸面板,可收集用户在其上或附近的触摸操作(比如用户使用手指、触笔等任何适合的物体或附件在触摸屏341上或在触摸屏341附近的操作),并根据预先设定的程式驱动相应的连接装置。可选的,触摸屏341可包括触摸检测装置和触摸控制器两个部分。其中,触摸检测装置检测用户的触摸方位,并检测触摸操作带来的信号,将信号传送给触摸控制器;触摸控制器从触摸检测装置上接收触摸信息,并将它转换成触点坐标,再送给处理器30,并能接收处理器30发来的命令并加以执行。此外,可以采用电阻式、电容式、红外线以及表面声波等多种类型实现触摸屏341。其他输入设备342可以包括但不限于物理键盘、功能键(比如音量控制按键、电源开关按键等)、轨迹球、鼠标以及操作杆等中的一种或多种。
显示单元35可用于显示由用户输入的信息或提供给用户的信息以及手机的各种菜单。显示单元35可包括显示面板351。可选的,可以采用液晶显示器(liquidcrystaldisplay,lcd)、有机发光二极管(organiclight-emittingdiode,oled)等形式来配置显示面板351。进一步的,触摸屏341可覆盖显示面板351,当触摸屏341检测到在其上或附近的触摸操作后,传送给处理器30以确定触摸事件的类型,随后处理器30根据触摸事件的类型在显示面板351上提供相应的视觉输出。虽然在图3中,触摸屏341与显示面板351是作为两个独立的部件来实现手机的输入和输出功能,但是在某些实施例中,可以将触摸屏341与显示面板351集成而实现手机的输入和输出功能。
音频电路36、扬声器361和麦克风362,用于提供用户与手机之间的音频接口。一方面,音频电路36可将接收到的音频数据转换后的电信号,传输到扬声器361,由扬声器361转换为声音信号输出。另一方面,麦克风362将收集的声音信号转换为电信号,由音频电路36接收后转换为音频数据,再将音频数据通过处理器30输出至rf电路31以发送给比如另一手机,或者将音频数据通过处理器30输出至存储器33以便进一步处理。
可选的,如图3所示的手机还可以包括各种传感器。例如陀螺仪传感器、湿度计传感器、红外线传感器、磁力计传感器等,在此不再赘述。
可选的,如图3所示的手机还可以包括wi-fi模块、蓝牙模块等,在此不再赘述。
参见图4,图中示出了一种上行信号序列生成方法的流程图,该方法的执行主体为终端或基站,具体步骤如下:
步骤401、根据
步骤402、对相位
上述对相位
实施方式1
例如:u∈{0,1,...,29},下面介绍
可选地,第1组,所述上行信号基序列的
可选地,第2组,所述上行信号基序列的
可选地,第3组,所述上行信号基序列的
可选地,第4组,所述上行信号基序列的
可选地,第5组,所述上行信号基序列的
可选地,第6组,所述上行信号基序列的
可选地,第7组,所述上行信号基序列的
可选地,第8组,所述上行信号基序列的
可选地,第9组,所述上行信号基序列的
可选地,第10组,所述上行信号基序列的
可选地,第11组,所述上行信号基序列的
可选地,第12组,所述上行信号基序列的
可选地,第13组,所述上行信号基序列的
可选地,第14组,所述上行信号基序列的
可选地,第15组,所述上行信号基序列的
可选地,第16组,所述上行信号基序列的
可选地,第17组,所述上行信号基序列的
可选地,第18组,所述上行信号基序列的
可选地,第19组,所述上行信号基序列的
可选地,第20组,所述上行信号基序列的
可选地,第21组,所述上行信号基序列的
可选地,第22组,所述上行信号基序列的
可选地,第23组,所述上行信号基序列的
可选地,第24组,所述上行信号基序列的
可选地,第25组,所述上行信号基序列的
可选地,第26组,所述上行信号基序列的
可选地,第27组,所述上行信号基序列的
可选地,第28组,所述上行信号基序列的
可选地,第29组,所述上行信号基序列的
可选地,第30组,所述上行信号基序列的
第1到第30组作为长度为12的基序列的
表2:选取第1到30组
实施方式2:
例如:u∈{0,1,...,29},下面介绍
可选地,第1组,所述上行信号基序列的
可选地,第2组,所述上行信号基序列的
可选地,第3组,所述上行信号基序列的
可选地,第4组,所述上行信号基序列的
可选地,第5组,所述上行信号基序列的
可选地,第6组,所述上行信号基序列的
可选地,第7组,所述上行信号基序列的
可选地,第8组,所述上行信号基序列的
可选地,第9组,所述上行信号基序列的
可选地,第10组,所述上行信号基序列的
可选地,第11组,所述上行信号基序列的
可选地,第12组,所述上行信号基序列的
可选地,第13组,所述上行信号基序列的
可选地,第14组,所述上行信号基序列的
可选地,第15组,所述上行信号基序列的
可选地,第16组,所述上行信号基序列的
可选地,第17组,所述上行信号基序列的
可选地,第18组,所述上行信号基序列的
可选地,第19组,所述上行信号基序列的
可选地,第20组,所述上行信号基序列的
可选地,第21组,所述上行信号基序列的
可选地,第22组,所述上行信号基序列的
可选地,第23组,所述上行信号基序列的
可选地,第24组,所述上行信号基序列的的取值为:3,1,1,-1,3,
可选地,第25组,所述上行信号基序列的
可选地,第26组,所述上行信号基序列的
可选地,第27组,所述上行信号基序列的
可选地,第28组,所述上行信号基序列的
可选地,第29组,所述上行信号基序列的
可选地,第30组,所述上行信号基序列的
第1到第30组作为长度为12的基序列的
表3:选取第1到30组
这样,在本发明实施例中,针对上行信号基序列的产生提出新的相位取值组合,可以降低峰均功率比和序列间的相关性,提高信号传输性能和降低小区不同序列间干扰。
本发明实施例中还提供了一种终端,由于终端解决问题的原理与本发明实施例中上行信号序列生成方法相似,因此该终端的实施可以参见方法的实施,重复之处不再敷述。
参见图5,图中示出了一种终端的结构,该终端500包括:处理器501,所述处理器501用于根据
所述处理器501还用于对相位
上述对相位
实施方式1:
例如:u∈{0,1,...,29},下面介绍
可选地,第1组,所述上行信号基序列的
可选地,第2组,所述上行信号基序列的
可选地,第3组,所述上行信号基序列的
可选地,第4组,所述上行信号基序列的
可选地,第5组,所述上行信号基序列的
可选地,第6组,所述上行信号基序列的
可选地,第7组,所述上行信号基序列的
可选地,第8组,所述上行信号基序列的
可选地,第9组,所述上行信号基序列的
可选地,第10组,所述上行信号基序列的
可选地,第11组,所述上行信号基序列的
可选地,第12组,所述上行信号基序列的
可选地,第13组,所述上行信号基序列的
可选地,第14组,所述上行信号基序列的
可选地,第15组,所述上行信号基序列的
可选地,第16组,所述上行信号基序列的
可选地,第17组,所述上行信号基序列的
可选地,第18组,所述上行信号基序列的
可选地,第19组,所述上行信号基序列的
可选地,第20组,所述上行信号基序列的
可选地,第21组,所述上行信号基序列的
可选地,第22组,所述上行信号基序列的
可选地,第23组,所述上行信号基序列的
可选地,第24组,所述上行信号基序列的
可选地,第25组,所述上行信号基序列的
可选地,第26组,所述上行信号基序列的
可选地,第27组,所述上行信号基序列的
可选地,第28组,所述上行信号基序列的
可选地,第29组,所述上行信号基序列的
可选地,第30组,所述上行信号基序列的
实施方式2:
例如:u∈{0,1,...,29},下面介绍
可选地,第1组,所述上行信号基序列的
可选地,第2组,所述上行信号基序列的
可选地,第3组,所述上行信号基序列的
可选地,第4组,所述上行信号基序列的
可选地,第5组,所述上行信号基序列的
可选地,第6组,所述上行信号基序列的
可选地,第7组,所述上行信号基序列的
可选地,第8组,所述上行信号基序列的
可选地,第9组,所述上行信号基序列的
可选地,第10组,所述上行信号基序列的
可选地,第11组,所述上行信号基序列的
可选地,第12组,所述上行信号基序列的
可选地,第13组,所述上行信号基序列的
可选地,第14组,所述上行信号基序列的
可选地,第15组,所述上行信号基序列的
可选地,第16组,所述上行信号基序列的
可选地,第17组,所述上行信号基序列的
可选地,第18组,所述上行信号基序列的
可选地,第19组,所述上行信号基序列的
可选地,第20组,所述上行信号基序列的
可选地,第21组,所述上行信号基序列的
可选地,第22组,所述上行信号基序列的
可选地,第23组,所述上行信号基序列的
可选地,第24组,所述上行信号基序列的的取值为:3,1,1,-1,3,
可选地,第25组,所述上行信号基序列的
可选地,第26组,所述上行信号基序列的
可选地,第27组,所述上行信号基序列的
可选地,第28组,所述上行信号基序列的
可选地,第29组,所述上行信号基序列的
可选地,第30组,所述上行信号基序列的
本实施例提供的终端,可以执行上述方法实施例,其实现原理和技术效果类似,本实施例此处不再赘述。
本发明实施例中还提供了一种基站,由于基站解决问题的原理与本发明实施例中上行信号序列生成方法相似,因此该基站的实施可以参见方法的实施,重复之处不再敷述。
参见图6,图中示出了一种基站的结构,该基站600包括:处理器601,所述处理器601用于根据
所述处理器601还用于对相位
上述对相位
实施方式1
例如:u∈{0,1,...,29},下面介绍
可选地,第1组,所述上行信号基序列的
可选地,第2组,所述上行信号基序列的
可选地,第3组,所述上行信号基序列的
可选地,第4组,所述上行信号基序列的
可选地,第5组,所述上行信号基序列的
可选地,第6组,所述上行信号基序列的
可选地,第7组,所述上行信号基序列的
可选地,第8组,所述上行信号基序列的
可选地,第9组,所述上行信号基序列的
可选地,第10组,所述上行信号基序列的
可选地,第11组,所述上行信号基序列的
可选地,第12组,所述上行信号基序列的
可选地,第13组,所述上行信号基序列的
可选地,第14组,所述上行信号基序列的
可选地,第15组,所述上行信号基序列的
可选地,第16组,所述上行信号基序列的
可选地,第17组,所述上行信号基序列的
可选地,第18组,所述上行信号基序列的
可选地,第19组,所述上行信号基序列的
可选地,第20组,所述上行信号基序列的
可选地,第21组,所述上行信号基序列的
可选地,第22组,所述上行信号基序列的
可选地,第23组,所述上行信号基序列的
可选地,第24组,所述上行信号基序列的
可选地,第25组,所述上行信号基序列的
可选地,第26组,所述上行信号基序列的
可选地,第27组,所述上行信号基序列的
可选地,第28组,所述上行信号基序列的
可选地,第29组,所述上行信号基序列的
可选地,第30组,所述上行信号基序列的
实施方式2:
例如:u∈{0,1,...,29},下面介绍
可选地,第1组,所述上行信号基序列的
可选地,第2组,所述上行信号基序列的
可选地,第3组,所述上行信号基序列的
可选地,第4组,所述上行信号基序列的
可选地,第5组,所述上行信号基序列的
可选地,第6组,所述上行信号基序列的
可选地,第7组,所述上行信号基序列的
可选地,第8组,所述上行信号基序列的
可选地,第9组,所述上行信号基序列的
可选地,第10组,所述上行信号基序列的
可选地,第11组,所述上行信号基序列的
可选地,第12组,所述上行信号基序列的
可选地,第13组,所述上行信号基序列的
可选地,第14组,所述上行信号基序列的
可选地,第15组,所述上行信号基序列的
可选地,第16组,所述上行信号基序列的
可选地,第17组,所述上行信号基序列的
可选地,第18组,所述上行信号基序列的
可选地,第19组,所述上行信号基序列的
可选地,第20组,所述上行信号基序列的
可选地,第21组,所述上行信号基序列的
可选地,第22组,所述上行信号基序列的
可选地,第23组,所述上行信号基序列的
可选地,第24组,所述上行信号基序列的的取值为:3,1,1,-1,3,
可选地,第25组,所述上行信号基序列的
可选地,第26组,所述上行信号基序列的
可选地,第27组,所述上行信号基序列的
可选地,第28组,所述上行信号基序列的
可选地,第29组,所述上行信号基序列的
可选地,第30组,所述上行信号基序列的
本实施例提供的基站,可以执行上述方法实施例,其实现原理和技术效果类似,本实施例此处不再赘述。
如图7所示,图7所示的终端700包括:至少一个处理器701、存储器702、至少一个网络接口704和用户接口703。终端700中的各个组件通过总线系统705耦合在一起。可理解,总线系统705用于实现这些组件之间的连接通信。总线系统705除包括数据总线之外,还包括电源总线、控制总线和状态信号总线。但是为了清楚说明起见,在图7中将各种总线都标为总线系统705。
其中,用户接口703可以包括显示器、键盘或者点击设备(例如,鼠标,轨迹球(trackball)、触感板或者触摸屏等。
可以理解,本发明实施例中的存储器702可以是易失性存储器或非易失性存储器,或可包括易失性和非易失性存储器两者。其中,非易失性存储器可以是只读存储器(read-onlymemory,rom)、可编程只读存储器(programmablerom,prom)、可擦除可编程只读存储器(erasableprom,eprom)、电可擦除可编程只读存储器(electricallyeprom,eeprom)或闪存。易失性存储器可以是随机存取存储器(randomaccessmemory,ram),其用作外部高速缓存。通过示例性但不是限制性说明,许多形式的ram可用,例如静态随机存取存储器(staticram,sram)、动态随机存取存储器(dynamicram,dram)、同步动态随机存取存储器(synchronousdram,sdram)、双倍数据速率同步动态随机存取存储器(doubledataratesdram,ddrsdram)、增强型同步动态随机存取存储器(enhancedsdram,esdram)、同步连接动态随机存取存储器(synchlinkdram,sldram)和直接内存总线随机存取存储器(directrambusram,drram)。本发明实施例描述的系统和方法的存储器602旨在包括但不限于这些和任意其它适合类型的存储器。
在一些实施方式中,存储器702保存了如下的元素,可执行模块或者数据结构,或者他们的子集,或者他们的扩展集:操作系统7021和应用程序7022。
其中,操作系统7021,包含各种系统程序,例如框架层、核心库层、驱动层等,用于实现各种基础业务以及处理基于硬件的任务。应用程序7022,包含各种应用程序,例如媒体播放器(mediaplayer)、浏览器(browser)等,用于实现各种应用业务。实现本发明实施例方法的程序可以包含在应用程序7022中。
在本发明实施例中,通过调用存储器702保存的程序或指令,具体的,可以是应用程序7022中保存的程序或指令,执行时实现上行信号序列生成方法中的步骤。
上述本发明实施例揭示的方法可以应用于处理器701中,或者由处理器701实现。处理器701可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过处理器701中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理器701可以是通用处理器、数字信号处理器(digitalsignalprocessor,dsp)、专用集成电路(applicationspecificintegratedcircuit,asic)、现成可编程门阵列(fieldprogrammablegatearray,fpga)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本发明实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。结合本发明实施例所公开的方法的步骤可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于随机存储器,闪存、只读存储器,可编程只读存储器或者电可擦写可编程存储器、寄存器等本领域成熟的保存介质中。该保存介质位于存储器702,处理器701读取存储器702中的信息,结合其硬件完成上述方法的步骤。
本发明实施例提供一种基站,图8示出的是本发明实施例提供基站800的结构示意图。如图8所示,基站800包括:处理器801、收发机802、存储器803、用户接口804和总线接口。
其中,处理器801可以负责管理总线架构和通常的处理。存储器803可以存储处理器801在执行操作时所使用的数据。
本发明实施例中,基站800还可以包括:存储在存储器803上并可在处理器801上运行的计算机程序。计算机程序被处理器801、执行时实现如下步骤:根据
在图中,总线架构可以包括任意数量的互联的总线和桥,具体由处理器801代表的一个或多个处理器和存储器803代表的存储器的各种电路链接在一起。总线架构还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路链接在一起,这些都是本领域所公知的,因此,本发明实施例不再对其进行进一步描述。总线接口提供接口。收发机802可以是多个元件,即包括发送机和接收机,提供用于在传输介质上与各种其他装置通信的单元。针对不同的ue,用户接口804还可以是能够外接内接需要设备的接口,连接的设备包括但不限于小键盘、显示器、扬声器、麦克风、操纵杆等。
本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如上所述的上行信号序列生成方法中的步骤。
结合本发明公开内容所描述的方法或者算法的步骤可以硬件的方式来实现,也可以是由处理器执行软件指令的方式来实现。软件指令可以由相应的软件模块组成,软件模块可以被存放于ram、闪存、rom、eprom、eeprom、寄存器、硬盘、移动硬盘、只读光盘或者本领域熟知的任何其它形式的存储介质中。一种示例性的存储介质耦合至处理器,从而使处理器能够从该存储介质读取信息,且可向该存储介质写入信息。当然,存储介质也可以是处理器的组成部分。处理器和存储介质可以位于asic中。另外,该asic可以位于核心网接口设备中。当然,处理器和存储介质也可以作为分立组件存在于核心网接口设备中。
本领域技术人员应该可以意识到,在上述一个或多个示例中,本发明所描述的功能可以用硬件、软件、固件或它们的任意组合来实现。当使用软件实现时,可以将这些功能存储在计算机可读介质中或者作为计算机可读介质上的一个或多个指令或代码进行传输。计算机可读介质包括计算机存储介质和通信介质,其中通信介质包括便于从一个地方向另一个地方传送计算机程序的任何介质。存储介质可以是通用或专用计算机能够存取的任何可用介质。
以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的技术方案的基础之上,所做的任何修改、等同替换、改进等,均应包括在本发明的保护范围之内。
本领域内的技术人员应明白,本发明实施例可提供为方法、系统、或计算机程序产品。因此,本发明实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、cd-rom、光学存储器等)上实施的计算机程序产品的形式。
本发明实施例是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
显然,本领域的技术人员可以对本发明实施例进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明实施例的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。