在新无线电网络的短物理上行链路控制信道的制作方法

文档序号:14777294发布日期:2018-06-26 06:30阅读:164来源:国知局

本发明要求主张于2016年9月14日提出的编号为62/394,271的美国临时专利申请的优先权,该美国临时专利申请的全部内容在此一并加以参考。

技术领域

本发明是关于无线通信,更具体地,是关于用于新无线电(New Radio,NR)网络中的短(short)物理上行链路控制信道(Physical Uplink Control Channel,PUCCH)的组合编码设计。



背景技术:

除非此处指明,否则该章节所记载的方法并非后附权利要求的现有技术,且并非作为现有技术而包含于本章节。

在传统的长期演进无线通信网络中,PUCCH具有14个正交频分复用(Orthogonal Frequency Division Multiplexing,OFDM)符元(symbols)的长度。这意味着延迟可以有至少14个OFDM符元的长度。在NR无线通信网络中,可以采用一个符元长度与两个符元长度的短PUCCH,也存在长PUCCH的选项。由于PUCCH的长度从14个OFDM符元缩减到一到两个OFDM符元,因而缩短了延迟。此外,在多个自包含的(self-contained)子帧(subframes)中存在少量上行链路OFDM符元,以及该多个自我包含的子帧没有足够的OFDM符元来支持14个符元的PUCCH。



技术实现要素:

以下发明内容仅用于说明目的而非用以作出限定。换言之,提供以下发明内容以介绍此处所述的新颖及非显而易见的多种技术的多个概念、亮点、益处与优点。在以下详细说明中进一步说明了选择的多种实施方式。因此,以下发明内容并非用于标识所请求的实质内容的必要特征,也并非用于确定所请求的实质内容的范围。

考虑到与短PUCCH有关的多个优点,本申请提出了多种方式(schemes)和概念,提供了多种一个符元的PUCCH格式来实现NR网络中的短PUCCH。本申请所提出的多种机制和概念也提供了使用多个发送天线的PUCCH格式。另外,本申请所提出的多种方式和概念提供两个符元的PUCCH格式。

在一个方面,一种方法可以包括:UE的处理器配置包含一个或两个OFDM符元的短PUCCH。在配置该短PUCCH时,该方法可以包括:处理器确定待发送至无线通信网络的节点的上行链路控制信息(Uplink Control Information,UCI),其中UCI位于多个UCI状态中的一个之中。在配置该短PUCCH时,该方法也可以包括:该处理器从多个不同序列中选择一个序列,其中该多个不同序列中的每个代表该多个UCI状态中的一个。该方法可以进一步包括:该处理器在该短PUCCH中向该节点发送所选择的序列,无需参考信号(Reference Signal)。

在一个方面,一种方法可以包括:UE的处理器配置包含一个或两个OFDM符元的短PUCCH。在配置该短PUCCH时,该方法可以包括:该处理器使用第一序列来产生参考信号,并使用第二序列的调制(modulation)来产生UCI,其中,UCI作为多个UCI状态中的一个。在配置该短PUCCH时,该方法也可以包括:该处理器执行以下操作中的一个:(1)从多个不同序列中选择一个序列,其中,该多个不同序列中的每个代表多个UCI状态中的对应一个;或者(2)从多个不同调制方式中选择一个调制方式,其中该多个不同调制方式中的每个代表多个UCI状态中的对应一个。此外,该方法可以包括:处理器使用频分复用将所选择的序列或使用所选择的调制方式的UCI与RS一起在该短PUCCH中进行发送。

在一个方面,一种方法可以包括:UE的处理器配置包含一个或两个OFDM符元的短PUCCH。在配置该短PUCCH时,该方法可以包括:处理器使用第一序列产生RS,并使用第二序列的调制来产生UCI,其中该UCI作为多个UCI状态中的一个。在配置该短PUCCH时,该方法也可以包括:处理器执行以下操作中的一个:(1)从多个不同序列中选择一个序列,该多个不同序列中的每个代表多个UCI状态中的对应一个;或者(2)从多个不同调制方式中选择一个调制方式,该多个不同调制方式中的每个代表多个UCI状态中的对应一个。此外,该方法可以包括:处理使用码分复用将所选择的序列或使用所选择的调制方式的UCI与该RS一起在短PUCCH中进行发送。

值得指出的是,尽管此处所提供的说明可以处于诸如长期演进(LTE)、高阶LTE(LTE-Advanced,LTE-A)、专业高阶LTE(LTE-Advanced Pro)、5G、新无线电(New Radio,NR)与物联网(Internet-of-Things,IoT)等某些无线电存取技术、网络及网络拓扑的背景下,本申请所提出的多种概念、方式及其任意变形或衍生可以实施为其他类型的无线电存取技术、网络及网络拓扑。因此,本申请的范围并不仅限于此处所述的多个实施例。

附图说明

本申请所包括的多个附图用于为本申请提供进一步的理解,被并入并构成本申请的一部分。该多个附图用于说明本发明的多个实施例,并与说明书一起,用于解释本申请的基本原则。应当了解,为了清楚说明本发明的概念,附图所示的一些组件有可能与其在实际实施中的尺寸不成比例,因此不必严格依照附图中的尺寸。

图1为根据本发明一实施例的示例设计与示例场景的示意图。

图2为根据本发明一实施例的示例设计与多个实例场景的示意图。

图3为根据本发明一实施例的示例设计与示例场景的示意图。

图4为根据本发明一实施例的示例设计与示例场景的示意图。

图5为根据本发明一实施例的示例设计与示例场景的示意图。

图6为根据本发明一实施例的多个示例场景的示意图。

图7为根据本发明一实施例的示例系统的方块示意图。

图8为根据本发明一实施例的示例操作的流程图。

图9为根据本发明一实施例的示例操作的流程图。

图10为根据本发明一实施例的示例操作的流程图。

具体实施方式

此处将说明本申请所要求保护的实质内容的详细的多个实施例及实施方式。然而,应当理解,此处所述的多个实施例及实施方式仅为所要求保护内容的示意,这些内容可以体现为多种形式。然而,本说明书可以体现为多种不同的形式,不应仅限于此处所述的特定实施例及实施方式。此处提供这些实施例及实施方式,以便向本领域技术人员全面、完整地描述本发明并具体阐述本申请的范围。在以下说明中,有可能省略了本领域已知的特征与技术,以避免对本申请所提供的多个实施例及实施方式的不必要模糊。

概述

通常,短PUCCH的目标是发送UCI,UCI可以包括确认(Acknowledgements,ACK),否认(Negative Acknowledgement,NACK)及调度请求(Scheduling Requests,SR)。ACK、NACK和SR可以同时进行发送,或者可替代地,分别进行发送。相应地,UCI可以包括只有ACK/NACK,只有SR,或者ACK/NACK和SR。ACK/NACK和SR可以确定被调制的一个或多个符元,一个或多个基础序列,一个或多个循环移位,及一个或多个资源块(Resource Block,RB),其中,PUCCH在该一个或多个RB中进行发送。

一个符元的PUCCH格式

在根据本申请所提出的多种方式下,所提出的一个符元的PUCCH格式的第一种格式在此称为无RS的序列选择。在该PUCCH格式中,UCI可以确定在不发送RS情况下用以进行发送的序列。此外,UCI可以确定以下信息:基础序列γ,循环移位α,用以发送PUCCH的RB M。

根据本发明,循环移位序列可以根据α产生如下:

在此,指一个RB中的子载波的数量。

在RB中的发送信号可以表达如下:

x=γ⊙d

在此,为一基础序列,以及⊙代表元素的乘积(elementwise product)。然后,发送信号x可以被放入RB集合M中的所有RB中。

图1为根据本发明一实施例的示例设计100与示例场景150的示意图。图1的部分(A)显示示例设计100,以及图1的部分(B)显示示例场景150,示例场景150为发送信号x如何被放入RB集合M中的所有RB之中。

请参考图1,在示例设计100中,ACK/NACK和SR的信息可以作为用于循环移位选择的输入(以提供α)、基础序列选择的输入(以提供γ)及RB选择的输入(以提供M)。使用α作为循环移位序列的输入,结果d与γ一起,用作基础序列循环移位的输入,以提供发送信号x。然后,发送信号x可以被放入RB集合M,使用示例场景150所示的RB分配。

在所提出的方式下,基础序列γ可以是独立于UCI,并可以由基站(例如,eNB、gNB或发送和接收点(Transmit-and-Receive Point,TRP))来配置。循环移位α可以使用ACK/NACK来确定,其中,α0可以由基站所配置。

在两个位的ACK/NACK的情况下,循环移位α可以表达如下:

可替代地,对于两个位的ACK/NACK,循环移位α可以表达如下:

在一个位的ACK/NACK的情形下,循环移位α可以表达如下:

可替代地,对于一个位的ACK/NACK,循环移位α可以表达如下:

RB集合M={nRB}可以确定如下:

在此,nRB可以由基站来配置。

在所提出的多种方式下,基础序列γ可以独立于UCI并可以由基站来配置。

在两个位的ACK/NACK的情形下,循环移位α可以表达如下:

在此,γ0,γ1,γ2和γ3可以由基站进行配置。

在一个位的ACK/NACK的情形下,循环移位α可以表达如下:

循环移位α可以独立于UCI,并可以由基站进行配置。RB集合M={nRB}可以确定如下:

在此,nRB可以由基站进行配置。

在所提出的方式下,根据用于指示/代表ACK/NACK信息的多个实际位,用于指示或者代表ACK/NACK信息及/或SR信息的UCI的部分可以是多个状态中的一个。举例而言,对于两个位的ACK/NACK,用于指示或代表ACK/NACK信息的UCI的部分可以是四种状态中的一个,这四种状态对应于四种可能性ACK/NACK=(0,0),(0,1),(1,0)或(1,1)。作为另一实施例,对于一个位的ACK/NACK,用于指示或者代表ACK/NACK信息的UCI的部分可以是两种状态中的一个,这两种状态对应于两种可能性组合ACK/NACK=(0)或(1)。类似地,用于指示或代表SR信息的UCI的部分可以是两种状态中的一个,这两种状态对应于两种可能性SR=0或1。

在所提出的方式下,UCI的多个状态中的每个(例如,用于指示或者代表ACK/NACK信息或SR信息的UCI的部分)可以使用多个序列中的对应序列来表示,该多个序列彼此不同。当在短PUCCH中发送UCI时,对应于UCI的给定状态的序列可以代替实际的UCI信息进行发送。因此,根据本发明,可以从不同序列中选择对应于UCI的给定状态的序列,以用于在短PUCCH中的UCI的传输。在从该多个不同序列中选择序列时,可以产生基础序列,然后对该基础序列执行对应的循环移位,以产生该多个不同序列的每个序列,以便不同循环移位用于产生该多个不同序列。可替代地,在从不同序列中选择序列时,可以产生多个基础序列,并可以对多个基础序列中的每个执行相同的循环移位,以产生该多个不同序列中的对应序列。可替代地或另外地,在从不同序列中选择序列时,可以确定该多个不同序列的每个序列的对应的峰值对平均功率比(Peak-to-Average-Power-Ratio,PAPR)。然后,可以从该多个不同序列中选择对应PAPR低于第一阈值(例如,低阈值)以及一个或多个互相关(cross-correlation)特性优于第二阈值(例如,高阈值)的一个序列,以便选择具有低PAPR和较佳互相关特性的序列。

在所提出的方式下,不同的序列可以包括一个或多个恒定幅度零自相关序列(Constant Amplitude Zero Auto Correlation,CAZAC)序列,一个或多个Zadoff-Chu序列,一个或多个计算机产生的序列,或其任意组合。可替代地或者额外地,不同的序列可以实施为在不同的物理资源块(Physical Resource Block,PRB)中使用相同的序列或者在不同的PRB中使用不同的序列。

在所提出的多种方式下,当PUCCH为两个符元的PUCCH格式时,所选择的序列可以使用跳频(frequency hopping)或正交迭加码(Orthogonal Cover Code,OCC)来在短PUCCH上发送。此外,当通过多个天线发送时,UE可以使用不同的循环移位、不同的基础序列、不同的PRB或其任意组合来通过多个天线在短PUCCH中发送所选择的序列。

在根据本发明所提出的多种方式下,所提出的一个符元的PUCCH格式的第二种格式在此称为RS和UCI序列的频分复用(Frequency Division Multiplexing,FDM)。在此PUCCH格式中,UCI和RS可以进行发送。此外,UCI和RS可以在相同的RB中进行发送,并使用FDM进行复用。

US和UCI可以使用如下相同的循环移位:

在此,α可以是循环移位的参数。

使用作为基础序列,RS和UCI的发送信号可以表达如下:

xRS=d⊙γ

xUCI=(d⊙γ)s

在此,s可以是根据多个ACK/NACK位进行调制的正交调幅(Quadrature Amplitude Modulation,QAM)符元。使用RS和UCI序列的FDM,xRS和xUCI可以在使用FDM的相同RB的不同子载波中进行发送。

图2为根据本发明一实施例的示例设计200及示例场景250和280的示意图。图2的部分(A)显示示例设计200,以及图2的部分(B)显示RB分配和RB选择的示例场景250和280。

请参考图2,在示例设计200中,ACK/NACK可以被用作QAM调制的输入以提供符元s,作为输入以经由相移的基础序列(phase-shifted base sequence)来产生发送信号xUCI。信号xUCI和xRS中的每个可以被分配给每个RB内的多个资源单元(Resource Element,RE),如示例场景250所示。然后,多个调度请求可以用于RB选择以提供M,其中,M可以用于RB分配,如示例场景280所示。

在图2所示的实施例中,SR用于确定RB集合M,以及ACK/NACK用于确定符元s。此外,基础序列γ是固定的,以及循环移位α是固定的。此外,值得注意的是,SR和ACK可以联合用于确定以下参数:RB集合M、基础序列γ以及循环移位α。

对于RS和UCI序列的FDM,RS可以使用第一序列来产生,以及UCI可以使用第二序列的调制(或者第二序列与调制的乘积)来产生。UCI可以位于多个UCI状态中的一个之中。可以从多个不同序列中选择一个序列,其中该多个不同序列中的每个代表多个UCI状态中的对应一个。可替代地,可以从多个不同调制方式中选择一个调制方式,其中多个不同调制方式中的每个代表多个不同UCI状态中的对应一个。然后,可以使用FDM将所选择的序列或使用所选择的调制方式的UCI与RS一起在短PUCCH上进行发送。

在根据本发明所提出的多种方式下,所提出的一个符元的PUCCH格式的第三种格式在此称为RS和UCI序列的码分复用(Code Division Multiplexing,CDM)。在此PUCCH格式中,可以同时发送UCI和RS。此外,UCI和RS可以在相同的RB中使用FDM进行复用来发送。

RS和UCI可以分别具有如下不同的移位:

使用γ作为基础序列,RS和UCI的发送信号可以表达如下:

xRS=dRS⊙γ

xUCI=(dUCI⊙γ)s

在此,s可以是根据多个ACK/NACK位进行调制的QAM符元,以及xRS和xUCI可以使用CDM在相同的RB中进行发送。

图3为根据本发明一实施例的示例设计300和示例场景350的示意图。图3的部分(A)显示示例设计300,图3的部分(B)显示RB分配的示例场景350。

请参考图3,在示例设计300中,ACK/NACK的信息可以用作QAM调制的输入,以提供符元s作为输入以经由相移的基础序列来产生发送信号xRS。信号xUCI和xRS可以使用加法被加在一起以用于RB分配。然后,调度请求可以用于RB选择以提供M,M可以用于RB分配,如示例场景350所示。

可替代地,PUCCH也可以占用多个RB。为了简化,以下实施例假设以两个RB为背景,尽管该概念可以被允许多个实施例,在该多个实施例中PUCCH占用多于两个RB。作为举例,使用γ作为基础序列,RS和UCI的发送信号可以包括在第一RB中的第一发送信号和在第二RB中的第二发送信号。

第一RB中的第一发送信号可以表达如下:

xRS=dRS⊙γ

在第二RB中的第二发送信号可以表达如下:

xRS=-dRS⊙γ

对于RS和UCI序列的CDM,RS可以使用第一序列来产生,以及UCI可以使用第二序列的调制(或者第二序列与该调制的乘积)来产生。UCI可以位于多个UCI状态中的一个之中。可以从多个不同序列中选择一个序列,其中该多个不同序列中的每个代表多个UCI状态中的对应的一个。可替代地,可以从多个不同调制方式中选择一个调制方式,其中该多个不同调制方式中的每个代表多个UCI状态中的对应的一个。然后,可以使用CDM将所选择的序列或使用所选择的调制方式的UCI与RS一起在短PUCCH中进行发送。

图4为根据本发明一实施例的示例设计400与示例场景450的示意图。图4的部分(A)显示示例设计400,以及图4的部分(B)显示RB分配的示例场景450。

请参考图4,在示例设计400中,ACK/NACK的信息可以用作QAM调制的输入,以提供符元s作为输入以经由相移的基础序列产生发送信号xdata。参考信号也可以用作输入以经由相移的基础序列来产生发送信号xRS。第一RB中的第一发送信号可以使用加法将信号xUCI和xRS相加来产生,以用于RB分配。第二RB中的第二发送信号可以使用加法将信号xUCI和xRS相加来产生,以用于RB分配。然后,调度请求可以用于RB选择以提供M,M可以用于第一发送信号和第二发送信号的RB分配,如示例场景450所示。

在图4所示的示例中,SR用于确定RB集合M,ACK/NACK用于确定符元s。此外,基础序列γ是固定的,以及循环移位序列dRS和dUCI是固定的。此外,值得注意的是,SR和ACK可以联合用于确定以下参数:RB集合M,符元s,基础序列γ,以及循环移位序列dRS和dUCI。

使用多个发送天线的PUCCH格式

在根据本发明所提出的多种方式下,使用多个发送天线的PUCCH可以被设计为一种方式:满足两个准则。第一个准则为:用于使用多个发送天线的PUCCH的操作类似于使用一个发送天线的PUCCH的操作。第二个准则为:在不同天线上的信号使用不同值的基础序列γ,循环移位α和RB集合M来产生。

关于在无RS情况下的序列选择(一个符元的PUCCH格式),对于每个发送天线,t=0,1,…NT–1,UCI可以确定以下信息:基础序列γt,循环移位αt,以及一个或多个RB索引Mt,其中,PUCCH在该一个或多个RB索引中发送。

在所提出的多种方式下,循环移位序列dt可以根据αt来产生。天线t的发送信号可以表达如下:

xt=γt⊙dt

在此,为基础序列,以及⊙表示元素的乘积。发送信号xt可以放入RB集合Mt中的所有RB中。

图5为根据本发明一实施例的示例设计500和示例场景550的示意图。图5的部分(A)显示示例设计500,以及图5的部分(B)显示示例场景550,在示例场景550中显示发送信号xt如何放入RB集合Mt中的所有RB中。

请参考图5,在示例设计500中,ACK/NACK与SR的信息可以用作循环移位选择的输入(以提供αt)、基础序列选择的输入(以提供γt)及RB选择的输入(以提供Mt)。利用示例场景550所示的RB分配,使用αt和γt作为基础序列循环移位的输入,输入可以是发送信号xt。然后,发送信号xt可以放入RB集合Mt中。

两个符元的PUCCH格式

在根据本发明所提出的多种方式下,两个符元的PUCCH可以使用以上关于一个符元的PUCCH的多种方式和概念来进行设计,并使用OCC和跳频中的任意一种。利用OCC,UE可以被分配予OCC以产生在第一OFDM符元与第二OFDM符元中的两个符元的PUCCH信号。利用跳频,UE可以在第一OFDM符元中的一个或多个RB以及第二OFDM符元中的一个或多个其它RB中发送两个符元的PUCCH。

关于在没有RS并使用OCC情况下的序列选择,UCI可以确定在不发送RS情况下要发送的序列。此外,UCI可以确定以下信息:基础序列γ,循环移位α,以及一个或多个RB索引M,在该一个或多个RB索引中发送PUCCH。另外,UE可以被基站(例如,eNB,gNB或TRP)分配予一OCC(ω0或ω1),如下所示:

在所提出的多种方式下,循环移位序列可以根据α产生如下:

在此,为RB中的多个子载波的数量。在一个RB和一个OFDM符元中的发送信号可以表达如下:

x=γ⊙d

在此,为基础序列,以及⊙代表元素的乘积。

此外,OCC可以用于产生在一个RB和两个OFDM符元中的发送信号,表达如下:

在此,ωn为基站所分配的OCC。发送信号x可以放入RB集合M中的所有RB之中。

关于在没有RS并使用跳频情况下的序列选择,跳频可以在至少两种方式上与OCC不同。首先,有可能在跳频中没有被分配的OCC。其次,在跳频中,UCI可以确定RB集合M0用于符元0以及RB集合M1用于符元1。

图6为根据本发明一实施例的示例场景600和示例场景650的示意图。图6的部分(A)显示向RB集合M分配两个OFDM符元的示例场景600。图6的部分(B)显示使用跳频进行序列选择的示例场景650。

实施方式说明

图7为根据本发明一实施例的具有至少一示例装置710和示例装置720的示例系统700的示意图。装置710和装置720中的每个可以执行多种功能以实现与NR网络中的短PUCCH有关的此处所述多种方法、技术、操作及方法,包括如上所述与图1至图6有关的上述多种方式、概念及实施例,以及以下所述的操作800、900和1000。

装置710与装置720中的每个可以是电子装置的一部分,该电子装置可以是基站(Base Station,BS)或用户设备(User Equipment,UE),例如便携式或移动装置、可穿戴式装置、无线通信装置或计算机装置。例如,装置710和装置720中的每个可以实施为智能电话、智能手表、个人数字助理、数字相机或诸如平板计算机、膝上型电脑或笔记本电脑的计算机装置。装置710和装置720也可以是机器型装置的一部分,机器型装置可以是物联网(IoT)装置,例如非移动或固定装置、家用装置、有线通信装置或计算机装置等。举例而言,装置710和装置720中的每个可以实施为智能调温器、智能冰箱、智能门锁、无线扬声器或家庭控制中心。当实施于BS之中或者实施为BS时,装置710及/或装置720可以实施于长期演进(LTE)网络、高阶LTE网络(LTE-Advanced,LTE-A)或专业高阶LTE(LTE-Advanced Pro)网络中的演进型B节点(eNodeB,eNB)中,或者5G网络、NR网络或IoT网络中的gNB或发送接收点(Transmit-and-Receive Point,TRP)。

在一些实施例中,装置710和装置720中的每个可以实施为一个或多个集成电路(Integrated-Circuit,IC)芯片的格式,例如但不仅限于,一个或多个单核处理器、一个或多个多核处理器或一个或多个复杂指令集计算(Complex-Instruction-Set-Computing,CISC)处理器。在与图1至图6有关的上述多种方法中,装置710与装置720中的每个可以实施于BS或UE之中或者实施为BS或UE。装置710和装置720可以进一步包括与本申请所提出的方法无关的一个或多个其它组件(例如,内部供应电源、显示设备及/或用户接口装置),以及,因此,简洁起见,装置710和装置720中的此类组件并未显示于图7中,也没有作为关注点在下文进行说明。

在一方面,处理器712和处理器722中的每个可以实施为一个或多个单核处理器、一个或多个多核处理器或一个或多个CISC处理器的形式。换言之,即便单数形式的“一处理器”在此处指处理器712与处理器722,然而在根据本发明,处理器712与处理器722中的每个可以在一些实施方式中包括多个处理器以及在另一些实施方式中包括单个处理器。在另一方面,处理器712与处理器722中的每个可以实施为具有多个电子组件的硬件(以及,可选择的,固件)的形式,这里的硬件可以包括但不仅限于,一个或多个晶体管、一个或多个二极管、一个或多个电容、一个或多个电阻、一个或多个电感、一个或多个忆阻器(memristors)及/或一个或多个变容器(varactors),该一个或多个变容器可以配置并安排用于实现根据本申请的特定目的。换言之,在至少一些实施方式中,处理器712与处理器722中的每个为专门被设计、安排并配置用于执行包括根据本发明多个实施例的与NR网络中的短PUCCH有关的特定任务的专用机器。

在一些实施例中,装置710也可以包括耦接于处理器712的收发器716。收发器716可以能够无线发送和接收数据、信息及/或信号。在一些实施方式中,装置720也可以包括耦接于处理器722的收发器726。收发器726可以包括能够无线发送和接收数据、信息及/或信号的收发器。

在一些实施例中,装置710可以进一步包括耦接于处理器712的存储器714,且存储器714能够被处理器712所存取并在其中储存数据。在一些实施例中,装置720可以进一步包括耦接于处理器722的以集体724,且存储器724能够被处理器722所存取并在其中储存数据。存储器714和存储器724中的每个可以包括随机存取存储器(RAM)类型,例如动态RAM(Dynamic RAM,DRAM),静态RAM(Static RAM,SRAM),闸流器RAM(Thyristor RAM,T-RAM)及/或零电容RAM(Zero-capacitor RAM,Z-RAM)。可选择地或额外地,存储器714和存储器724中的每个可以包括只读存储器(ROM)类型,诸如遮盖式(mask)ROM、可程序化ROM(PROM)可擦除可程序化ROM(EPROM)及/或电可擦除可程序化ROM(EEPROM)。可替代地或额外地,存储器714和存储器724中的每个可以包括非挥发性随机存取存储器(Non-Volatile RAM,NVRAM),例如闪存、固态(solid-state)存储器、铁电RAM(Ferroelectric RAM,FeRAM)、磁阻式RAM(Magnetoresistive RAM,MRAM)及/或相变存储器(Phase-Change Memory)。

为了简洁及避免冗余,装置710和装置720的多种功能、能力及操作的详细说明以有关操作800、900和1000的方式提供如下。

图8为根据本发明一实施例的示例操作800的示意图。操作800可以显示实施所提出的多个概念与方式的一个方面,例如,与图1至图7有关的上述多个方式、概念及实施例中的一个或多个。更具体地,操作800可以代表与NR网络中的短PUCCH有关的所提出的多种概念与方式的一个方面。举例而言,操作800可以是用于NR网络中的短PUCCH的上述所提出的多种方式、概念与实施例的部分或全部的一示例实施方式。操作800可以包括方块810和820中的一个或多个所显示一个或多个操作、步骤或功能。尽管显示为分离的方块,根据所需的实施方式,操作800的多个方块可以被划分为额外的方块、组合为更少的方块或者进行省略。此外,操作800的多个方块/子方块可以按照图8所示的顺序来执行,或者可替代地,使用不同的顺序来执行。操作800的多个方块/子方块可以迭代(iteratively)执行。操作800可以由装置710及/或装置720以及多种变形来实施,或者实施于装置710及/或装置720以及多种变形内。仅用于说明目的而非限制本发明的范围,操作800在下文以装置710为UE且装置720为无线通信网络(例如,NR网络)中的网络节点的背景来进行说明。操作800可以从方块810开始。

在步骤810中,操作800可以包括:作为UE的装置710的处理器712配置包含一个或两个OFDM符元的短PUCCH(例如,短PUCCH为上述的一个符元格式或两个符元格式)。在配置该短PUCCH时,操作800可以包括:处理器712从多个不同序列中选择一序列,该多个序列中的每个代表对应的UCI。操作800可以从步骤810前进至步骤820。

在步骤820中,操作800可以包括:处理器712经由收发器712在短PUCCH上向装置720发送所选择的序列。在一些实施例中,在短PUCCH上所选择的序列可以被发送至装置720,而没有RS,其中装置720作为无线通信网络的网络节点。

在一些实施方式中,在从不同序列中选择该序列时,操作800可以包括:处理器712产生基础序列。另外,操作800可以包括:处理器712对该基础序列执行对应的循环移位以产生不同序列中的每个序列,以便不用的循环移位用于产生该不同的序列。

在一些实施方式中,在从该多个不同序列中选择该序列时,操作800可以包括:处理器712产生多个基础序列。此外,操作800可以包括:处理器712对多个基础序列中的每个执行相同的循环移位,以产生不同序列中的对应序列。

在一些实施方式中,该多个不同序列可以包括在不同PRB中的相同序列或在不同PRB中的不同序列。

在一些实施方式中,多个不同序列中的每个序列的对应PAPR可以低于第一阈值(例如,低阈值),或者该多个不同序列的每个序列的一个或多个互相关特性优于第二阈值(例如,高阈值),以便可以选择或者使用具有低PAPR和较好互相关特性的序列。此外,多个不同序列可以包括一个或多个CAZAC序列,一个或多个Zadoff-Chu序列,一个或多个计算机产生的序列,或其组合。

在一些实施方式中,PUCCH可以包括两个OFDM符元。在此情形下,在短PUCCH上发送所选择的序列时,操作800可以包括:处理器712使用跳频或者OCC来在短PUCCH上发送所选择的序列。

在一些实施方式中,在短PUCCH上发送所选择的序列时,操作800可以包括:处理器712使用不同的循环移位、不同基础序列、不同PRB或其组合通过多个天线在短PUCCH上发送所选择的序列。

图9为根据本发明一实施例的示例操作900的示意图。操作900可以代表实施所提出的多个概念与多个方式的一个方面,其中该多个概念与多个方式例如与图1至图7有关的上述多个方式、概念与实施例中的一个或多个。更具体地,操作900可以代表在NR网络中与短PUCCH有关的所提出的多个概念与方法的一方面。举例而言,操作900可以是用于NR网络中短PUCCH的上述所提出的多种方式、概念与实施例的部分或全部的一示例实施方式。操作900可以包括方块910和920中一个或多个以及子方块912和914所示一个或多个操作、步骤或功能。尽管显示为分离的方块,根据所需实施方式,操作900的多个方块可以被划分为额外的多个方块,组合为更少的方块,或者进行省略。此外,操作900的多个方块/子方块可以使用图9所示的顺序来执行,或者可替代地,使用不同的顺序来执行。操作900的多个方块/子方块可以迭代执行。操作900可以使用装置710及/或装置720以及多种变形来实施,或者实施于装置710及/或装置720及其多种变形之中。仅用于说明目的而非限制本发明的范围,操作900在下文以装置710为UE且装置720为无线通信网络(例如,NR网络)中的网络节点的背景进行说明。操作900可以从方块910开始。

在步骤910中,操作900可以包括:作为UE的装置710的处理器712配置包含一个或两个OFDM符元的短PUCCH(例如,短PUCCH为上述的一个符元格式或两个符元格式)。在配置该短PUCCH时,操作900可以包括:处理器712执行子方块912、914和916(或918)所代表的多个操作,下文将进行说明。操作900可以从步骤910前进行步骤920。

在步骤920中,操作900可以包括:处理器712使用FDM并经由收发器716将所选择的序列或使用所选择的调制方式的UCI在短PUCCH上与RS一起进行发送。

在步骤912中,操作900可以包括:处理器712使用第一序列产生UR。操作900可以从步骤912前进至步骤914。

在步骤914中,操作900可以包括:处理器712使用第二序列的调制(或第二序列与调制的乘积)来产生UCI。UCI可以位于多个UCI状态中的一个之中。操作900可以从步骤914前进至步骤916或918。

在步骤916中,操作900可以包括:处理器712从多个不同序列中选择一序列,其中该多个不同序列中的每个代表多个UCI状态中的对应一个。

在步骤918中,操作900可以包括:处理器712从多个不同调制方式中选择一调制方式,其中该多个不同调制方式中的每个代表多个UCI状态中的对应一个。

在一些实施方式中,在从多个不同序列中选择序列时,操作900可以包括:处理器712产生基础序列。另外,操作900可以包括:处理器712对基础序列执行对应的循环移位以产生该多个不同序列中的每个序列,以便不同的循环移位用于产生该多个不同序列。

在一些实施方式中,在从多个不同序列中选择该序列时,操作900可以包括:处理器712产生多个基础序列。此外,操作900可以包括:处理器712对多个基础序列中的每个执行相同的循环移位,以产生该多个不同序列中的对应序列。

在一些实施方式中,该多个不同序列可以包括在不同PRB中的相同序列或不同PRB中的不同序列。

在一些实施方式中,该多个不同序列中每个序列的对应PAPR有可能低于第一阈值(例如,低阈值),或者该多个不同序列中每个序列的一个或多个互相关特性优于第二阈值(例如,高阈值),以便具有低PAPR和较好互相关特性的序列可以被选择或使用。此外,该多个不同序列可以包括一个或多个CAZAC序列、一个或多个Zadoff-Chu序列、一个或多个计算机产生的序列或其组合。

在一些实施例中,PUCCH可以包括两个OFDM符元。在此情形下,在该短PUCCH上发送所选择的序列时,操作900可以包括:处理器712使用跳频或OCC在短PUCCH上发送所选择的序列。

在一些实施例中,在短PUCCH上发送所选择序列时,操作900可以包括:处理器712使用不同的循环移位、不同的基础序列、不同PRB或其组合通过多个天线在短PUCCH上发送所选择的序列。

图10为根据一实施例的示例操作1000。操作1000可以代表实施所提出的多个概念和多个方式的一个方面,这里所提出的多个概念和多个方式例如与图1至图7有关的上述多个方式、概念和实施例的一个或多个。更具体地,操作1000可以是一种用于NR网络中的短PUCCH的上述所提出的多种方式、多种概念和实施例的部分或全部的示例实施方式。操作1000可以包括方块1010和1020中的一个或多个及子方块1012和1014所示的一个或多个操作、步骤或功能。尽管显示为分离的方块,根据所需实施方式,操作1000的多个方块可以被划分为额外的方块、组合为更少方块或者进行省略。此外,操作1000的多个方块/子方块可以按照图10所示的顺序来执行,或者可替代地,使用不同的顺序来执行。操作1000的多个方块/子方块可以迭代执行。操作1000可以由装置710及/或装置720及其多种变形来实施,或者实施于装置710及/或装置720及其多种变形中。仅用于说明目的并非用于限制本发明的范围,操作1000在下文以装置710为UE且装置720为无线通信网络(例如,NR网络)中的网络节点的背景进行说明。操作1000可以从方块1010开始。

在步骤1010中,操作1000可以包括:作为UE的装置710的处理器712配置包括一个或两个OFDM符元的短PUCCH(例如,短PUCCH为上述的一个符元格式或两个符元格式)。在配置该短PUCCH时,操作1000可以包括:处理器712执行下文将要说明的子方块1012、1014和1016(或1018)所表示的多个操作。操作1000可以从步骤1010前进至步骤1020。

在步骤1020中,操作1000可以包括:处理器712使用CDM经由收发器716将所选择的序列或使用所选择的调制方式的UCI在短PUCCH上与RS一起进行发送。

在步骤1012中,操作1000可以包括:处理器712使用第一序列来产生UR。操作1000可以从步骤1012前进至步骤1014。

在步骤1014中,操作1000可以包括:处理器712使用第二序列的调制(或者第二序列与调制的乘积)来产生UCI。UCI可以位于多个UCI状态中的一个之中。操作1000可以从步骤1014前进至步骤1016或1018。

在步骤1016中,操作1000可以包括:处理器712从多个不同序列中选择一序列,该多个不同序列中的每个代表多个UCI状态中的对应一个。

在步骤1018中,操作1000可以包括:处理器712从多个不同调制方式中选择一个调制方式,该多个调制方式中的每个代表多个UCI状态中的对应一个。

在一些实施方式中,在从多个不同序列中选择该序列时,操作1000可以包括:处理器712产生基础序列。另外,操作1000可以包括:处理器712对基础序列执行对应的循环移位,以产生多个不同序列中的每个序列,以便不用的循环移位用于产生该多个不同序列。

在一些实施方式中,在从多个不同序列中选择该序列时,操作1000可以包括:处理器712产生多个基础序列。此外,操作1000可以包括:处理器712对该多个基础序列中的每个执行相同的循环移位,以产生该多个不同序列中的对应序列。

在一些实施例中,该多个不同序列可以包括在不同PRB中的相同序列或者在不同PRB中的不同序列。

在一些实施例中,多个不同序列中的每个序列的对应PAPR可以低于第一阈值(例如,低阈值),或者该多个不同序列的每个序列的一个或多个互相关特性优于第二阈值(例如,高阈值),以便具有低PAPR和较好互相关特性的序列可以被选择或使用。此外,该多个不同序列可以包括一个或多个CAZAC序列、一个或多个Zadoff-Chu序列、一个或多个计算机产生的序列或其任意组合。

在一些实施例中,PUCCH可以包括两个OFDM符元。在此情形下,在短PUCCH上发送所选择的序列时,操作1000可以包括:处理器712使用跳频或OCC在短PUCCH上发送所选择的序列。

在一些实施例中,在短PUCCH上发送所选择的序列时,操作1000可以包括:处理器712使用不同的循环移位、不同基础序列、不同PRB或其任意组合通过多个天线在该短PUCCH上发送所选择的序列。

补充说明

本发明所描述的主题间或示出不同的组件包含在其他不同的组件内或与其他不同的组件连接。应当理解的是,这样描述的架构仅仅是示例,并且实际上可用能够获取相同功能的许多其他架构实现。在概念意义上,用于实现相同功能的任何组件布置被有效地“关联”,从而实现期望的功能。因此,在此被组合以实现特定功能的任何两个组件可被视为彼此“相关联”,从而实现期望的功能,而与架构或中间组件无关。同样地,如此关联的任何两个组件也可以被视为彼此“可操作地连接”或“可操作地耦接”以实现期望的功能,并且能够如此关联的任何两个组件也可以被视为“可操作地耦接”,相互达成所需的功能。可操作地可耦合的具体示例包括但不限于物理上可配对的和/或物理上交互的组件和/或可无线交互和/或无线交互组件和/或逻辑交互和/或逻辑交互组件。

更进一步,关于本发明中基本上任何复数和/或单数术语的使用,本领域技术人员可以依据上下文和/或应用适当地将复数转化为单数和/或将单数转化为复数。为了清楚起见,这里可以明确地阐述各种单数/复数置换。

此外,本领域技术人员应当理解,通常,此处所使用的用语,特别是在后附的权利要求中所使用的用语,例如,后附的权利要求的文字,通常意图为“开放性”用语,例如,“包括/包含(including)”应当理解为“包括/包含但不仅限于”,用语“具有”应当理解为“具有至少”,用语“包括/包含(includes)”应当理解为“包括/包含但不仅限于”等。本领域技术人员应当进一步理解,若所引入的权利要求引述的一具体数量是有意图的,则这样的意图将在权利要求中明确记载,在没有这样的表述的情况下,不存在这样的意图。例如,为帮助理解,以下所附权利要求可以包含介绍性短语“至少一个”和“一个或复数个”的使用以引入权利要求引述。然而,这种短语的使用不应当被解释为暗示由不定冠词“a”或“an”的权利要求引述的提出将包含这种引入的权利要求引述的任何特定权利要求限制到仅包含一个这样的引述的方式,甚至当相同的权利要求包括介绍性短语“一个或复数个”或“至少一个”以及诸如“a”或“an”的不定冠词,例如“a”和/或“an”应当解释为意指“至少一个”或“一个或复数个”,对于引入用于权利要求引述的定冠词的使用也是如此。另外,本领域技术人员能够认识到,即使明确列举了具体数量的引入的权利要求,这样的列举应被解释为至少意味着所列举的数量,例如没有其他修饰语的单调引述“两个引述”,意指至少两个引述,或者两个或更复数个引述。此外,在一些示例中所使用类似于“A,B和C等中的至少一个”的惯例,通常这样的构造旨在于本领域技术人员能够理解所述惯例的含义,例如,“具有A,B和C中的至少一个的系统”将包括但不限于仅具有A,仅具有B,仅具有C,具有A和B,具有A和C,具有B和C,和/或具有A,B和C的系统。在一些示例中所使用类似于“A,B或C等中的至少一个”的惯例,通常这样的构造旨在本领域技术人员能够理解所述惯例,例如“具有A,B或C中的至少一个的系统”将包括但不限于仅具有A,仅具有B,具有C,具有A和B,具有A和C,具有B和C,和/或具有A,B和C的系统。本领域技术人员将进一步理解,在说明书,权利要求书或图式中,呈现两个或更复数个替代术语的任何分离的词和/或短语,实际上应理解为考虑可能包括术语中的一个,术语中的任一个或两个术语。例如,短语“A或B”将被理解为可能包括“A”或“B”或“A和B”。

从上文中,应当理解,在不脱离本发明之精神和范围内,此处可进行多种改变。相应地,此处所公开的多种实施方式并非用以限制本申请的范围,本申请的真实范围及精神当视后附的权利要求所界定者为准。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1