一种咪头录音有降噪功能的耳机的制作方法

文档序号:18186983发布日期:2019-07-17 05:24阅读:676来源:国知局
一种咪头录音有降噪功能的耳机的制作方法

本实用新型涉及耳机技术领域,具体为一种咪头录音有降噪功能的耳机。



背景技术:

耳机是一对转换单元,它接受媒体播放器或接收器所发出的电讯号,利用贴近耳朵的扬声器将其转化成可以听到的音波。

随着城市的噪音污染越来越严重,在室外使用普通耳机耳塞,只能提高音量来盖过噪音,这样一来不但不能享受美妙的音乐,对自己的听力也有很大的影响,而当前的耳机绝大多数带有录音咪头,但是咪头在录音的同时都会把环境噪音也同时录进去。在环境噪音较大和对录音品质要求较高的场合下,混在录音信号当中的环境噪音会对正常的声音信号产生很大的影响。



技术实现要素:

本实用新型针对上述现有技术存在的问题,提供一种咪头录音有降噪功能的耳机。

为实现以上目的,本实用新型通过以下技术方案予以实现一种咪头录音有降噪功能的耳机,包括录音主咪单元、噪音取样单元、电源单元,所述电源单元输出端分别和第一滤波单元、第二滤波单元、录音降噪主控单元、信号处理单元的电源输入端连接,所述噪音取样单元的环境噪音输出端和第一滤波单元的环境噪音输入端连接,所述第一滤波单元的环境噪音输出端和录音降噪主控单元的环境噪音输入端连接,所述录音主咪单元的录音信号输出端和第二滤波单元的录音信号输入端连接,所述第二滤波单元的录音信号输出端和录音降噪主控单元的录音信号输入端连接,所述录音降噪主控单元的输出端和信号处理单元的输入端连接,所述信号处理单元的输出端和扬声器的输入端连接。

进一步地:所述录音降噪主控单元包括主芯片U2、时钟电路、复位电路、存储电路,所述时钟电路对主芯片U2进行分频,所述复位电路用来控制主芯片U2进行复位功能,所述存储电路用来对主控芯片U2根据不同的外部参数需要配置不同的信号等级数据,把需要的数据存放在存储电路的芯片中,主控芯片U2在运行时自动读取存储电路的芯片中的数据进行运算。

进一步地:所述主芯片U2的第二引脚连接电阻R5一端,所述电阻R5的另一端连接电源单元的DVDD,所述主芯片U2的第七引脚连接电阻R8的一端,所述电阻R8的另一端连接电容C4的一端,所述电容C4的另一端接地,所述主芯片U2的第九引脚连接电容C20的一端,所述电容C20的另一端连接地,所述主芯片U2的第十引脚连接电阻R9的一端,所述电阻R9的另一端接电容C6的一端,所述主芯片U2的第十一引脚接电容C7的一端,所述主芯片U2的第十三引脚接电容C8的一端,所述主芯片U2的第十二引脚和所述电容C6的另一端、电容C7的另一端、电容C8的另一端均接地,所述主芯片U2的第十四引脚连接电源单元的AVDD,所述主芯片U2的第十五引脚连接电阻R10的一端,所述电阻R10的另一端连接电容C9的一端,所述电容C9的另一端接地,所述主芯片U2的第十七引脚连接电容C2的一端,所述电容C2的另一端接地,所述主芯片U2的第十八引脚连接电源单元的DVDD和电容C10的一端,所述电容C10的另一端接地,所述主芯片U2的第十九引脚连接电容C11的一端,所述电容C11的另一端接地,所述主芯片U2的第二十二引脚分别连接电阻R12的一端、电阻R13的一端,所述电阻R13的另一端和所述主芯片U2的第二十引脚、主芯片U2的第二十一引脚均接地,所述电阻R12的另一端连接电源单元的DVDD,所述主芯片U2的第二十七引脚连接电阻R6的一端,所述电阻R6的另一端连接电源单元的DVDD。

进一步地:所述复位电路包括芯片U3,所述芯片U3的第一引脚接地,所述芯片U3的第三引脚连接电源单元的DVDD,所述芯片U3的第二引脚连接上拉电阻R7的一端,所述上拉电阻R7的另一端接入所述主芯片U2的第二十二引脚。

进一步地:所述时钟电路包括芯片X1,所述芯片X1的第二引脚接地,所述芯片X1的第四引脚分别连接电源单元的DVDD、电容C12的一端,所述电容C12的另一端接地。

进一步地:所述存储电路包括存储芯片U4,所述存储芯片U4的第一引脚和第八引脚相连并连接电源单元的DVDD和电容C14的一端,所述电容C14的另一端连接地,所述存储芯片U4的第八引脚还连接电阻R11的一端,所述电阻R11的另一端分别连接存储芯片U4的第七引脚和电阻R15的一端,所述电阻R15的另一端连接地,所述存储芯片U4的第二引脚、第三引脚及第四引脚均连接地,所述存储芯片U4的第六引脚连接主芯片U2的第三十一引脚,所述存储芯片U4的第五引脚连接主芯片U2的第三十引脚。

进一步地:所述第一滤波单元的信号负和所述噪音取样单元的信号负相连,所述第一滤波单元的信号正和所述噪音取样单元的信号正相连,所述第一滤波单元包括电容C22,所述电容C22的一端连接信号负和电容C18的一端相连,所述电容C22的另一端连接信号正和磁珠L2的一端相连,所述磁珠L2的另一端分别连接电阻R1的一端和电容C16的一端,所述电容C16的另一端连接主芯片U2的第六引脚,所述电容C18的另一端分别连接电阻R1的另一端和电源单元的AVDD。

进一步地:所述第二滤波单元的信号负和所述录音主咪单元的信号负相连,所述第二滤波单元的信号正和所述录音主咪单元的信号正相连,所述第二滤波单元包括电容C23,所述电容C23的一端连接信号负和电容C19的一端相连,所述电容C23的另一端连接信号正和磁珠L3的一端相连,所述磁珠L3的另一端分别连接电阻R2的一端和电容C17的一端,所述电容C17的另一端连接主芯片U2的第十六引脚,所述电容C19的另一端分别连接电阻R2的另一端和电源单元的AVDD。

进一步地:所述电源单元包括芯片U1,所述芯片U1的第三引脚分别接电源+V和电容C1的一端,所述括芯片U1的第一引脚和电容C1的另一端均接地,所述芯片U1的第二引脚分别连接DVDD、磁珠L1的一端、电容C2的另一端,所述电容C2的另一端接地,所述磁珠L1的另一端分别连接AVDD和电容C3的一端,所述电容C3的另一端接地。

进一步地:所述信号处理单元包括芯片U5,所述芯片U5的第八引脚分别连接电容C13的一端、电容C26的一端、电源单元AVDD和电阻R16的一端,所述电容C13和电容C26并联且电容C13的另一端、电容C26的另一端均接地,所述电阻R16的另一端分别连接电阻R17的一端、电阻R20的一端、电容C25的一端,所述电阻R17和电容C25并联且电阻R17的另一端、电容C25的另一端均接地,所述电阻R20的另一端连接芯片U5的第三引脚,所述芯片U5的第三引脚连接电容C5的一端,所述电容C5的另一端连接主芯片U2的第八引脚,所述芯片U5的第一引脚分别连接电容C27的一端、电阻R18的一端,所述电容C27的另一端分别连接扬声器单元、电容C24的另一端,所述电容C24的另一端连接主芯片U2的第八引脚,所述电阻R18的另一端分别连接芯片U5的第二引脚、电阻R19的另一端,所述电阻R19的另一端连接电容C15的一端,所述电容C15的另一端接地,所述芯片U5的第四引脚接地。

本实用新型的有益效果:

以现有技术对比,一种咪头录音有降噪功能的耳机,录音信号和外部环境噪音经过咪头录音一起进入到录音降噪主控单元时,录音信号和外部环境噪音通过录音降噪主控单元的降噪处理,能有效降低环境噪音对录音信号的影响。

附图说明

图1为本实用新型原理框示意图;

图2为本实用新型电源单元的电路图;

图3为本实用新型第一滤波单元的电路图;

图4为本实用新型第二滤波单元的电路图;

图5为本实用新型主芯片U2与复位电路的电路图;

图6为本实用新型时钟电路的电路图;

图7为本实用新型存储电路的电路图;

图8为本实用新型信号处理单元的电路图。

具体实施方式

下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。

如图1所示,一种咪头录音有降噪功能的耳机,包括录音主咪单元、噪音取样单元、电源单元,所述电源单元输出端分别和第一滤波单元、第二滤波单元、录音降噪主控单元、信号处理单元的电源输入端连接,所述噪音取样单元的环境噪音输出端和第一滤波单元的环境噪音输入端连接,所述第一滤波单元的环境噪音输出端和录音降噪主控单元的环境噪音输入端连接,所述录音主咪单元的录音信号输出端和第二滤波单元的录音信号输入端连接,所述第二滤波单元的录音信号输出端和录音降噪主控单元的录音信号输入端连接,所述录音降噪主控单元的输出端和信号处理单元的输入端连接,所述信号处理单元的输出端和扬声器的输入端连接。

其中,电源单元用于分别为第一滤波单元、第二滤波单元、录音降噪主控单元、信号处理单元提供工作电压,所述噪音取样单元用于采集环境噪音,并把环境噪音输送给第一滤波单元,所述第一滤波单元对环境噪音处理输送给录音降噪主控单元,所述录音主咪单元负责录音信号的录入,并把录音信号输送给第二滤波单元,所述第二滤波单元把录音信号进行滤波处理,并把滤波处理后的录音信号输送给录音降噪主控单元,所述录音降噪主控单元对环境噪音和录音信号进行运算处理降噪,并把降噪后的信号输出到信号处理单元处理,所述信号处理单元把信号处理,使输出的信号符合耳机输出的音频信号,并把音频信号传送到扬声器输出单元。

在本实施列中,如图1和图2所示,电源单元用于分别为噪音取样单元、录音主咪单元、第一滤波单元、第二滤波单元、录音降噪主控单元、信号处理单元提供工作电压,电源单元包括芯片U1,所述芯片U1的第三引脚分别接电源+5V和电容C1的一端,所述括芯片U1的第一引脚和电容C1的另一端均接地,所述芯片U1的第二引脚分别连接DVDD3.3V、磁珠L1的一端、电容C2的另一端,所述电容C2的另一端接地,所述磁珠L1的另一端分别连接AVDD3.3V和电容C3的一端,所述电容C3的另一端接地,其中电源+5V连接有电容C1,电容C1连接地,DVDD3.3V连接电容C2,电容C2连接地,均为了有效滤除干扰电源稳定性的杂波,磁珠L1和电容C3组成LC高频滤波电路,防止高频信号的波形对电路造成影响。

如图3所示,噪音取样单元用于采集环境噪音,并把环境噪音输送给第一滤波单元,所述第一滤波单元对环境噪音进一步处理输送给录音降噪主控单元,所述第一滤波单元的信号负和所述噪音取样单元的信号负相连,所述第一滤波单元的信号正和所述噪音取样单元的信号正相连,所述第一滤波单元包括电容C22,所述电容C22的一端连接信号负和电容C18的一端相连,所述电容C22的另一端连接信号正和磁珠L2的一端相连,所述磁珠L2的另一端分别连接电阻R1的一端和电容C16的一端,所述电容C16的另一端连接主芯片U2的第六引脚,所述电容C18的另一端分别连接电阻R1的另一端和电源单元的AVDD3.3V,第一滤波单元把采集到环境噪音上的杂波通过电容C22、电容C18、电阻R1、磁珠L2、电容C16组成的滤波电路,把采集进来的杂波进行滤除。

如图4所示,录音主咪单元负责录音信号的录入,并把录音信号输送给第二滤波单元,所述第二滤波单元把录音信号进行滤波处理,并把滤波处理后的录音信号输送给录音降噪主控单元,所述第二滤波单元的信号负和所述录音主咪单元的信号负相连,所述第二滤波单元的信号正和所述录音主咪单元的信号正相连,所述第二滤波单元包括电容C23,所述电容C23的一端连接信号负和电容C19的一端相连,所述电容C23的另一端连接信号正和磁珠L3的一端相连,所述磁珠L3的另一端分别连接电阻R2的一端和电容C17的一端,所述电容C17的另一端连接主芯片U2的第十六引脚,所述电容C19的另一端分别连接电阻R2的另一端和电源单元的AVDD3.3V,第二滤波单元把采集到录音信号上的杂波通过电容C23、电容C19、电阻R2、磁珠L3、电容C17组成的滤波电路,把采集进来的杂波进行滤除。

如图5-图7所示,录音信号和外部环境噪音进入录音降噪主控单元的降噪处理,录音降噪主控单元包括主芯片U2、时钟电路、复位电路、存储电路,所述时钟电路对主芯片U2进行分频,所述复位电路用来控制主芯片U2进行复位功能,所述存储电路用来对主控芯片U2根据不同的外部参数需要配置不同的信号等级数据,把需要的数据存放在存储电路的芯片中,主控芯片U2在运行时自动读取存储电路的芯片中的数据进行运算。主芯片U2的第二引脚连接电阻R5一端,所述电阻R5的另一端连接电源单元的DVDD3.3V,所述主芯片U2的第七引脚连接电阻R8的一端,所述电阻R8的另一端连接电容C4的一端,所述电容C4的另一端接地,所述主芯片U2的第九引脚连接电容C20的一端,所述电容C20的另一端连接地,所述主芯片U2的第十引脚连接电阻R9的一端,所述电阻R9的另一端接电容C6的一端,所述主芯片U2的第十一引脚接电容C7的一端,所述主芯片U2的第十三引脚接电容C8的一端,所述主芯片U2的第十二引脚和所述电容C6的另一端、电容C7的另一端、电容C8的另一端均接地,所述主芯片U2的第十四引脚连接电源单元的AVDD3.3V,所述主芯片U2的第十五引脚连接电阻R10的一端,所述电阻R10的另一端连接电容C9的一端,所述电容C9的另一端接地,所述主芯片U2的第十七引脚连接电容C2的一端,所述电容C2的另一端接地,所述主芯片U2的第十八引脚连接电源单元的DVDD3.3V和电容C10的一端,所述电容C10的另一端接地,所述主芯片U2的第十九引脚连接电容C11的一端,所述电容C11的另一端接地,所述主芯片U2的第二十二引脚分别连接电阻R12的一端、电阻R13的一端,所述电阻R13的另一端和所述主芯片U2的第二十引脚、主芯片U2的第二十一引脚均接地,所述电阻R12的另一端连接电源单元的DVDD3.3V,所述主芯片U2的第二十七引脚连接电阻R6的一端,所述电阻R6的另一端连接电源单元的DVDD3.3V,主芯片U2外围连接电容C6、电容C7、电容C9、电容C21、电容C21、电容C10、电容C11进行引脚的配置,滤除外部信号的干扰,主芯片U2把环境噪音有效降低,并输出可靠的录音信号。

主芯片U2外设复位电路,复位电路包括芯片U3,所述芯片U3的第一引脚接地,所述芯片U3的第三引脚连接电源单元的DVDD3.3V,所述芯片U3的第二引脚连接上拉电阻R7的一端,所述上拉电阻R7的另一端接入所述主芯片U2的第二十二引脚,复位电路根据主芯片U2的工作状态进行复位。

主芯片U2外设时钟电路,时钟电路包括芯片X1,所述芯片X1的第二引脚接地,所述芯片X1的第四引脚分别连接电源单元的DVDD3.3V、电容C12的一端,所述电容C12的另一端接地,时钟电路可以产生时钟震荡信号供主芯片U2工作。

存储电路包括存储芯片U4,所述存储芯片U4的第一引脚和第八引脚相连并连接电源单元的DVDD3.3V和电容C14的一端,所述电容C14的另一端连接地,所述存储芯片U4的第八引脚还连接电阻R11的一端,所述电阻R11的另一端分别连接存储芯片U4的第七引脚和电阻R15的一端,所述电阻R15的另一端连接地,所述存储芯片U4的第二引脚、第三引脚及第四引脚均连接地,所述存储芯片U4的第六引脚连接主芯片U2的第三十一引脚,所述存储芯片U4的第五引脚连接主芯片U2的第三十引脚,存储电路用来对主控芯片U2根据不同的外部参数需要配置不同的信号等级数据,把需要的数据存放在存储电路的存储芯片U4中,主控芯片U2在运行时自动读取存储电路的芯片中的数据进行运算。

如图8所示,录音信号和外部环境噪音通过录音降噪主控单元的降噪处理,降噪后的录音信号经过信号处理单元把信号进一步处理,使输出的信号符合耳机输出的音频信号,并把音频信号传送到扬声器输出单元,信号处理单元包括芯片U5,所述芯片U5的第八引脚分别连接电容C13的一端、电容C26的一端、电源单元AVDD3.3V和电阻R16的一端,所述电容C13和电容C26并联且电容C13的另一端、电容C26的另一端均接地,所述电阻R16的另一端分别连接电阻R17的一端、电阻R20的一端、电容C25的一端,所述电阻R17和电容C25并联且电阻R17的另一端、电容C25的另一端均接地,所述电阻R20的另一端连接芯片U5的第三引脚,所述芯片U5的第三引脚连接电容C5的一端,所述电容C5的另一端连接主芯片U2的第八引脚,所述芯片U5的第一引脚分别连接电容C27的一端、电阻R18的一端,所述电容C27的另一端分别连接扬声器单元、电容C24的另一端,所述电容C24的另一端连接主芯片U2的第八引脚,所述电阻R18的另一端分别连接芯片U5的第二引脚、电阻R19的另一端,所述电阻R19的另一端连接电容C15的一端,所述电容C15的另一端接地,所述芯片U5的第四引脚接地,电源单元AVDD3.3V提供电源3.3V经过电容C26、电容C13滤除干扰给芯片U5的第八引脚V+供电,芯片U5的第五引脚GND接回地线,芯片U5的第一引脚、芯片U5的第二引脚和芯片U5的第三引脚接收主芯片U2降噪后的录音信号,把录音信号处理后通过芯片U5的第七引脚Out输出符合耳机输出的音频信号,并把音频信号传送到扬声器输出单元中。

以上内容是结合具体的优选实施方式对本实用新型所作的进一步详细说明,不能认定本实用新型的具体实施只局限于这些说明。对于本实用新型所属技术领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本实用新型的保护范围。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1