显示数据通道电路的制作方法

文档序号:22686097发布日期:2020-10-28 12:53阅读:70来源:国知局
显示数据通道电路的制作方法

本发明涉及一种显示数据通道电路。



背景技术:

一般而言,由于高分辨率多媒体接口(highdefinitionmultimediainterface,hdmi)技术在传输数字影音信号方面的突出优势,自2002年hdmi1.0标准推出以来,搭载hdmi接口的设备越来越多。同时hdmi规范要求hdmi的数据显示通道(displaydatachannel,ddc)的输入容值低于50pf。

现有技术中,在接收设备的主控芯片与hdmi接口距离较远时,较长的线路在传输信号时将会导致信号衰减。



技术实现要素:

有鉴于此,有必要提供一种可避免长距离传输导致信号衰减的显示数据通道电路。

一种显示数据通道电路,用于实现发送源设备与显示设备之间的通信连接,所述显示数据通道电路包括一选择电路、一主控模块以及多个传输电路;

每一所述传输电路电连接于所述发送源设备及所述选择电路之间,每一所述传输电路包括一缓冲模块,所述缓冲模块电连接于所述发送源设备及所述选择电路之间,所述缓冲模块用于将所述发送源设备发送的通信信号暂存缓冲;

所述选择电路用于从所述多个传输电路中选择一个传输电路来将所述缓冲模块中的通信信号传输给所述主控模块;及

所述主控模块与所述选择电路电连接,所述主控模块用于根据所述通信信号对应接收所述发送源设备所发送的音视频信号。

进一步地,每一所述传输电路还包括一接口,所述接口用于与所述发送源设备的接口电性连接。

进一步地,每一所述传输电路还包括一存储模块,每一所述存储模块与每一所述缓冲模块电连接,所述存储模块用于记录对应的所述通信信号的地址信息。

进一步地,所述接口为高清多媒体接口。

进一步地,所述通信信号为集成电路总线信号。

进一步地,所述缓冲模块包括一缓冲器件,所述缓冲器件为pca9617a。

进一步地,所述缓冲模块还包括第一电阻及第二电阻,所述缓冲器件的第一时钟引脚及第一数据引脚与所述接口连接,所述缓冲器件的第一电源引脚连接于一电源,所述第一数据引脚通过所述第一电阻连接于所述电源,所述第一时钟引脚通过所述第二电阻连接于所述电源。

进一步地,所述缓冲模块还包括第一双向瞬变抑制二极管、第二双向瞬变抑制二极管、第一电容及第二电容,所述第一数据引脚还通过所述第一双向瞬变抑制二极管接地,所述第一电容的两端分别连接于所述第一双向瞬变抑制二极管的两端,所述第一时钟引脚还通过所述第二双向瞬变抑制二极管接地,所述第二电容的两端分别连接于所述第二双向瞬变抑制二极管的两端。

进一步地,所述缓冲模块还包括第三电容、第三电阻、第四电阻及第五电阻,所述缓冲器件的第二电源引脚连接于所述电源,所述第二电源引脚还通过所述第三电容接地,所述缓冲器件的使能引脚通过第五电阻连接至所述第二电源引脚,所述缓冲器件的第二时钟引脚及第二数据引脚分别通过所述第三电阻及所述第四电阻连接至所述存储模块,所述缓冲器件的第二时钟引脚及第二数据引脚还分别通过所述第三电阻及所述第四电阻连接至所述选择电路。

进一步地,所述存储模块为带电可擦可编程只读存储器。

上述显示数据通道电路通过将缓冲模块连接于所述接口及所述存储模块之间,将所述显示数据通道电路分成两部分以使得每部分的容值减少,从而避免长距离传输信号导致信号衰减。

附图说明

图1为一种显示数据通道电路的较佳实施方式的模块图。

图2为图1中缓冲模块的较佳实施方式的电路图。

主要元件符号说明

显示数据通道电路100

发送源设备200

显示设备300

传输电路10

接口12

缓冲模块14

缓冲器件142

电阻r1、r2、r3、r4、r5

双向瞬变抑制二极管d1、d2

电容c1、c2、c3

电源vcc

存储模块16

选择电路20

主控模块30

如下具体实施方式将结合上述附图进一步说明本发明。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。

为了使本发明的目的、技术方案及优点更加清楚明白,以下将会结合附图及实施方式,以对本发明中的显示数据通道电路作进一步详细的描述及相关说明。

请参考图1,在本发明一较佳实施方式中,一种显示数据通道电路100用于实现发送源设备200与显示设备300之间的通信连接。所述显示数据通道电路100包括多个传输电路10、一选择电路20及一主控模块30。

所述多个传输电路10电连接于所述发送源设备200与所述选择电路20之间,所述主控模块30电连接于所述选择电路20与所述显示设备300之间。

每一所述传输电路10均包括接口12、缓冲模块14及存储模块16。所述缓冲模块14电连接于所述接口12及所述存储模块16之间,所述接口12电连接所述发送源设备200,所述缓冲模块14电连接所述选择电路20。本实施例中,所述传输电路10的数量为两个。在其他实施方式中,所述传输电路10的数量还可以多于两个。

所述接口12用于与所述发送源设备200的接口(图未示)进行插接,当所述接口12与所述发送源设备200的接口插接时,所述发送源设备200与所述显示数据通道电路100电性连接,所述发送源设备200通过所述接口12发送源信号给所述显示数据通道电路100及所述显示设备300。其中,所述源信号包括音视频信号及通信信号,所述通信信号包括所述源信号的地址信息,即所述源信号传输时所对应的接口信息。所述接口12将所述通信信号传输至对应连接的所述缓冲模块14。

所述缓冲模块14用于接收所述接口12传输的通信信号,并将所述通信信号暂存缓冲。如此,所述缓冲模块14可将所述显示数据通道电路100分为两部分电路。具体地,其中第一部分电路为所述接口12至所述缓冲模块14之间的电路,第二部分电路为所述缓冲模块14至所述主控模块30之间的电路。如此一来,可以相对的减少每一部分电路的电容值以使得所述显示数据通道电路100的输入容值满足要求,还可以避免长距离传输信号导致信号衰减。

所述缓冲模块14将所述通信信号传输至所述存储模块16。所述存储模块16用于记录对应的所述通信信号的地址信息。

本实施例中,所述存储模块16可为带电可擦可编程只读存储器(electricallyerasableprogrammablereadonlymemory,eeprom)。

本实施例中,所述接口12为高分辨率多媒体接口(highdefinitionmultimediainterface,hdmi),所述高分辨率多媒体接口与所述发送源设备200之间通过高分辨率多媒体接口的线缆连接,所述源信号为高分辨率多媒体信号。所述接口12、所述缓冲模块14、所述存储模块16、所述选择电路20及所述主控模块30之间均通过集成电路总线(interintegratedcircuit,i2c)连接,所述通信信号为集成电路总线信号。

所述选择电路20在一控制单元(图未示)的控制下选择与所述多个传输电路10中的一个传输电路10建立通信连接,以接收所述缓冲模块14传输的通信信号,并将所述通信信号传输至所述主控模块30。具体地,所述控制单元根据所述存储模块16中的地址信息选择对应的传输电路10与所述选择电路20建立通信连接。

所述主控模块30接收所述选择电路20所传输的通信信号,并根据所述通信信号接收对应的所述接口12所传输的音视频信号。所述主控模块30还将根据所述音视频信号控制所述显示设备300输出显示信息。

请参考图2,图2为本实施例中所述缓冲模块14的电路图。所述缓冲模块14包括一缓冲器件142、五个电阻r1-r5、两个双向瞬变抑制二极管d1-d2以及三个电容c1-c3。

所述缓冲器件142的第一时钟引脚scla及第一数据引脚sdaa均与所述接口12连接。所述缓冲器件142的第一电源引脚vcc_a连接于电源vcc。所述第一数据引脚sdaa还通过所述电阻r1连接于所述电源vcc。所述第一时钟引脚scla还通过所述电阻r2连接于所述电源vcc。所述第一数据引脚sdaa还通过所述双向瞬变抑制二极管d1接地,所述电容c1的两端分别连接于所述双向瞬变抑制二极管d1的两端。所述第一时钟引脚scla还通过所述双向瞬变抑制二极管d2接地,所述电容c2的两端分别连接于所述双向瞬变抑制二极管d2的两端。所述双向瞬变抑制二极管d1、d2分别用于提高所述第一时钟引脚scla及第一数据引脚sdaa的抗过压能力。

所述缓冲器件142的第二电源引脚vcc_b连接于所述电源vcc,所述缓冲器件142的第二电源引脚vcc_b还通过电容c3接地。所述缓冲器件142的使能引脚en通过所述电阻r5连接至所述第二电源引脚vcc_b。所述缓冲器件142的第二时钟引脚sclb及第二数据引脚sdab分别通过所述电阻r3及所述电阻r4连接至所述存储模块16。所述缓冲器件142的第二时钟引脚sclb及第二数据引脚sdab分别通过所述电阻r3及所述电阻r4连接至所述选择电路20。所述缓冲器件142的引脚gnd接地。

本实施例中,所述缓冲器件142为pca9617a。所述电源vcc为5v电源。所述电阻r1及所述电阻r2的电阻值均为10k欧姆。

本实施例中所述缓冲器件142的工作频率高达1m赫兹,可以向下兼容集成电路总线的快速模式(400khz)和标准模式(100khz),而本实施例中集成电路总线的工作频率为100khz。如此所述缓冲器件142可以保证本实施例中集成电路总线的工作模式不变,从而对传输过程中的通信信号起暂存缓冲的作用。

下面将详细介绍本发明所述显示数据通道电路100的工作原理。

工作时,所述发送源设备200通过所述接口12将通信信号传输至所述缓冲器件142的第一时钟引脚scla与所述第一数据引脚sdaa,所述缓冲器件142对所述通信信号进行暂存缓冲,并通过所述第二时钟引脚sclb与所述第二数据引脚sdab传输所述通信信号至所述选择电路20。所述选择电路20在所述控制单元的控制下选择接收一个所述缓冲模块14传输的通信信号,并将所述通信信号传输至所述主控模块30。所述主控模块30接收所述选择电路20所传输的通信信号,并根据所述通信信号接收对应的所述接口12所传输的音视频信号,所述主控模块30根据所述音视频信号控制所述显示设备300输出显示信息。

上述显示数据通道电路100通过将缓冲模块14连接于所述接口12及所述存储模块16之间,将所述显示数据通道电路100分成两部分电路,从而使得所述显示数据通道电路100的输入容值满足要求,同时还可避免长距离传输导致信号衰减。

最后应说明的是,以上实施例仅用以说明本发明的技术方案而非限制,尽管参照较佳实施例对本发明进行了详细说明。

本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改或等同替换,而不脱离本发明技术方案的精神和范围。

并且,基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都将属于本发明保护的范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1