一种平衡接口方式下串行数据总线信号的仿真方法

文档序号:8265122阅读:198来源:国知局
一种平衡接口方式下串行数据总线信号的仿真方法
【技术领域】
[0001]本发明专利涉及一种平衡接口方式下串行数据总线信号的仿真方法。属于信号仿真技术领域。
【背景技术】
[0002]在平衡接口方式下的串行数据总线通信端测试中,需要改变数据总线信号的传输速率、信号幅度、上升时间、下降时间及上升/下降时间对称度等波形参数,使串行数据总线信号产生畸变,用于串行数据总线接收器的灵敏度测试。一方面,现有串行总线信号发生器虽然能够根据需要产生符合某一协议的串行总线数据信号,但其波形参数不可调节;另一方面,现有脉冲码型信号发生器只提供非归零编码或非归零反转码输出方式,不能直接产生符合串行总线协议要求的数据信号,均无法用于串行数据总线接收器的灵敏度测试。

【发明内容】

[0003]本发明的目的是提出一种平衡接口方式下串行数据总线信号的仿真方法,使用该方法能够仿真平衡接口方式下的串行数据总线信号,并可以在一定范围内调节所产生信号的传输速率、信号幅度、上升时间、下降时间、上升/下降时间对称度等波形参数,用于串行数据总线通信终端的灵敏度测试。
[0004]本发明的目的是通过以下技术方案实现的。
[0005]本发明涉及的一种活塞体积管用助力复进机构,
[0006]一种平衡接口方式下串行数据总线信号的仿真方法,其特征在于:其具体操作步骤为:
[0007]步骤一、利用脉冲码型发生器生成平衡接口方式下串行数据总线正向差分端口的仿真信号。
[0008]脉冲码型发生器有四个通道,分别是通道1、通道2、通道3和通道4。利用脉冲码型发生器提供的非归零码(NRZ)发生功能,通过通道I和通道2非归零码的同步及叠加,组合生成平衡接口方式下串行数据总线正向差分端口的仿真信号,并将其作为平衡接口方式下串行数据总线正向差分端口的输入信号。
[0009]步骤二、利用脉冲码型发生器生成平衡接口方式下串行数据总线负向差分端口的仿真信号。
[0010]此步骤与步骤一同步操作:利用脉冲码型发生器提供的非归零码(NRZ)发生功能,通过通道3和通道4非归零码的同步及叠加,组合生成平衡接口方式下串行数据总线负向差分端口的仿真信号,并将其作为平衡接口方式下串行数据总线负向差分端口的输入信号。
[0011]步骤二得到的平衡接口方式下串行数据总线负向差分端口的仿真信号与步骤一得到的平衡接口方式下串行数据总线正向差分端口的仿真信号的编码相同,但极性相反。
[0012]步骤三、对平衡接口方式下串行数据总线正向差分端口的仿真信号和负向差分端口的仿真信号进行差分,得到最终的平衡接口方式下串行数据总线仿真信号。
[0013]在步骤一和步骤二操作的基础上,平衡接口方式下串行数据总线将平衡接口方式下串行数据总线正向差分端口的输入信号和负向差分端口的输入信号进行差分,得到最终的平衡接口方式下串行数据总线仿真信号。
[0014]步骤四、调节平衡接口方式下串行数据总线仿真信号的传输速率、信号幅度、上升时间、下降时间、上升/下降时间对称度等波形参数,用于串行数据总线通信终端的灵敏度测试。
[0015]在步骤三操作的基础上,根据串行数据总线通信终端的灵敏度测试要求,通过调节脉冲码型信号发生器输出非归零码的数据传输速率实现仿真串行数据总线信号传输速率的变化;调节脉冲码型信号发生器输出非归零码的幅度实现仿真串行数据总线信号幅度的变化;调节脉冲码型信号发生器输出非归零码电平转换时间实现仿真串行数据总线信号上升时间和下降时间;调节仿真串行数据总线信号上升时间和下降时间不同,实现上升/下降时间对称度的变化。
[0016]通过上述步骤的操作,即可得到适用于平衡接口方式下串行数据总线通信终端灵敏度测试的仿真信号。
[0017]所述平衡接口方式下串行数据总线通信终端灵敏度测试的仿真信号采用差分传输方式,编码方式为曼彻斯特编码或三电平编码方式。
[0018]有益效果
[0019]本发明提出的一种一种平衡接口方式下串行数据总线信号的仿真方法,可仿真平衡接口方式下的串行数据总线信号,并可以在一定范围内调节所产生信号的传输速率、信号幅度、上升时间、下降时间、上升/下降时间对称度等波形参数,用于串行数据总线通信终端的灵敏度测试。
【附图说明】
[0020]图1是本发明【具体实施方式】中正向差分端口 TD+信号仿真示意图;
[0021]图2是本发明【具体实施方式】中负向差分端口 TD-信号仿真示意图。
[0022]图3是本发明【具体实施方式】中三电平串行数据总线信号仿真示意图。
[0023]其中,1-正向差分端口 TD+仿真信号波形、2-负向差分端口 TD-仿真信号波形、3-三电平编码信号波形、4-正向差分端口 TD+仿真信号编码码源信息或负向差分端口TD-仿真信号编码码源信息或三电平编码码源信息、5-通道I (CH1_0UT)产生波形、6-通道2 (CH2_OUT)产生波形、7-通道I (CH1_0UT)的NRZ码源信息、8-通道2 (CH2_OUT)的NRZ码源信息、9-通道3 (CH3_OUT)产生波形、10-通道4 (CH4_0UT)产生波形、11-通道3 (CH3_OUT)的NRZ码源信息、12-通道4 (CH4_0UT)的NRZ码源信息。
【具体实施方式】
[0024]下面结合附图对本发明做以下详细描述。
[0025]本实施例中的采用本发明提出的平衡接口方式下串行数据总线信号的仿真方法仿真采用差分传输方式、编码方式为三电平编码方式(信号幅度+V,0,-V)的串行数据总线仿真信号。信号跳变表示二进制信息“1”、信号无跳变表示二进制信息“O”。其具体操作步骤为:
[0026]步骤一、利用脉冲码型发生器生成平衡接口方式下串行数据总线正向差分端口(TD+)的仿真信号。
[0027]脉冲码型发生器采用安捷伦(Atilent)公司安捷伦(Atilent)品牌的81110A型号脉冲码型发生器,其有四个通道,分别是通道1、通道2、通道3和通道4。利用8111A型号脉冲码型发生器提供的非归零码(NRZ)发生功能,通道1(CH1_0UT)产生图1中5所示的波形,通道I (CH1_0UT)的非归零编码(NRZ)码源信息为图1中7所示;通道
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1