一种突发解调中基于多倍采样的并行突发信号检测系统的制作方法
【技术领域】
[0001]本发明公开了一种突发解调中基于多倍采样的并行突发信号检测系统,在宽带卫星通信、深空通信、移动通信等通信系统中均有广泛应用,属于MF-TDMA/TDM通信体制突发解调技术领域。
【背景技术】
[0002]随着卫星通信技术的发展,卫星通信系统向着大带宽、大容量、高速率、星上灵活处理等方向发展。传统FDMA/TDM通信体制已经不能满足卫星通信的发展需求,而MF-TDMA/TDM通信体制能够很好地适应这种发展趋势。在MF-TDMA/TDM通信体制突发通信中,对突发前导头信号的检测是整个星上突发接收机进行后续解调同步的基础,同时由于在低信噪比条件下,信号和噪声的差别变得非常小,这给突发前导头信号的检测性能提出了较高的要求。以往对于具有前导头捕获序列的突发前导头信号检测设计多采用对最佳采样后的信号进行帧同步捕获,在最佳采样点下进行突发前导头信号检测,具有最优的捕获性能。但是该情况下也存在一定问题,因为在突发通信情况下,突发帧与突发帧之间是存在突发间隔时间,这样在进行符号同步误差估计时有可能会将一部分噪声和有效数据一起进行误差估计运算,导致估计出的符号同步误差不是最理想的估计值,因此也达不到最优的效果。目前越来越多的研宄主要利用突发前导头序列所具有较强的自相关性能,对前导头在未精确符号同步进行突发信号检测,由于这些方法面临着如何在多倍符号采样情况下寻找接近最佳采样点的捕获性能及解决系统残留频偏等问题,将直接影响在低信噪比条件下的突发捕获性會K。
[0003]针对突发前导头信号的检测多采用能量检测法、双滑动窗口法及基于FFT相关检测等方法,文献[I]研宄采用前导码进行信号检测方法,设计了 QPSK调制方式,其I/Q路前导码采用一定数量的“010101..?”序列作为前导码,在接收端首先对匹配滤波数据进行复共轭求模运算zk,再对L段观察符号数求平均功率,同时计算出Zk的二次功率谱,并与平均功率的比值与门限值进行比较来判断是否捕获信号。文献[2]中研宄了突发前导头采用256个“0101”序列,其前导头检测方法同文献[I]类似,对匹配滤波后的信号复共轭并求平均,并结合FFT相关运算进行门限比较的方法判断是否捕获信号。文件[3]中研宄利用滑动窗的方法求出前导头序列的最佳采样点,并结合FFT相关能量计算与门限进行比较的方法判断是否捕获信号。文献[4]中采用对接收信号进行求模平方,然后再进行双窗口滑动的方式计算峰值,并与判别门限进行比较的方法判断是否捕获信号。文献[5]利用载波同步辅助序列、位同步辅助序列及独特码相结合的突发信号捕获方法,它是以载波同步序列及位同步序列完成突发信号的初始同步解调,通过独特码检测来完成对突发信号的捕获。
[0004]参考文献:
[0005][I]杜丹等,一种突发通信信号的检测及位定时估计算法,无线电通信技术,2007,I期
[0006][2]李明光,低信噪比突发通信调制解调器技术的实现,西安电子科技大学学位论文,2011
[0007][3]刘晓娟等,DVB-S突发通信快速定时同步的FPGA实现,遥测遥控,2007.6期
[0008][4]冯文江等,一种适合突发通信的信号检测改进算法,重庆大学学报,2007,2期
[0009][5]Fumihiro Yamashita,Masaaki Tabata 等,Mult1-Carrier Mult1-Rate Modemfor Universal FDMA/TDMA system,第24届AIAA国际通信卫星系统会议。
【发明内容】
[0010]本发明的技术解决问题是:克服现有技术的不足,提供一种突发解调中基于多倍采样的并行突发信号检测系统,实现对未精确符号同步且存在频偏的高速突发前导头多倍采样信号进行并行突发检测,在低信噪比环境下,具有接近最佳采样点的捕获性能。
[0011]本发明的技术解决方案是:
[0012]一种突发解调中基于多倍采样的并行突发信号检测系统包括:1路和Q路缓存模块、N路样点数据复变换模块、N路复样点数据差分复乘模块、N路M位移位寄存器、N路相关累加模块及最佳判决模块:
[0013]首先根据设计需求确定系统采样率,在卫星高速突发解调系统中采样率常设计为符号速率的2倍、4倍及以上,即每符号由2个、4个及以上个采样点表示,在此称为N倍,N= 2^1 = 1,2...),若系统中实际采用N倍符号采样率,则该检测方法就需要N路并行处理。
[0014]将经过匹配滤波处理后的基带I路采样信号(同相支路)和Q路采样信号(正交支路)各N路样点数据作为突发信号检测系统的输入,开始处理。
[0015]I路和Q路数据缓存模块,将实时输入的N路In和Qn样点数据并行依次存入缓冲区中存储,当I路和Q路数据缓存模块检测达到一定的存储数据量D时,I路和Q路数据缓存模块从起始地址依次输出样点数据;N路样点数据复变换模块,实时将I路和Q路数据缓存模块第i地址输出的N路In和Qn样点数据按照I+ (-Q) X j方式进行复数样点变换,生成N路并行复信号样点数据,并将其输出到N路样点数据差分复乘模块,其中地址i从零开始;
[0016]N路样点数据差分复乘模块,将前一时钟周期的N路第1-Ι地址并行复信号样点数据与当前时钟周期的N路第i地址并行复信号样点数据进行N次复乘运算,并输出N路复数据的实部的符号位到N路M位移位寄存器;
[0017]N路M位移位寄存模块,将N路实部数据分别移入N个M位移位寄存器中,每次数据移位后的N路M位寄存器序列输出给N路相关累加模块;
[0018]N路相关累加模块,在每个采样周期内,将N路M位移位寄存器序列值与已知M位突发前导头差分序列分别进行N次相关运算,并对N个相关运算结果进行累加求和,输出N路相关值;
[0019]最佳采样判决输出模块,对输入的N路相关值进行最佳采样点选择:首先根据每路相关值的符号位确定相关值的正负关系,然后比较选择最大正值与门限值进行比较,若N路中的第L路为最大正值且大于规定的门限值,则认为第L路为此时最佳采样点,并且得出在最佳采样点下的捕获输出,其中L小于等于N。
[0020]D大于等于10。
[0021]N为系统实际的符号采样率,N = 2i(i = 1,2...)。
[0022]本发明与现有技术相比的优点在于:
[0023](I)本发明适合低信噪比环境下对高速突发通信前导头信号捕获,能够对未精确符号同步的多路采样信号进行突发检测,并且利用前后码元的差分关系消除残留频偏对捕获性能的影响,通过对各样点的相关累加并进行最佳采样点判决,得出在最佳采样点下的捕获输出,具有较好的前导头捕获性能,准确性大大提高,同时本发明实现结构简单、通用,具有一定扩展性。
[0024](2)本发明能够根据实际的N倍符号采样率确定处理并行度,进行最佳采样点判决和最佳捕获输出,通用性大大增强,降低了设计成本和提高了设计效率。
【附图说明】
[0025]图1本发明突发帧格式;
[0026]图2本发明结构示意图;
[0027]图3本发明实施例中基于4倍采样的4路并行突发前导头检测FPGA实现结构;
【具体实施方式】
[0028]下面结合附图对本发明的【具体实施方式】进行进一步的详细描述。
[0029]如图1、2所示,本发明一种突发解调中基于多倍采样的并行突发信号检测系统包括:1路和Q