一种视频编码器的制造方法

文档序号:8982581阅读:274来源:国知局
一种视频编码器的制造方法
【技术领域】
[0001]本实用新型涉及一种视频编码器,属于视频编码技术领域。
【背景技术】
[0002]随着视频编码技术和网络技术的飞速发展,网络化视频监控技术也快速发展,视频编码是实现网络化视频监控的关键技术,特别是采用高压缩比、高编码效率的H.264标准的视频编码技术更是成为当今主流的关键技术,其编码质量对整个视频监控系统的性能具有非常重要的影响。
[0003]由于H.264标准的视频编码技术采用高压缩比和高编码效率,故视频编码器就需要具有强大的处理和编码能力,但现有的视频编码器多采用DSP(Digital SignalProcessing,数字信号处理器),该DSP信号处理的效率较低,由于其内部DMA (DirectMemory Access,直接内存访问)通道较少,故极大的浪费了 CPU资源,且DSP的控制方式单
O
【实用新型内容】
[0004]本实用新型为解决现有的视频编码器信号处理效率较低,导致CPU资源浪费以及控制方式单一的问题,进而提供了一种视频编码器。
[0005]本实用新型提供的技术方案包括:
[0006]一种视频编码器,包括:系统处理器、快闪存储器、存储模块、视频输入模块和音频输入模块,所述系统处理器用于将所述视频输入模块和所述音频输入模块发送的数据信息进行编码处理后通过预定网络接口输出,所述存储模块用于动态存储所述系统处理器编码处理的数据信息,所述快闪存储器用于存储系统信息或应用程序信息通过外部总线接口与所述系统处理器相连接。
[0007]在本实用新型还包括:电源模块,所述电源模块用于调节出不同的电压提供给所述系统处理器。
[0008]在本实用新型所述的所述视频输入模块通过用于对输入的模拟量视频进行分离和量化的视频接口与所述系统处理器相连接,所述音频输入模块通过用于对输入的音频进行上行和下行传输的音频接口与所述系统处理器相连接。
[0009]在本实用新型所述的所述视频接口采用视频控制器,将输入的模拟量视频转换成数字信号后传输给所述系统处理器。
[0010]在本实用新型所述的所述音频接口通过I2C总线的控制采用级联的方式将输入的音频传输给所述系统处理器。
[0011]在本实用新型还包括:所述音频接口采用音频编解码芯片,通过线性输入接口实现单声道的输入以及立体声的输出。
[0012]在本实用新型所述的所述存储模块为两片16位DDR芯片并行组成的32位存储模块。
[0013]在本实用新型所述的所述系统处理器采用SOC处理器。
[0014]本实用新型的有益效果是:通过系统处理器可以提高信号处理的效率,且控制方式多样。本实用新型所述的视频编码器具有高性能的采集、压缩以及传输功能,可以满足视频监控应用中数据量多、运算量大、实时性高的要求,且成本低,容易调试。
【附图说明】
[0015]图1以示例的方式示出了本实用新型所述的视频编码器的结构图。
[0016]图2以示例的方式示出了本实用新型所述的视频编码器中SOC处理器HI3515的外部电路结构图。
[0017]图3以示例的方式示出了本实用新型所述的视频编码器的又一结构图。
【具体实施方式】
[0018]本实用新型一实施例提出了一种视频编码器,结合图1所示,该视频编码器包括:系统处理器11、快闪存储器12、存储模块13、视频输入模块14和音频输入模块15,所述系统处理器11用于将所述视频输入模块14和所述音频输入模块15发送的数据信息进行编码处理后通过预定网络接口输出,所述存储模块13用于动态存储所述系统处理器11编码处理的数据信息,所述快闪存储器12用于存储系统信息或应用程序信息通过外部总线接口与所述系统处理器11相连接。
[0019]其中,所述视频输入模块14通过用于对输入的模拟量视频进行分离和量化的视频接口与所述系统处理器11相连接。所述视频接口采用视频控制器TW2867或TW2865,将输入的模拟量视频转换成YCrCb (优化彩色视频信号)的数字信号后传输给所述系统处理器,所述视频接口通过I2C总线控制,作为可选的,视频接口的传输通过BT.656接口进行。例如:所述的视频接口采用视频控制器TW2867,8路视频信号以CVBS (复合视频广播信号)格式输入到视频控制器后形成基于ITU-RBT656视频标准、色差模式为YCrCb的数字信号,并传输给SOC处理器HI3515进行H.264标准编码(接口模块的控制通过I2C总线进行),8路视频信号合成2路通过BT.656接口传输。
[0020]其中,所述音频输入模块15通过用于对输入的音频进行上行和下行传输的音频接口与所述系统处理器11相连接。所述音频接口通过I2C总线的控制采用级联的方式将输入的音频传输给所述系统处理器。所述音频接口采用音频编解码芯片TLV320AIC23,通过线性输入接口实现单声道的输入以及立体声的输出,作为可选的,音频接口的传输I2S接口进行。例如:音频编解码芯片TLV320AIC23采集输入,通过级联的方式送给SOC处理器编码,音频接口的控制通过I2C总线进行,压缩后的音视频流数据SOC处理器HI3515将其封装成IP流,通过以太网经Internet传送给用户,用户可以通过客户端软件接收视频和音频码流,解码并播放。
[0021]其中,所述存储模块为两片16位DDR(Double Data Rate,双倍速率同步动态随机存储器)芯片K4T1G164QF-BCE7并行组成的32位存储模块,存储容量约为1G。
[0022]其中,所述系统处理器采用SOC(System-on-a-Chip,系统级芯片)处理器HI3515,该SOC处理器HI3515的外部电路结构如图2所示。
[0023]作为可选的,快闪存储器12可以采用32位的K8A3215EBE,其地址线通过EBI (外部总线)接口与HI3515连接。
[0024]在本实用新型一可选实施例中,结合图2所示,该视频编码器还可以包括电源模块21,所述电源模块21用于调节出不同的电压提供给所述系统处理器,例如:电源模块21可以通过I/O 口提供3.3V的电压,还可以提供1.8V和1.0V的电压,此时提供的1.8V和1.0V电压是分别通过MCI4680和LP2997对3.3V的电压进行调节得到的。作为可选的,还可以包括通信模块22,该通信模块22与SOC处理器11相连接,可以采用串行通信的方式与其他设备进行通信。
[0025]本实用新型的有益效果是:通过系统处理器可以提高信号处理的效率,且控制方式多样。本实用新型所述的视频编码器具有高性能的采集、压缩以及传输功能,可以满足视频监控应用中数据量多、运算量大、实时性高的要求,且成本低,容易调试。
[0026]虽然本实用新型已以具体实施例揭示,但其并非用以限定本实用新型,任何本领域的技术人员,在不脱离本实用新型的构思和范围的前提下所作出的等同组件的置换或依本实用新型专利保护范围所作的等同变化与修饰,皆应仍属本专利涵盖的范畴。
【主权项】
1.一种视频编码器,其特征在于,包括:系统处理器、快闪存储器、存储模块、视频输入模块和音频输入模块,所述系统处理器用于将所述视频输入模块和所述音频输入模块发送的数据信息进行编码处理后通过预定网络接口输出,所述存储模块用于动态存储所述系统处理器编码处理的数据信息,所述快闪存储器用于存储系统信息或应用程序信息通过外部总线接口与所述系统处理器相连接。2.如权利要求1所述的视频编码器,其特征在于,还包括:电源模块,所述电源模块用于调节出不同的电压提供给所述系统处理器。3.如权利要求1所述的视频编码器,其特征在于,所述视频输入模块通过用于对输入的模拟量视频进行分离和量化的视频接口与所述系统处理器相连接,所述音频输入模块通过用于对输入的音频进行上行和下行传输的音频接口与所述系统处理器相连接。4.如权利要求3所述的视频编码器,其特征在于,所述视频接口采用视频控制器,将输入的模拟量视频转换成数字信号后传输给所述系统处理器。5.如权利要求3所述的视频编码器,其特征在于,所述音频接口通过12C总线的控制采用级联的方式将输入的音频传输给所述系统处理器。6.如权利要求5所述的视频编码器,其特征在于,还包括:所述音频接口采用音频编解码芯片,通过线性输入接口实现单声道的输入以及立体声的输出。7.如权利要求1所述的视频编码器,其特征在于,所述存储模块为两片16位双倍速率同步动态随机存储器DDR芯片并行组成的32位存储模块。8.如权利要求1-7任一项所述的视频编码器,其特征在于,所述系统处理器采用系统级芯片SOC理器。
【专利摘要】本实用新型提供了一种视频编码器。该视频编码器包括:系统处理器、快闪存储器、存储模块、视频输入模块和音频输入模块,所述系统处理器用于将所述视频输入模块和所述音频输入模块发送的数据信息进行编码处理后通过预定网络接口输出,所述存储模块用于动态存储所述系统处理器编码处理的数据信息,所述快闪存储器用于存储系统信息或应用程序信息通过外部总线接口与所述系统处理器相连接。本实用新型具有高性能的采集、压缩以及传输功能,可以满足视频监控应用中数据量多、运算量大、实时性高的要求,且成本低,容易调试。
【IPC分类】H04N19/423
【公开号】CN204633949
【申请号】CN201520384028
【发明人】王艳营, 王丽, 冯进玫
【申请人】王艳营
【公开日】2015年9月9日
【申请日】2015年6月5日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1