利用fpga实现多带宽ofdm调制的装置的制造方法

文档序号:10320652阅读:481来源:国知局
利用fpga实现多带宽ofdm调制的装置的制造方法
【技术领域】 [0001 ] :
[0002] 本实用新型与(FDM调制装置有关。
【背景技术】 [0003] :
[0004] 在不同的应用场合中,需要OFDM调制系统工作在不同的带宽模式,达到最优的传 输效果。不同的带宽是完全不同的采样率,因此要共享硬件平台必须均衡采样频率。目前市 场上的不同带宽的OFDM系统的硬件平台基本上是不一样的,运对系统开发的时间和资金都 是一种浪费。所W通过采样率均衡来共享硬件平台是很有必要的。
[0005] 【实用新型内容】:
[0006] 本实用新型的目的是提供一种利用采样率均衡来使不同带宽的OFDM系统共享硬 件平台的利用FPGA实现多带宽OFDM调制的装置。
[0007] 本实用新型是运样实现的:
[000引利用FPGA实现多带宽(FDM调制的装置,信源通过信源接口接入到FPGA处理单元的 输入端,FPGA处理单元的输出端与数模转换和上变频单元的输入端连接,数模转换和上变 频单元的输出端与无线信道连接。
[0009] FPGA处理单元为EP4CE55忍片,数模转换和上变频单元为AD9789忍片。
[0010] 本实用新型的有益效果是:本实用新型中,FPGA处理单元负责信道编码、OFDM调制 和采样率均衡,数模转换和上变频单元将FPGA处理单元送出的信号进行数模转换和上变 频,可实现不同带宽的OFDM调制,增加系统移植性,缩短开发周期,节省成本。
[00川【附图说明】:
[0012] 图1为本实用新型的结构框图。
[0013] 图2为本实用新型的FPGA处理单元采样率均衡模块的实现框图。
[0014] 图3为FPGA忍片的软件流程图。
【具体实施方式】 [0015] :
[0016] 下面结合附图进一步详细描述本实用新型的技术方案,但本实用新型的保护范围 不局限于W下所述。
[0017] 如图1所示,所述FPGA处理单元的输出端与数模转换与上变频的输入端连接,数模 转换和上变频的输出端与无线信道连接。
[001引所述FPGA处理单元包括时钟管理模块、信道编码模块、OFDM调制模块和采样率均 衡模块,时钟管理模块的第一输出端与信道编码模块的时钟输入端连接,时钟管理模块的 第二输出端与0抑M调制模块的时钟输入端连接,时钟管理模块的第=和第四输出端与采样 率均衡模块的时钟输入端连接。信道编码模块的输出端与数模转换和上变频单元的输入端 连接。
[0019] 所述FPGA处理单元的输出端与数模转换与上变频的输入端连接,数模转换和上变 频的输出端与无线信道连接。
[0020] 所述FPGA处理单元为EP4CE55忍片,负责信道编码、(FDM调制和采样率均衡。
[0021 ]所述数模转换和和上变频单元为AD9789忍片。
[0022] 如图2所示,采样率均衡模块包括整数倍插值模块和小数倍插值模块。
[0023] 所述整数倍插值模块包括4级2倍插值滤波器,第一级2倍插值滤波器的输出端与 第二级2倍插值滤波器的输入端连接,第二级2倍插值滤波器的输出端与第=级2倍插值滤 波器的输入端连接,第=级滤波器的输出端与第四级2倍插值滤波器的输入端连接,第四级 2倍插值滤波器的输出端与小数倍插值模块P/Q的输入端连接。
[0024] 本实用新型中,FPGA处理单元(EP4CE55忍片)负责信道编码、OFDM调制和采样率均 衡。数模转换和模拟上变频单元(AD9789忍片)将FPGA处理单元送出的信号进行数模转换和 上变频,通过无线信道发送。当OFDM调制带宽发生变化时,只需要更改时钟管理模块的配置 和采样率均衡模块的插值倍数,不需要改动硬件,W此实现了多带宽OFDM系统共享硬件平 台的目的。
[0025] WDVB-T发射机为例,DVB-T包括6,7,8MHzS种类型的带宽,因此时钟管理单元 包括=组配置参数,采样率均衡模块也包括=组配置参数。只需要选择相应带宽对应的配 置参数,便能够实现相应的调制带宽。具体配置参数如下表所示。
[0027]当需要DVB-T发射机工作在8MHz模式时,时钟管理单元产生64/7MHZ时钟及它的2 倍,4倍和8倍时钟,采样率均衡模块第1,2,3级2倍插值滤波器工作,第4级2倍插值滤波器旁 路,小数倍插值模块P/Q值为5/8。8MHz模式时,采样率均衡模块工作状态如图2所示。
[002引 FPGA处理单元工作流程如下:
[0029] 1)信源通过信源接口接入至IjFPGA忍片。
[0030] 2)将信源打包为TS流并进行适配,自适应产生符合后级处理的TS流,根据调制带 宽和模式,插入TS流空包或删除TS流包。
[0031] 3)接着将速率匹配TS包,根据指定的生成多项式,进行能量扩散。
[0032] 4)将能量扩散后的TS包,进行RS(204,188)编码。
[0033] 5)接着将RS包进行交织深度为204,分支数1=12的卷积交织。
[0034] 6)进一步的,将交织后的数据实现约束长度为7,码率支持1/2,2/3,3/4,5/6和7/8 的卷积编码。
[0035] 7)进一步的,对卷积码进行比特交织和符号交织。
[0036] 7)进一步的,实现数据到星座点的映射,包括QPSK,16QAM,64QAM。
[0037] 8)进一步的,实现导频产生,信令产生,并且跟有用数据合成标准的(FDM帖。
[003引 9)进一步的,通过IFFT实现OFDM调制,支持化和8k模式。
[0039] 10)进一步的,添加保护间隔,支持1/4,1/8,1/16和1/32。
[0040] 11)进一步的,根据调制带宽,进行采样率均衡,包括6,7,8MHz
[0041] W上的FPGA忍片中所有的配置参数,都通过I2C通信模块获得,所有的工作时钟都 通过时钟管理单元获得。
【主权项】
1. 利用FPGA实现多带宽OFDM调制的装置,其特征在于信源通过信源接口接入到FPGA处 理单元的输入端,FPGA处理单元的输出端与数模转换和上变频单元的输入端连接,数模转 换和上变频单元的输出端与无线信道连接。2. 根据权利要求1所述的利用FPGA实现多带宽OFDM调制的装置,其特征在于FPGA处理 单元为EP4CE55芯片,数模转换和上变频单元为AD9789芯片。
【专利摘要】本实用新型为利用FPGA实现多带宽OFDM调制的装置,解决不同带宽的OFDM系统的硬件平台不一样,对系统开发的时间和资金造成浪费的问题。信源通过信源接口接入到FPGA处理单元的输入端,FPGA处理单元的输出端与数模转换和上变频单元的输入端连接,数模转换和上变频单元的输出端与无线信道连接。
【IPC分类】H04L27/26
【公开号】CN205232261
【申请号】CN201520912446
【发明人】周良, 张义林, 刘俊
【申请人】成都九洲迪飞科技有限责任公司
【公开日】2016年5月11日
【申请日】2015年11月17日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1