处理盒芯片及其解调信息的方法

文档序号:2787927阅读:241来源:国知局
专利名称:处理盒芯片及其解调信息的方法
技术领域
本发明涉及一种安装在处理盒上专用于与打印机传递信息的芯片和该芯片解调信息的方法。
背景技术
激光打印机处理盒上大都安装可与打印机进行射频信号传输以及具有信息存储功能的芯片,从而使打印机能够读取存储在处理盒芯片中的信息,例如,打印机可以从处理盒芯片中读取对应于处理盒的类型信息进行比较和识别,还可以把反映处理盒状态的相关信息写入处理盒芯片中。因此,如果将一个不同类型的处理盒错误地安装到打印机上时,打印机可以检测到该处理盒被错误地安装,并且给出安装错误的提示。此外,打印机可以根据该处理盒已经打印的数量,将处理盒的使用历史写入到处理盒芯片中,使得制造者可以从使用者返回的处理盒芯片中读出有关使用历史的信息,由此,可以准确地执行再生处理中的检查、组件更换工作,提高工作效率。
然而,解调激光打印机的频移键控(FSK)射频信号时,现有的处理盒芯片一般采用高频电路进行解调,例如选频电路和滤波电路。但是,该高频解调电路通常需要调试其频率点,使得调试工作较复杂。同时,由于时间推移和温度变化,该高频解调电路的元器件参数易发生变化,使得高频解调电路的工作频率发生漂移,由此处理盒芯片的工作可靠性降低。

发明内容
本发明的第一目的是提供一种不需进行调试、工作可靠性较高且稳定的处理盒芯片;
本发明的第二目的是一种不需进行调试、工作可靠性较高且稳定的处理盒芯片解调信息的方法。
为实现上述第一发明目的,本发明涉及的处理盒芯片包括用于收发电磁波信号的LC电路;用于将电磁波信号转换成芯片工作电源电压的寄生电源电路;连接在LC电路输出端的同步时钟电路;一个将芯片内信息进行调制并通过LC电路向外发送电磁波信号的副载波调制电路;一个连接在LC电路输出端的分频器,用于将LC电路输出的信号进行分频;连接在分频器输出端与副载波调制电路输入端之间的MCU;及一个时钟基准,用于向MCU提供计量分频信号周期的时钟基准。
为实现上述另一发明目的,本发明所提供的处理盒芯片解调信息的方法包括以下步骤第一步,判断分频器是否开始输出分频信号,如果是,则执行第二步;如果否,则重新判断分频器是否输出分频信号;第二步,计量时钟基准输出的时钟基准的个数;第三步,判断分频器输出的分频信号是否经过一个周期,如果是,则执行第四步;如果否,则重新执行第二步;第四步,在一个分频信号周期内,判断时钟基准输出的时钟基准个数是否大于N,如果是,则解调出来的信号为高电平;如果否,则解调出来的信号为低电平。
与已有技术相比,本发明所提供的处理盒芯片采用了分频器、时钟基准以及被写入程序的MCU来解调信息,由于MCU可以被写入适当的程序,并且可以通过该程序与分频器、时钟基准的配合就可以把收到的FSK信号解调出来,不但不需要调试,而且稳定性较高。


图1是本发明所述处理盒芯片的电路原理图;图2是本发明所述处理盒芯片解调信息方法的流程图。
以下结合实施例及其附图作进一步的详细说明。
具体实施例方式
如图1所示,处理盒芯片1由LC电路2、寄生电源电路3、MCU4、副载波调制电路5、同步时钟6、分频器7以及时钟基准8构成。
LC电路2由电感L1和电容C1并联组成。
寄生电源电路3由桥式整流BR1、电阻R1、电阻R2、电容C2以及电容C3构成,桥式整流BR1的a、b端与LC电路2相连,c端接地,d端与电阻R1的一端相连,电阻R1的另一端与电阻R2串联后接地,电容C2、C3及电阻R2三者并联,并且电容C2的正极接电源VCC,负极接地。
内部设置有程序的MCU4,引脚IO13接电源VCC,引脚IO14接地。
副载波调制电路5由三极管Q1、Q2、电阻R6、R7、R14、二极管D5和D6构成,电阻R6接在MCU4的引脚IO15与三极管Q1的基极之间,电阻R7接在三极管Q2的集电极与桥式整流电路BR1之间,R14的一端接在三极管Q1的集电极与三极管Q2的基极之间,二极管D5、二极管D6接在电阻R7与桥式整流电路BR1之间。
同步时钟电路6由电容C7、电阻R8、电阻R9和二极管D7构成,二极管D7与电阻R8串联后的一端接LC电路2,另一端连接电容C7与电阻R9并联后的一端,电容C7与电阻R9并联后的另一端为同步时钟电路6的输出端。
分频器7的引脚IO21接电源VCC,引脚IO22接同步时钟电路6的输出端,引脚IO23接地,引脚IO24与MCU4的引脚IO12相连,引脚IO25接电阻R14的另一端。
时钟基准8包括晶振CY1、电容C4以及电容C5,晶振CY1的两端分别与MCU4的引脚IO11和IO16相连,电容C4接在MCU4的引脚IO16与地之间,电容C4接在MCU4的引脚IO11与地之间。
根据本发明图1所给出的实施例,图2更进一步清楚地揭示了该实施例解调信息的方法。当处理盒芯片1与打印机进行数据交换时,MCU4首先在步骤21中判断分频器是否开始输出分频信号,即,分频器7将接收到的电磁波分频成两路信号FS1和FS2,FS1传送给MCU4,并且作为MCU4的同步信号和调频信号,如果分频器7开始输出分频信号FS1,则执行步骤22,如果分频器7还未开始输出分频信号FS1,则重新判断分频器7是否输出分频信号;在步骤22中,MCU4计量时钟基准8输出的时钟基准的个数;在步骤23中,MCU4判断分频器7输出的分频信号FS1是否经过一个周期,如果分频器7输出的分频信号FS1经过一个周期,则执行步骤24,如果分频器7输出的分频信号FS1未经过一个周期,则重新执行步骤22;在步骤24中,在一个分频信号FS1周期内,MCU4判断时钟基准8输出的时钟基准个数是否大于N(N为自然数),如果时钟基准个数大于N,则执行步骤241,MCU4将信号解调为高电平,如果时钟基准个数小于N,则执行步骤242,MCU4将信号解调为低电平。
在执行完步骤241以及242之后,处理盒芯片1将会继续接收打印机传送的数据,如果再次接收到数据,则处理盒芯片1将从步骤21开始重复上述过程。
在执行写操作时,打印机将要写入处理盒芯片1的信息携带在电磁波之中,LC电路2接收该电磁波后,将携带信息的电磁波传送给寄生电源电路3、副载波调制电路5、同步时钟6,同时,寄生电源电路3将接收到的电磁波转换为寄生电源,并且将该寄生电源供应给MCU4以及分频器7。分频器7将接收到的电磁波信号分频成两路信号FS1和FS2,FS1传送给MCU4,并且作为MCU4的同步信号和FSK信号,FS2作为副载波传送给副载波调制电路5。时钟基准8提供时钟基准给MCU4,并且,在一个FS1信号周期内,MCU4计算接收到的时钟基准,之后,通过计算分析上述时钟基准的个数,MCU 4将信息解调出来,并且将已经解调出来的信息存储下来,从而完成写操作。
在执行读操作时,打印机将要写入处理盒芯片1的信息携带在电磁波之中,LC电路2接收该电磁波后,将携带信息的电磁波传送给寄生电源电路3、副载波调制电路5、同步时钟6,同时,寄生电源电路3将接收到的电磁波转换为寄生电源,并且将该寄生电源供应给MCU4以及分频器7。分频器7将接收到的电磁波分频成两路信号FS1和FS2,FS1传送给MCU4,并且作为MCU4的同步信号和FSK信号,FS2作为副载波传送给副载波调制电路5。时钟基准8提供时钟基准给MCU4,并且,在一个FS1信号周期内,MCU4计算接收到的时钟基准,之后,通过计算分析上述时钟基准的个数,MCU 4将信息解调出来,并将代表打印机所需数据的信号传送到副载波调制电路5,利用分频器7产生的副载波FS2,副载波调制电路5调制出副载波调制信号,并且,该副载波调制信号将调制LC电路2的载波,使得MCU4发送的信号被调制成打印机能够识别的信号,并且通过LC电路2发送给打印机,从而完成读操作。
显然,由于本发明所提供的处理盒芯片1采用分频器7、时钟基准8以及被写入程序的MCU4来解调信息,MCU4可以被写入适当的程序,并且可以通过该程序与分频器7、时钟基准8的配合把接收到的FSK信号解调出来,不但不需调试,而且工作稳定性较高。
上述实施例仅仅是本发明的较佳实施例,然而本发明并不仅仅局限于上述实施例。例如,在步骤24中,MCU4判断时钟基准8输出的时钟基准个数是否大于N(N为自然数),事实上,时钟基准的个数可以设定为小于、等于、大于等于或者小于等于N;另外,上述实施例中,给出了时钟基准8输出的时钟基准个数大于N或者小于N时,在处理盒芯片1将信号解调成不同电平的步骤中的“低电平”或者“高电平”所代表的含义也是可以颠倒的,这对于相关领域内的技术人员而言,是非常显而易见的事实。因此,本发明就其更为广阔的形态来说并不限于上述实施方案。此外,就如上述实施方案及等同物所限定的那样,还可以有许多变形而不偏离总的发明的宗旨。
权利要求
1.处理盒芯片,包括用于收发电磁波信号的LC电路;连接在LC电路输出端,用于将电磁波信号转换成芯片工作电源电压的寄生电源电路;连接在LC电路输出端的同步时钟电路;连接在LC电路输出端,将芯片内信息进行调制并通过LC电路向外发送电磁波信号的副载波调制电路;其特征在于一个连接在LC电路输出端的分频器,用于将LC电路输出的信号进行分频;连接在分频器输出端与副载波调制电路输入端之间的MCU;及一个时钟基准,用于向MCU提供计量分频信号周期的时钟基准。
2.根据权利要求1所述的处理盒芯片,其特征在于所述寄生电源电路包括桥式整流电路,桥式整流BR1的a、b端与LC电路相连,桥式整流BR1的c端接地,电阻R1与桥式整流BR1的d端相连并与电阻R2串联后接地,电容C2、C3与电阻R2并联,并且电容C2的正极接电源VCC,负极接地,电容C3与电容C2并联。
3.根据权利要求1所述的处理盒芯片,其特征在于所述MCU引脚IO13接电源VCC,引脚IO14接地。
4.根据权利要求1所述的处理盒芯片,其特征在于所述副载波调制电路包括三极管Q1、三极管Q2、电阻R6、电阻R7、电阻R14、二极管D5和D6,电阻R6接在MCU的引脚IO15与三极管Q1的基极之间,电阻R7接在三极管Q2的集电极与桥式整流电路之间,R14的一端接在三极管Q1的集电极与三极管Q2的基极之间,二极管D5、D6接在电阻R7与桥式整流电路之间。
5.根据权利要求1所述的处理盒芯片,其特征在于所述分频器的引脚IO21接电源VCC,引脚IO22接同步时钟电路的输出端,引脚IO23接地,引脚IO24与MCU的引脚IO12相连,引脚IO25接电阻R14的另一端。
6.根据权利要求1所述的处理盒芯片,其特征在于所述同步时钟电路包括电容C7、电阻R8、电阻R9和二极管D7,二极管D7与电阻R8串联后的一端接LC电路,另一端连接电容C7与电阻R9并联后的一端。
7.根据权利要求1所述的处理盒芯片,其特征在于所述时钟基准包括晶振CY1,晶振CY1的两端分别与MCU的引脚IO11和IO16相连。
8.一种采用权利要求1所述处理盒芯片解调信息的方法,包括以下步骤第一步,判断分频器是否开始输出分频信号,如果是,则执行第二步;如果否,则重新判断分频器是否输出分频信号;第二步,计量时钟基准输出的时钟基准的个数;第三步,判断分频器输出的分频信号是否经过一个周期,如果是,则执行第四步;如果否,则重新执行第二步;第四步,在一个分频信号周期内,判断时钟基准输出的时钟基准个数是否大于N,如果是,则解调出来的信号为高电平;如果否,则解调出来的信号为低电平。
全文摘要
本发明涉及一种处理盒芯片,包括LC电路,寄生电源电路,同步时钟电路,副载波调制电路,分频器,内置程序的MCU,及时钟基准。处理盒芯片解调信息的方法包括以下步骤在一个分频信号周期内,首先判断时钟基准输出的时钟基准个数是否大于N,如果是,则解调出来的信号为高电平;如果否,则解调出来的信号为低电平。本发明所提供的处理盒芯片及其解调信息的方法是采用了分频器、时钟基准以及被写入程序的MCU来解调信息,不但不需要调试,而且稳定性较高。
文档编号G03G15/00GK101089750SQ20061003602
公开日2007年12月19日 申请日期2006年6月17日 优先权日2006年6月17日
发明者谢立功 申请人:珠海天威技术开发有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1