一种hart协议转换装置的制作方法

文档序号:7877241阅读:230来源:国知局
专利名称:一种hart协议转换装置的制作方法
技术领域
本实用新型属于通信领域,尤其涉及一种HART协议转换装置。
背景技术
目前,现有的可寻址远程传感器高速通道(Highway Addressable RemoteTransducer, HART)协议转换装置多数是由单路HART独立调制解调器芯片加外围电路而成,结构与功能单一。少数HART协议转换装置具备多路转换功能,但由于采用单个异步收发器串口进行多路切换以实现多通道通信,在多路数据采集时响应较慢,无法满足实时快速数据采集和控制的要求,只能满足非实时设备管理的要求
实用新型内容
本实用新型实施例提供一种HART协议转换装置,旨在解决现有HART协议转换装置在多路数据采集时响应较慢,无法满足实时快速数据采集和控制的要求的问题。本实用新型实施例是这样实现的,一种HART协议转换装置,包括隔离转换电路;与所述隔离转换电路电连接的CPU核心;以及与所述CPU核心电连接的至少两个异步收发缓冲器,每个异步收发缓冲器分别电连接多路HART独立调制解调器。进一步地,所述异步收发缓冲器为4路异步收发缓冲器,每个4路异步收发缓冲器的4路通道分别连接4路HART独立调制解调器。进一步地,所述异步收发缓冲器具有多路独立输入输出数据队列缓冲单元,每一路独立输入输出数据队列缓冲单元连接一路HART独立调制解调器。进一步地,所述独立输入输出数据队列缓冲单元与HART独立调制解调器通过2线制TTL电平的UART连接。进一步地,每个HART独立调制解调器通过由分离元件构成的外部电路与目标设备上的HART总线连接。进一步地,所述CPU核心与所述异步收发缓冲器通过数据地址总线连接。进一步地,所述数据地址总线采用上拉排阻。进一步地,所述异步收发缓冲器具有标准数据地址总线接口,所述CPU核心通过不同地址寻址读写每一个异步收发缓冲器。进一步地,所述隔离转换电路为RS485隔离转换电路。进一步地,所述隔离转换电路与所述CPU核心的独立串行口电连接。本实用新型实施例中的HART协议转换装置不仅能实现多路HART数据并行实时采集,而且能方便地将多路HART设备数据实时转化为单路其他工业现场总线数据。

[0018]图I是本实用新型实施例提供的HART协议转换装置的结构图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,
以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。在本实用新型实施例中,HART协议转换装置包括至少两个异步收发缓冲器,每个异步收发缓冲器分别连接多路HART独立调制解调器。以HART协议转换装置包括两个4路异步收发缓冲器,每个4路异步收发缓冲器各连接4路HART独立调制解调器为例,如图I所示。隔离转换电路I与CPU核心2电连接。·[0023]CPU核心2分别与两个4路异步收发缓冲器3电连接,每个4路异步收发缓冲器的
4路通道分别连接4路HART独立调制解调器。作为本实用新型的一个实施例,隔离转换电路I为RS485隔离转换电路。隔离转换电路I与CPU核心2的独立串行口电连接。在本实用新型实施例中,CPU核心2的独立串行口除了可连接隔离转换电路I外,还可以连接RS232接口、工业现场总线转换接口、蓝牙模块及串口 /局域网转换模块等。在本实用新型实施例中,CPU核心2与异步收发缓冲器3通过数据地址总线电连接。每一个异步收发缓冲器均具有标准数据地址总线接口,CPU核心2通过不同地址寻址读写总线上每一个异步收发缓冲器。在本实用新型实施例中,CPU核心2与两个异步收发缓冲器3电连接,连接的数据地址总线采用上拉排阻,并使用的一片门电路芯片进行逻辑时序转换。异步收发缓冲器4具有多路独立输入输出数据队列缓冲(FIFO)功能,每一路独立输入输出数据队列缓冲单元电连接一路HART独立调制解调器,其电连接方式是采用2线制逻辑门电路(Transistor-Transistor Logic, TTL)电平的通用异步收/发装置(UniversalAsynchronous Receiver/Transmitter, UART)电连接。每个HART独立调制解调器通过若干电阻、电容等分立元件构成的外部电路与目标设备上的HART总线电连接。 本实用新型实施例中的HART协议转换装置不仅能实现多路HART数据并行实时采集,而且能方便地将多路HART设备数据实时转化为单路其他工业现场总线数据。以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。
权利要求1.一种HART协议转换装置,其特征在于,所述HART协议转换装置包括 隔离转换电路; 与所述隔离转换电路电连接的CPU核心;以及 与所述CPU核心电连接的至少两个异步收发缓冲器,每个异步收发缓冲器分别电连接多路HART独立调制解调器。
2.如权利要求I所述的HART协议转换装置,其特征在于,所述异步收发缓冲器为4路异步收发缓冲器,每个4路异步收发缓冲器的4路通道分别连接4路HART独立调制解调器。
3.如权利要求I所述的HART协议转换装置,其特征在于,所述异步收发缓冲器具有多路独立输入输出数据队列缓冲单元,每一路独立输入输出数据队列缓冲单元连接一路HART独立调制解调器。
4.如权利要求3所述的HART协议转换装置,其特征在于,所述独立输入输出数据队列缓冲单元与HART独立调制解调器通过2线制TTL电平的UART连接。
5.如权利要求I所述的HART协议转换装置,其特征在于,每个HART独立调制解调器通过由分离元件构成的外部电路与目标设备上的HART总线连接。
6.如权利要求I所述的HART协议转换装置,其特征在于,所述CPU核心与所述异步收发缓冲器通过数据地址总线连接。
7.如权利要求6所述的HART协议转换装置,其特征在于,所述数据地址总线采用上拉排阻。
8.如权利要求I或6所述的HART协议转换装置,其特征在于,所述异步收发缓冲器具有标准数据地址总线接口,所述CPU核心通过不同地址寻址读写每一个异步收发缓冲器。
9.如权利要求I所述的HART协议转换装置,其特征在于,所述隔离转换电路为RS485隔离转换电路。
10.如权利要求I或9所述的HART协议转换装置,其特征在于,所述隔离转换电路与所述CPU核心的独立串行口电连接。
专利摘要本实用新型适用于通信领域,提供了一种HART协议转换装置,包括隔离转换电路;与所述隔离转换电路电连接的CPU核心;以及与所述CPU核心电连接的至少两个异步收发缓冲器,每个异步收发缓冲器分别电连接多路HART独立调制解调器。本实用新型中的HART协议转换装置不仅能实现多路HART数据并行实时采集,而且能方便地将多路HART设备数据实时转化为单路其他工业现场总线数据。
文档编号H04L29/06GK202696650SQ201220275738
公开日2013年1月23日 申请日期2012年6月12日 优先权日2012年6月12日
发明者黄以学, 陈传, 周江华, 葛逢春 申请人:深圳市特安电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1