一种计时方法及装置的制造方法_4

文档序号:9887342阅读:来源:国知局
出。其中,将所述二进制计数输出转换为格雷码计数输出的转换方式可以为GC = BC~ (BC> > 1),BC为所述二进制计数输出,GC为所述格雷码计数输出。
[0133] 第二种方式中,计数单元401包括:分频延时单元,用于对所述基本时钟进行分频 和延时,得到所述格雷码计数输出。其中,可以通过分频单元先对所述基本时钟进行分频得 到多路分频输出,再通过延时单元对所述多路分频输出进行延时,得到所述格雷码计数输 出。
[0134] 在本发明实施例中,计时单元404可以具体用于通过查表方式获得对所述预定事 件的计时结果,例如通过查询表1获得所述计时结果;也可以通过计算的方式获得所述计时 结果,下面具体说明。
[0135] 计时单元404可以具体用于:
[0136] 获得所述格雷码计数输出的输出值被4除的余数;
[0137] 若所述余数为0,获得所述m路子时钟的输出中高电平的个数作为子时钟计数值; 若所述余数为1,将所述m路子时钟的输出右移90°/α-1位后,获得高电平的个数作为子时钟 计数值;若所述余数为2,将所述m路子时钟的输出取反后,获得高电平的个数作为子时钟计 数值;若所述余数为3,将所述m路子时钟的输出先取反再右移90°/α-1位后,获得高电平的 个数作为子时钟计数值;
[0138] 根据所述格雷码计数输出的输出值、所述子时钟计数值、所述基本时钟的周期和 所述α,获得对所述预定事件的计时结果。
[0139] 所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统, 装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
[0140] 在本发明所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以 通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的 划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件 可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或 讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦 合或通信连接,可以是电性,机械或其它的形式。
[0141]所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显 示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个 网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目 的。
[0142] 另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以 是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单 元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
[0143] 所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用 时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上 或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式 体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机 设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全 部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程 序代码的介质。
[0144] 以上所述,以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前 述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前 述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些 修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
【主权项】
1. 一种计时方法,其特征在于,所述方法包括: 对基本时钟进行格雷码计数,得到格雷码计数输出; 分别对所述格雷码计数输出中的最低位输出进行移相,得到m路子时钟,其中,所述m路 子时钟中各路子时钟与所述最低位输出的相位差口满足:= ? X a且口八〇°,180°能被a整 除,n为满足0<n< (180°AO的整数;若90°能a被整除,m= 180/a-2,若90°不能被a整除,m = 180/a-l; 当预定事件发生时,根据所述格雷码计数输出的输出值、所述m路子时钟的输出、所述 基本时钟的周期和所述a,获得对所述预定事件的计时结果。2. 根据权利要求1所述的方法,其特征在于,所述计时结果为(B X90°/a巧)X A t; 其中,B为所述格雷码计数输出的输出值,X为子时钟计数值,若B被4除得到的余数为0, X为SP中高电平的个数,SP为所述m路子时钟的输出,若B被4除得到的余数为1,X为SP中高电 平的个数与i的差值,若B被4除得到的余数为2,X为2Xi的积与SP中高电平的个数的差值, 若B被4除得到的余数为3,X为i与SP中高电平的个数的差值,i为大于或等于90°/〇-1的最小 整数,A t = t〇Xa/90°,to为所述基本时钟的周期。3. 根据权利要求1或2所述的方法,其特征在于,所述获得对所述预定事件的计时结果, 包括: 获得所述格雷码计数输出的输出值被4除的余数; 若所述余数为0,获得所述m路子时钟的输出中高电平的个数作为子时钟计数值;若所 述余数为1,将所述m路子时钟的输出右移90°/〇-1位后,获得高电平的个数作为子时钟计数 值;若所述余数为2,将所述m路子时钟的输出取反后,获得高电平的个数作为子时钟计数 值;若所述余数为3,将所述m路子时钟的输出先取反再右移90°/a-1位后,获得高电平的个 数作为子时钟计数值; 根据所述格雷码计数输出的输出值、所述子时钟计数值、所述基本时钟的周期和所述 a,获得对所述预定事件的计时结果。4. 根据权利要求1或2所述的方法,其特征在于,所述获得对所述预定事件的计时结果, 包括: 通过查表方式获得对所述预定事件的计时结果。5. 根据权利要求1或2所述的方法,其特征在于,所述对基本时钟进行格雷码计数得到 格雷码计数输出,包括: 对所述基本时钟进行二进制计数,得到二进制计数输出; 将所述二进制计数输出转换为格雷码计数输出。6. 根据权利要求1或2所述的方法,其特征在于,所述对基本时钟进行格雷码计数得到 格雷码计数输出,包括: 对所述基本时钟进行分频和延时,得到所述格雷码计数输出。7. -种计时装置,其特征在于,所述装置包括: 计数单元,用于对基本时钟进行格雷码计数,得到格雷码计数输出; m个子时钟单元,用于分别对所述格雷码计数输出中的最低位输出进行移相,得到m路 子时钟,其中,所述m路子时钟中各路子时钟与所述最低位输出的相位差0满足:口 = ?xa 且口 * 90°,180°能被a整除,n为满足0<n<(180°/日)的整数;若90°能a被整除,m= 180/a-2,若90°不能被a整除,m= 180/a-l; 锁存单元,用于当预定事件发生时,锁存所述格雷码计数输出和所述m路子时钟的输 出; 计时单元,用于根据所述锁存单元锁存的格雷码计数输出的输出值、所述锁存单元锁 存的所述m路子时钟的输出、W及所述基本时钟的周期和所述a,获得对所述预定事件的计 时结果。8. 根据权利要求7所述的装置,其特征在于,所述计时结果为(B X90°/a巧)X A t; 其中,B为所述格雷码计数输出的输出值,X为子时钟计数值,若B被4除得到的余数为0, X为SP中高电平的个数,SP为所述m路子时钟的输出,若B被4除得到的余数为1,X为SP中高电 平的个数与i的差值,若B被4除得到的余数为2,X为2Xi的积与SP中高电平的个数的差值, 若B被4除得到的余数为3,X为i与SP中高电平的个数的差值,i为大于或等于90°/〇-1的最小 整数,A t = t〇Xa/90°,to为所述基本时钟的周期。9. 根据权利要求7或8所述的装置,其特征在于,所述计时单元具体用于: 获得所述格雷码计数输出的输出值被4除的余数; 若所述余数为0,获得所述m路子时钟的输出中高电平的个数作为子时钟计数值;若所 述余数为1,将所述m路子时钟的输出右移90°/〇-1位后,获得高电平的个数作为子时钟计数 值;若所述余数为2,将所述m路子时钟的输出取反后,获得高电平的个数作为子时钟计数 值;若所述余数为3,将所述m路子时钟的输出先取反再右移90°/a-1位后,获得高电平的个 数作为子时钟计数值; 根据所述格雷码计数输出的输出值、所述子时钟计数值、所述基本时钟的周期和所述 a,获得对所述预定事件的计时结果。10. 根据权利要求7或8所述的装置,其特征在于,所述计时单元具体用于,通过查表方 式获得对所述预定事件的计时结果。11. 根据权利要求7或8所述的装置,其特征在于,所述计数单元包括: 计数子单元,用于对所述基本时钟进行二进制计数,得到二进制计数输出; 转换单元,用于将所述二进制计数输出转换为格雷码计数输出。12. 根据权利要求7或8所述的装置,其特征在于,所述计数单元包括:分频延时单元,用 于对所述基本时钟进行分频和延时,得到所述格雷码计数输出。
【专利摘要】本发明提供了一种计时方法及装置,所述方法包括:对基本时钟进行格雷码计数,得到格雷码计数输出;分别对格雷码计数输出中的最低位输出进行移相得到m路子时钟,其中,各路子时钟与所述最低位输出的相位差满足:且180°能被α整除,n为满足0<n<(180°/α)的整数;若90°能α被整除,m=180/α-2,若90°不能被α整除,m=180/α-1;当预定事件发生时,根据格雷码计数输出的输出值、m路子时钟的输出、基本时钟的周期和α,获得对所述预定事件的计时结果。可见,本发明减少了计数单元的个数,同时m路子时钟的输出与格雷码计数输出不会出现同时跳变的情况,提高了计时准确性。
【IPC分类】G06F7/49
【公开号】CN105653238
【申请号】
【发明人】赵玉秋, 梁国栋, 杨龙, 高鹏, 张军
【申请人】沈阳东软医疗系统有限公司
【公开日】2016年6月8日
【申请日】2015年12月8日
当前第4页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1