一种单芯片一路数据四路hd-cvi高清视频光端机的制作方法

文档序号:10084227阅读:581来源:国知局
一种单芯片一路数据四路hd-cvi高清视频光端机的制作方法
【技术领域】
[0001]本实用新型涉及一种高清视频收发装置,特别是涉及一种单芯片一路数据四路HD-CVI高清视频光端机。
【背景技术】
[0002]视频光端机是一种视频信号光纤传输的收发装置,分为发送端和接收端。目前,公知的常规4路HD-CVI高清视频光端机都是在发射端用四个高速A/D转换芯片将4路CVI高清视频信号采集成数据信号,然后将采集到的数据信号送入处理器中,经过处理后的信号按照时分原理通过串化器将并行信号转化为串行信号,然后串行信号送入光模块转化为光信号,光信号通过光纤发送出去;在接收端,光信号通过光模块转化成电信号,然后电信号经过解串器解串为并行数据,并行数据送入处理器进行时分数据还原处理,然后将处理后的信号送入4个高速D/A转换芯片进行相应的CVI信号还原,并通过信号输出电路输出。而一路485信号从外设信号发生器输出,通过HD-CVI高清视频光端机接收端的485芯片转化后,将信号传送到处理器中,信号经过处理器处理后送入光模块,再从光模块输出经过光纤传送到发射端的光模块中,信号经发射端的光模块处理后送入处理器进行还原,经过还原的信号送入发射端的485芯片,经过485芯片进行输出。
[0003]通常,CVI视频光端机的发送端采用4个高速A/D转换芯片采集四路高清CVI视频信号和485芯片对1路数据信号进行还原,接收端采用4个高速D/A转换芯片还原CVI信号和485芯片采集1路数据信号,在信号的整个传输过程中会使用过多的芯片,这样就会占用大量的电路板面积,增加了产品的硬件成本和维修难度。且发射端的串化器和接收端的解串器分别采用不用型号的芯片,无法统一生产,增加了产品的硬件生产成本。

【发明内容】

[0004]本实用新型的目的是克服现有技术的不足,设计出一种单芯片一路数据四路HD-CVI高清视频光端机,解决了过多的芯片占用较大面积的电路板和芯片型号不统一而导致硬件生产成本增加的问题。
[0005]为达到上述目的,本实用新型所采用的技术方案是:
[0006]—种单芯片一路数据四路HD-CVI高清视频光端机,包括电源模块、发射端模块、接收端模块,还包括与电源模块相连的用于过滤外界干扰波和稳定信号的滤波电路,所述发射端模块包括用于对4路CVI高清视频信号进行滤波和放大的信号输入模块、用于将4路CVI高清视频信号转化为高速差分信号和解调1路反向数据的第一控制器、第一光模块,所述第一控制器包括用于将4路CVI高清视频信号采集成4路8位数据信号的A/D转换电路,用于将4路8位数据信号转化为10位并行信号和解调1路反向数据的第一控制电路,用于将10位并行信号串化为高速差分信号的串化器电路,与第一控制电路连接的反向数据输出电路;所述接收端模块包括第二光模块、用于将高速差分信号还原为4路CVI高清视频信号和调制1路反向数据的第二控制器、用于对4路CVI高清视频信号进行滤波和放大的信号输出模块,所述第二控制器包括用于将高速差分信号解串为10位并行信号的解串器电路,用于将10位并行信号还原为4路8位数据信号和调制1路反向数据的第二控制电路,用于将4路8位数据信号还原为4路CVI高清视频信号的D/A转换电路,与第二控制电路连接的反向数据输入电路;所述串化器电路和解串器电路的芯片为同一型号芯片,所述反向数据输入电路和反向数据输出电路均采用485芯片。
[0007]所述串化器电路的信号输出端口和解串器电路的信号输入端口均接有匹配和稳定差分信号的电阻。
[0008]反向数据输入电路和反向数据输出电路的485芯片和U43芯片之间均设置有三级保护,三级保护由气体放电管(⑶T3、⑶T4)、保险(PTC4、PTC5 )和瞬态抑制二极管(TVS 10、TVS11)组成。
[0009]所述第一控制电路和第二控制电路的时钟引脚分别连接一个外部时钟源,所述外部时钟源包括一个无源晶振(Y1)和一个8倍频芯片(U10),所述8倍频芯片(U10)的OUT引脚通过电阻(U226)分别与第一控制电路和第二控制电路的时钟引脚连接。
[0010]所述信号输入模块和信号输出模块均采用SC6363芯片,串化器电路和解串器电路均采用TLK2201型号芯片。
[0011]所述A/D转换电路的高速A/D转换芯片为单通道A/D转换芯片,型号为SC9082 ;D/A转换电路的高速D/A转换芯片为单通道D/A转换芯片,型号为SC9518。
[0012]本实用新型的积极有益效果:本实用新型通过将A/D转换电路、第一控制电路、串化器电路和反向数据输出电路集成为第一控制器,解串器电路、第二控制电路、D/A转化电路和反向数据输入电路集成为第二控制器,降低了芯片占用电路板的面积,降低了产品的硬件成本和维修难度,而且串化器电路和解串器电路的芯片采用同一型号的芯片,也降低了产品硬件的生产成本,且通过设置滤波电路,能够更好的过滤外界的干扰、使视频信号稳定,同时通过无源晶振和8倍频芯片这两个时钟源为整个系统电路提高脉冲信号,提高了视频传输的准确性。
【附图说明】
[0013]图1为本实用新型的原理框图
[0014]图2为本实用新型的电源电路
[0015]图3为本实用新型发射端的信号输入电路和A/D转换电路
[0016]图4为本实用新型发射端的第一控制电路
[0017]图5为本实用新型发射端的串化器电路
[0018]图6为本实用新型发射端的光模块电路
[0019]图7为本实用新型发射端的反向数据输出电路
[0020]图8为本实用新型接收端的光模块电路和解串器电路
[0021]图9为本实用新型接收端的第二控制电路
[0022]图10为本实用新型接收端的信号输出电路和D/A转换电路
[0023]图11为本实用新型接收端的反向数据输出电路
[0024]图12为本实用新型的滤波电路
【具体实施方式】
[0025]下面结合附图来具体说明本实用新型的具体实施例。
[0026]如图1-12所示,一种单芯片一路数据四路HD-CVI高清视频光端机,包括电源模块、发射端模块、接收端模块,还包括与电源模块相连的用于过滤外界干扰波和稳定信号的滤波电路,所述发射端模块包括用于对4路CVI高清视频信号进行滤波和放大的信号输入模块、用于将4路CVI高清视频信号转化为高速差分信号和解调1路反向数据的第一控制器、第一光模块,所述第一控制器包括用于将4路CVI高清视频信号采集成4路8位数据信号的A/D转换电路,用于将4路8位数据信号转化为10位并行信号和解调1路反向数据的第一控制电路,用于将10位并行信号串化为高速差分信号的串化器电路,与第一控制电路连接的反向数据输出电路;所述接收端模块包括第二光模块、用于将高速差分信号还原为4路CVI高清视频信号和调制1路反向数据的第二控制器、用于对4路CVI高清视频信号进行滤波和放大的信号输出模块,所述第二控制器包括用于将高速差分信号解串为10位并行信号的解串器电路,用于将10位并行信号还原为4路8位数据信号和调制1路反向数据的第二控制电路,用于将4路8位数据信号还原为4路CVI高清视频信号的D/A转换电路,与第二控制电路连接的反向数据输入电路;所述串化器电路和解串器电路的芯片为同一型号芯片,所述反向数据输入电路和反向数据输出电路均采用485芯片。
[0027]所述串化器电路的信号输出端口和解串器电路的信号输入端口均接有匹配和稳定差分信号的电阻。所述第一控制电路和第二控制电路的时钟引脚分别连接一个外部时钟源,所述外部时钟源包括一个无源晶振(Y1)和一个8倍频芯片(U10),所述8倍频芯片(U10)的OUT引脚通过电阻(U226)分别与第一控制电路和第二控制电路的时钟引脚连接。
[0028]反向数据输入电路和反向数据输出电路的485芯片和U43芯片之间均设置有三级保护,三级保护由气体放电管(⑶T3、⑶T4)、保险(PTC4、PTC5 )和瞬态抑制二极管(TVS 10、TVS11)组成。
[0029]所述信号输入模块和信号输出模块均采用SC6363芯片,串化器电路和解串器电路均采用TLK2201型号芯片。
[0030]所述A/D转换电路的高速A/D
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1