多士炉控制电路的制作方法

文档序号:1438213阅读:1899来源:国知局
多士炉控制电路的制作方法
【专利摘要】本实用新型涉及多士炉领域,特别是一种多士炉控制电路,包括电源电路、计时芯片、电磁铁、电磁铁控制电路和计时电路,电源电路的输入端通过开关与电源线连接,电源电路的输出端分别与计时芯片、电磁铁、计时电路电性连接,其特征在于:还包括计时电阻回路,计时电阻回路分别与计时芯片和电源电路电性连接。此款多士炉控制电路增加了一组计时电阻回路,以辅助计时芯片快速的建立振荡信号,避免了因开关(双极铜片)闭合时间过短而导致面包托架不能吸合的现象发生,大大提高了多士炉工作的可靠性。
【专利说明】多士炉控制电路
【技术领域】
[0001]本实用新型涉及多士炉领域,特别是一种多士炉控制电路。
【背景技术】
[0002]现有多士炉主要是由发热元件、定时电路、面包托架、电磁铁、机壳等组成,面包托架设有操作手柄,操作手柄延伸出机壳外,工作时,将面包片插入多士炉的面包放置口后,按下操作手柄,操作手柄即带动面包托架下移,以将面包送至设有发热元件的烘烤区间中,同时,操作手柄按下过程中,其通过机壳内部的绝缘联动件触碰定时电路中的双极铜片(开关导电片),从而使电磁铁得电吸合,电磁铁将面包托架吸住,然后,进入定时加热工作(通过定时电路控制时间的长短来获得要烘烤面包的烘烤程度、颜色等效果),到所设定的时间,定时电路断开电源,从而使电磁铁断电,将面包托架松开,面包随着面包托架往上弹起。但是,由于现有多士炉大多使用的计时芯片为CMS12530-A0201H芯片,该芯片均存在高电平输出延时的问题,即需要等待芯片建立正确的振荡信号才输出高电平。而振荡信号是依靠计时电阻和电容组成的充电电路实现的,也就是在电阻为最大和最小时建立振荡信号的时间不一样,从而导致了在电阻(电位器)在最大和最小时电磁铁吸合的时间不一样。当用户按下操作手柄至松手时间很短时,导致双极铜片(开关导电片)的闭合时间很短,而在电阻为最大时输出高电平的时间大于双极铜片闭合的时间,就会导致电磁铁无法产生吸力,致使不能吸住面包托架。
实用新型内容
[0003]本实用新型的目的在于克服上述现有技术存在的不足,而提供一种增加了一组计时电阻回路,以辅助计时芯片快速的建立振荡信号,避免面包托架不能吸合的多士炉控制电路,以克服现有技术的不足。
[0004]本实用新型的目的是这样实现的:
[0005]一种多士炉控制电路,包括电源电路、计时芯片、电磁铁、电磁铁控制电路和计时电路,电源电路的输入端通过开关(双极铜片)与电源线连接,电源电路的输出端分别与计时芯片、电磁铁、计时电路电性连接,其特征在于:还包括计时电阻回路,计时电阻回路分别与计时芯片和电源电路电性连接。
[0006]本实用新型的目的还可以采用以下技术措施解决:
[0007]作为更具体的一种方案,所述计时电阻回路设有第一电阻、第二电阻和三极管,三极管的基极通过第一电阻与计时芯片的控制信号输出端电性连接,三极管的集电极通过第二电阻与计时芯片的振荡信号输入端电性连接,三极管的发射极与电源电路电性连接。
[0008]所述第一电阻的阻值为1K,第二电阻的阻值为10K。
[0009]所述计时芯片为CMS12560-A0201H芯片。
[0010]所述计时电路包括电容、第三电阻、第四电阻、第五电阻、第六电阻、电位器和热敏电阻,其中,第三电阻、第四电阻、电位器和热敏电阻依次串联在计时芯片的振荡信号输入端与电源电路的输出端之间,第五电阻与电位器并联,第六电阻与热敏电阻并联,电容两端分别接地和接计时芯片的振荡信号输入端。
[0011]本实用新型的有益效果如下:
[0012](I)此款多士炉控制电路增加了一组计时电阻回路,以辅助计时芯片快速的建立振荡信号,避免了因开关(双极铜片)闭合时间过短而导致面包托架不能吸合的现象发生,大大提高了多士炉工作的可靠性。
【专利附图】

【附图说明】
[0013]图1为本实用新型一实施例剖视结构示意图。
【具体实施方式】
[0014]下面结合附图及实施例对本实用新型作进一步描述。
[0015]参见图1所示,一种多士炉控制电路,包括电源电路1、计时芯片U1、电磁铁S0L1、电磁铁控制电路2和计时电路3,电源电路I的输入端通过开关K与电源线连接,电源电路I的输出端分别与计时芯片U1、电磁铁S0L1、计时电路3电性连接,其特征在于:还包括计时电阻回路4,计时电阻回路4连接在计时芯片Ul的振荡信号输入端(0SC_IN)与控制信号输出端(CTRL)之间。
[0016]所述计时电阻回路4设有第一电阻R1、第二电阻R2和三极管Q1,三极管Ql的基极通过第一电阻Rl与计时芯片Ul的控制信号输出端电性连接,三极管Ql的集电极通过第二电阻R2与计时芯片Ul的振荡信号输入端电性连接,三极管Ql的发射极与电源电路I电性连接。
[0017]所述第一电阻Rl的阻值为1K,第二电阻R2的阻值为10K。
[0018]所述计时芯片Ul为CMS12560-A0201H芯片。
[0019]所述计时电路3包括电容Cl、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、电位器VRl和热敏电阻TH1。其中,第三电阻R3、第四电阻R4、电位器VRl和热敏电阻THl依次串联在计时芯片Ul的振荡信号输入端与电源电路I的输出端之间,第五电阻R5与电位器VRl并联,第六电阻R6与热敏电阻THl并联,电容Cl两端分别接地和接计时芯片Ul的振荡信号输入端。
[0020]本多士炉控制电路的工作原理是:当多士炉控制电路通电的时候(开关K接通),三极管Ql的基极为低电平而导通,第二电阻R2参与计时电路,对电容Cl进行充电,电磁铁SOLl能快速得电吸合,第二电阻R2的阻值为10K,远远小于由热敏电阻TH1,电位器VR1,第三电阻R3,第四电阻R4,第五电阻R5,第六电阻R6组成的计时电路的电阻值,C3迅速充满电而输出高电平,Q3截止,退出主计时回路。
【权利要求】
1.一种多士炉控制电路,包括电源电路、计时芯片、电磁铁、电磁铁控制电路和计时电路,电源电路的输入端通过开关与电源线连接,电源电路的输出端分别与计时芯片、电磁铁、计时电路电性连接,其特征在于:还包括计时电阻回路,计时电阻回路分别与计时芯片和电源电路电性连接。
2.根据权利要求1所述的多士炉控制电路,其特征在于:所述计时电阻回路设有第一电阻、第二电阻和三极管,三极管的基极通过第一电阻与计时芯片的控制信号输出端电性连接,三极管的集电极通过第二电阻与计时芯片的振荡信号输入端电性连接,三极管的发射极与电源电路电性连接。
3.根据权利要求2所述的多士炉控制电路,其特征在于:所述第一电阻的阻值为1K,第二电阻的阻值为10K。
4.根据权利要求1所述的多士炉控制电路,其特征在于:所述计时芯片为CMS12560-A0201H 芯片。
5.根据权利要求1所述的多士炉控制电路,其特征在于:所述计时电路包括电容、第三电阻、第四电阻、第五电阻、第六电阻、电位器和热敏电阻。
【文档编号】A47J37/08GK203400040SQ201320445605
【公开日】2014年1月22日 申请日期:2013年7月25日 优先权日:2013年7月25日
【发明者】严尚勤 申请人:严尚勤
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1