有源矩阵型显示装置和使用它的便携式终端的制作方法

文档序号:2568998阅读:183来源:国知局
专利名称:有源矩阵型显示装置和使用它的便携式终端的制作方法
技术领域
本发明涉及有源矩阵型显示装置和使用它的便携式终端,更具体地说,涉及其中采用多晶硅TFT(薄膜晶体管)作为像素的开关元件的有源矩阵型显示装置,以及其中采用所述有源矩阵型显示装置作为显示部分的便携式终端。
在上述的这种便携式终端中,随着便携式终端的这种迅速普及,对进一步降低显示装置的功耗的要求也在不断提高。特别是降低待机期间的功耗是增加电池持续时间的要点,因此这是紧迫要求的项目之一。为满足此要求,已经提出各种电力节省技术。其中一种此类技术就是1-位模式(两灰度模式),即对于各种颜色,将待机状态中的图像显示的灰度的数量限制为“2”(1位)。根据1-位模式,对每种颜色以1位表示灰度,因此图像是利用总计8种颜色来显示的。
顺便提一下,在采用非晶硅TFT作为按矩阵方式排列的大量像素中每一个的开关元件的液晶有源矩阵型显示装置中,在数据线驱动电路(水平驱动电路)的输出部分设置了数量与输出数相等的许多模拟电路(缓冲电路)。因为必须不停地向缓冲电路供给固定的偏置电流,所以缓冲电路成为消耗高功率的一个主要因素。
按照常规,非晶硅TFT液晶显示装置的数据线驱动电路采用如下配置为了使它可以处理上述的1-位模式,将一个CMOS反相器并联地连接到输出部分的各个缓冲电路,并用来在作为1-位模式的设置结果、灰度数目要被限制为“2”时代替缓冲电路。因为可以不向CMOS反相器供给直流电流,并因此可以显著减少供给数据线驱动电路的输出部分的直流电流,所以可以实现功耗的降低。
同时,近年来,在采用多晶硅TFT作为像素的开关元件的液晶有源矩阵型显示装置中,存在一种趋势,即将数字接口驱动电路集成在像素以矩阵方式排列于其上的显示区部分的同一个衬底上。在驱动电路集成型的多晶硅TFT液晶显示装置中,水平驱动系统和垂直驱动系统设置在显示区部分的周边部位(边框),并以集成方式设置在与采用多晶硅TFT的像素区部分相同的衬底上。
但是,在驱动电路集成型的多晶硅TFT液晶显示装置中,输出部分中未设缓冲器,这不同于非晶硅TFT液晶显示装置。因此,无法如非晶硅TFT液晶显示装置的情况那样采用通过输出部分降低功耗的技术,当然也无法运用通过1-位模式降低功耗。
本发明是针对上述主题提出的,本发明的目的是提供一种可以运用通过1-位模式降低功耗的有源矩阵型显示装置,同时它采用驱动电路集成型的多晶硅TFT结构来实现进一步的功耗降低,以及提供一种采用所述有源矩阵型显示装置作为显示部分的便携式终端。
在具有上述配置的有源矩阵型显示装置中或采用所述有源矩阵型显示装置的便携式终端中,当设置所用灰度数量比正常模式少的低灰度模式时,只将水平驱动电路中的数量等于所述灰度数量的电路部分设置成有效状态,而把其余的电路部分设置成无效状态并且不消耗功率。因此,可以尽可能地降低功耗。
发明的最佳实施方式下面参考附图详细描述本发明的实施例。


图1是示意性配置的视图,表示根据本发明的显示装置的一种配置的实例。此处,以将本发明运用于液晶有源矩阵型显示装置的情况为示例进行描述,其中液晶单元作为各个像素的电光元件结合。
参考图1,其中以矩阵方式设置了各包含液晶单元的大量像素的显示区部分12、一对上下H驱动器(水平驱动电路)13U和13D和V驱动器(垂直驱动电路)14、以及用于生成多种参考电压的参考电压生成电路15和1-位模式控制电路16被集成在透明绝缘衬底、例如玻璃衬底11上。玻璃衬底11由第一衬底和与第一衬底呈对置关系设置且二者之间留有预定间隙的第二衬底构成,在第一衬底中,以矩阵的方式设置了各包含有源器件(例如晶体管)的大量像素电路。液晶材料被封装在第一和第二衬底之间的空间里。
显示区部分12的具体配置的实例如图2所示。此处,为了简化示图,作为举例,表示出三行(第n-1行至第n+1行)和四列(第m-2列至第m+1列)的像素安排。在图2中,垂直扫描线...、21n-1、21n、21n+1、...以及数据线...、22m-2、22m-1、22m、22m+1、...按矩阵方式在显示区部分12上进行布线,单元像素23设在垂直扫描线和数据线的各个交叉点处。
单元像素23包括作为像素晶体管的薄膜晶体管TFT、液晶单元LC和存储电容器Cs。此处,液晶单元LC意味着在由薄膜晶体管TFT构成的像素电极(一个电极)和与所述像素电极呈对置关系而形成的反电极(另一个电极)之间产生的电容器。
薄膜晶体管TFT的栅极连接到垂直扫描线...、21n-1、21n、21n+1、...,而薄膜晶体管TFT的源极连接到数据线...、22m-2、22m-1、22m、22m+1、...。液晶单元LC的像素电极连接到薄膜晶体管的漏极,而液晶单元LC的反电极连接到公用线24。存储电容器Cs连接在薄膜晶体管TFT的漏极和公用线24之间。把预定直流电压作为公用电压Vcom加到公用线24。
各个垂直扫描线...、21n-1、21n、21n+1、...的一端连接到图1所示的用于各行中对应的一行的V驱动器14的输出端。V驱动器14由例如移位寄存器构成,并且持续产生与垂直传送时钟VCK(未示出)同步的垂直选择脉冲并将其加到垂直扫描线...、21n-1、21n、21n+1、...以进行垂直扫描。
同时,在显示区部分12中,例如,各个奇数数据线...、21n-1、21n+1、...的一端连接到用于对应的一列的图1所示的H驱动器13U的输出端,而各个偶数数据线...、22m-2、22m、...的另一端连接到用于对应的一列的图1所示的H驱动器13D的输出端。
图3是具体地表示玻璃衬底11上不同组件的相互关系的框图。此处,为了简化示图,只表示了上侧的H驱动器13U。但是,下侧的H驱动器13D也具有与H驱动器13U很相似的配置。应当指出,虽然根据本实例的液晶有源矩阵型显示装置采用其中H驱动器13U和13D设置在显示区部分12的上下侧的配置,但是配置不限于此,还可以采用另一种配置,其中将H驱动器13U和13D设置在显示区部分12的上侧和下侧中的仅仅一侧上。
如图3所示,H驱动器13U包括移位寄存器25U、采样锁存电路(数据信号输入电路)26U、行序列锁存电路27U以及数/模转换电路28U。移位寄存器25U从其各个传送级依次输出与水平传送时钟HCK(未示出)同步的移位脉冲,以便进行水平扫描。采样锁存电路26U响应从移位寄存器25U提供至此的用于锁存数字图像数据的移位脉冲,按照点序列对输入的预定比特的数字图像数据进行采样和锁存。
行序列锁存电路27U再将采样锁存电路26U按点序列锁存的数字图像数据锁存在一行的单元中,以便实现数字图像数据的行序列,并且一次输出一行的数字图像数据。数/模转换电路28U具有例如参考电压选择型电路的配置,它将从行序列锁存电路27U输出的一行的数字图像数据转换成模拟图像信号,并将其提供给像素区部分12的数据线...、22m-2、22m-1、22m、22m+1、...。
参考电压生成电路15是参考电压选择型数/模转换电路28U上附带的电路,它生成数目等于与输入图像数据的比特数对应的灰度数的参考电压,并将所述参考电压加到参考电压选择型数/模转换电路28U。1-位模式控制电路16执行对包括参考电压生成电路15的水平驱动系统(H驱动器13U和13D)的控制,以便在指定作为功率节省模式之一的低灰度模式、例如2-灰度模式(1-位模式)时,仅使数量等于灰度数量(在本实例中为2种灰度)的电路部分为有效状态。
应当指出,虽然在根据本实例的液晶有源矩阵型显示装置中,水平驱动系统的所有组件、即图3中所示的移位寄存器25U、采样锁存电路26U、行序列锁存电路27U以及数/模转换电路28U连同显示区部分12集成在同一玻璃衬底11上,或者可以只将它们其中之一集成于其上。
参考电压生成电路15和1-位模式控制电路16也连同显示区部分12集成在同一玻璃衬底11上,在采用其中H驱动器13U和13D设在显示区部分12的上下侧的配置的液晶有源矩阵型显示装置的情况中,最好将参考电压生成电路15和1-位模式控制电路16设在边框区域(显示区部分12的周边区域)中未结合H驱动器13U和13D的一侧或多侧。
其原因是,由于与上述V驱动器14相比,H驱动器13U和13D包括大量的组件,而且在大多数情况下具有非常大的电路区,其中它们被设置在边框区域中未设置H驱动器13U和13D的一侧或多侧,所以参考电压生成电路15和1-位模式控制电路16可以集成在与显示区部分12相同的玻璃衬底11上,而不会使有效屏幕比率(显示区部分12与玻璃衬底11的面积比)降低。
应当指出,根据本实例的液晶有源矩阵型显示装置采用如下配置,其中,由于V驱动器14安装在边框区域一侧,在未设置H驱动器13U和13D的两侧之一上,所以参考电压生成电路15和1-位模式控制电路16集成在边框区域中未设置H驱动器13U和13D的另一侧上。
另外,基于H驱动器13U和13D、V驱动器14、参考电压生成电路15和1-位模式控制电路16的这种集成,由于将多晶硅薄膜晶体管TFT用作显示区部分12的像素晶体管,所以如果多晶硅薄膜晶体管还用作构成上述组件的晶体管,而且至少组件的晶体管电路连同显示区部分12在同一个玻璃衬底11上制造,就可以容易地制造它们,此外,可以低成本地实现它们。
对于薄膜晶体管TFT,就目前情况来看,由于近年来性能的提高和功耗的降低,集成已变得很容易。因此,在如下情况中H驱动器13U和13D、V驱动器14、参考电压生成电路15和1-位模式控制电路16,特别是至少它们的组件的晶体管电路以集成方式构建在同一玻璃衬底11上,通过采用与显示区部分12的像素晶体管所用的相同的薄膜晶体管的相同工艺,可以实现通过简化制造工艺来降低成本以及通过集成减少厚度和达到结构紧凑。
下面说明水平驱动系统的组件的配置和操作的具体实例。应当指出,在各个配置实例中,均以数字图像数据为3位数据的情况作为实例,为了简化示图,仅表示和描述对应于第k和第k+1级的移位寄存器25U的传送级25Uk和25Uk+1的电路部分的配置。
图4是表示采样锁存电路26U的配置的具体实例的框图。参考图4,对应于移位寄存器25U的第k级的传送级25Uk设置了三个“与”电路31-0、31-1和31-2,并且对应于移位寄存器25U的第k+1级的传送级25Uk+1设置了三个“与”电路32-0、32-1和32-2。“与”电路的数目为对应于数字图像数据的比特数“3”的数目。
移位寄存器25U的传送级25Uk和25Uk+1的移位脉冲被作为采样脉冲SPk和SPk+1加到一侧上的“与”电路31-0、31-1、31-2、32-0、32-1和32-2的输入端子。从1-位模式控制电路16通过控制线33A把控制信号A加到“与”电路31-2和32-2的另一个输入端子。同时,从1-位模式控制电路16通过控制线33B把控制信号B加到“与”电路31-0、31-1、32-0和32-1的另一输入端子。
把例如3比特的数字图像数据通过位线34-0、34-1和34-2输入到当前的采样锁存电路26U。设置锁存电路35-0、35-1和35-2和锁存电路36-0、36-1和36-2,用于响应从移位寄存器25U的传送级25Uk和25Uk+1接连输出的采样脉冲SPK和SPK+1,锁存3比特的数字图像数据。
开关37-0、37-1和37-2连接在锁存电路35-0、35-1和35-2的输入端子与位线34-0、34-1和34-2之间,而开关38-0、38-1和38-2连接在锁存电路36-0、36-1和36-2的输入端子与位线34-0、34-1和34-2之间。分别通过“与”电路31-0、31-1、31-2、32-0、32-1和32-2的输出,在开(闭合)/关(断开)之间控制开关37-0、37-1、37-2、38-0、38-1和38-2。
接下来,描述具有上述配置的采样锁存电路26U的电路操作。
首先,在正常模式(3位模式)中,从1-位模式控制电路16输出均具有“H”电平(高电平)的控制信号A和B。随后,接连从移位寄存器25U的传送级25Uk和25Uk+1输出的采样脉冲SPk和SPk+1分别通过“与”电路31-0至31-2和32-0至32-2提供给所有的开关37-0、37-1、37-2、38-0、38-1和38-2。结果,所有的锁存电路35-0至35-2和36-0至36-2被置于有效状态,即被置于数据可写入它们(被锁存)的状态。
另一方面,当设定1-位模式时,从1-位模式控制电路16输出“H”电平的控制信号A和“L”电平(低电平)的控制信号B。因此,由于仅对应于最高有效位(MSB)的“与”电路31-2和32-2被置于通道允许状态,接连从移位寄存器25U的传送级25Uk和25Uk+1输出的采样脉冲SPk和SPk+1分别通过“与”电路31-2和32-2仅提供给开关37-2和38-2。
结果,当锁存电路35-0、35-1、36-0和36-1置于数据写禁止状态(无效状态)时,仅锁存电路35-2和36-2被置于数据重写允许状态(有效状态)。因此,当设定1-位模式时,有关锁存重写操作的可写电流减小,结果,可以尽可能地减少功耗。
图5是表示行序列锁存电路27U的配置的具体实例的框图。参考图5,锁存电路41-0、41-1、41-2、42-0、42-1和42-2是分别对应于采样锁存电路26U的锁存电路35-0、35-1、35-2、36-0、36-1和36-2而设置的,开关43-0、43-1、43-2、44-0、44-1和44-2分别连接在它们的输入和输出端子之间。
所述开关之中,MSB的开关43-2和44-2是通过锁存控制电路45生成并通过控制线46A提供至此的锁存控制脉冲C在开/关之间进行控制的。其他锁存器43-0、43-1、44-0和44-1则通过锁存控制电路45生成并通过控制线46B提供至此的锁存控制脉冲D在开/关之间进行控制。
接下来,描述上述配置的行序列锁存电路27U的电路操作。
首先,在正常模式(3位模式)中,从锁存控制电路45同时输出锁存控制脉冲C和D。随后,允许所有开关43-0至43-2和44-0至44-2响应锁存控制脉冲C和D而进行开/关切换,所有的锁存电路41-0至41-2和42-0至42-2被置于有效状态、即数据可被写入(被锁存到)它们中的状态。
另一方面,当设定1-位模式时,从锁存控制电路45输出锁存控制脉冲C,同时锁存控制脉冲D被固定为“L”电平。因此,仅允许开关43-2和44-2响应锁存控制脉冲C而进行开/关切换,并且仅MSB的锁存电路41-2和42-2被置于允许数据重写的状态(有效状态),而其余的锁存电路41-0、41-1、42-0和42-1被置于禁止数据重写的另一种状态(无效状态)。
结果,当设定1-位模式时,用于锁存重写的写电流变小,从而可以尽可能地降低功耗。应当指出,如果除上述电路操作之外,刚刚在建立写禁止状态之前,用于MSB以外的锁存电路41-0、41-1、42-0和42-1的值被强制地设置为逻辑“0”或逻辑“1”,则可以实现与下文所述的数/模转换电路28U的电路操作匹配的系统。
图6是电路图,表示参考电压选择型数/模转换电路28U的单元电路的配置实例。此处,8(=23)个参考电压V0至V7是为3位(b0、b1、b2)数字图像数据而准备的。对于显示区部分12的每个数据线...、22m-2、22m-1、22m、22m+1、...设置一个这种单元电路。
上述配置的参考电压选择型数/模转换电路28U在正常模式(3位模式)中执行如下操作运用黑色电平作为参考电压V0,而运用白色电平作为参考电压V7,根据3位(b0、b1、b2)数据来选择参考电压V0至V7之一。
另一方面,在1-位模式中,例如,运用黑色电平作为参考电压V0,而运用白色电平作为参考电压V4,输入控制线39-0、39-1和39-2中,只使用MSB的输入控制线39-2,并且仅通过MSB的数据(b2)选择参考电压来表示白或黑。此时,LSB侧的输入控制线39-0和39-1的电位被强制地固定为逻辑“0”。
这样,由于在1-位模式中,在输入控制线39-0和39-1的电位被强制地固定为逻辑“0”的状态中,仅有MSB的输入控制线39-2用于执行参考电压的选择,所以对输入控制线39-0和39-1而言,可以节省对输入控制线39-0、39-1和39-2的大容量负载的充电或放电电流,因此,可以获得功耗的降低。
应当指出,虽然此处描述的是使用最高有效位(MSB)的输入控制线39-2,但是输入控制线的使用不限于此,还可以使用输入控制线中的任何一个,并且响应输入控制线的这种使用,其余输入控制线的电位应该固定为逻辑“0”或逻辑“1”。
图7是电路图,表示参考电压生成电路15的配置实例。此处是以对应于3位数字图像数据生成8种参考电压V0至V7的情况为例来描述的。
根据本配置实例的参考电压生成电路15包括含有开关SW1和SW2的开关电路41和含有开关SW3和SW4的另一个开关电路42,所述这些开关在固定的周期中按彼此相反的相位切换正电源电压VCC和负电源电压VSS;以及七个分压电阻R1至R7,它们分别以串联形式连接在开关电路41和42的输出端A和B之间,并且开关SW5和SW6插入其间。此处,在固定周期、例如在1H(H是水平扫描间隔)周期中,以彼此相反的相位切换正电源电压VCC和负电源电压VSS的原因在于,有意地用交流电驱动液晶,以免液晶劣化。
在具有上述配置的参考电压生成电路15中,通过由开关电路41和42根据如图8的时序图所示的控制脉冲φ1和φ2、在固定周期中切换正电源电压VCC和负电源电压VSS,产生对应于黑色信号的参考电压V0和对应于白色信号的参考电压V7。同时,对应于中间灰度的参考电压V1至V6通过分压电阻R1至R7对对应于黑色信号的参考电压V0和对应于白色信号的参考电压V7进行电阻分压来产生。
另一方面,在1-位模式中,开关SW5和SW6是开路的(切断),从而停止向分压电阻R1至R7提供电流。结果,由于不再有电流流到分压电阻R1至R7而避免了分压电阻R1至R7的功耗,因此可以预期到功耗的降低。
图9是电路图,表示参考电压生成电路15的配置的另一实例。在图9中,与图7相似的部分由相似的参考符号表示。应当指出,根据本配置实例的参考电压生成电路15对应于图6的参考电压选择型D/A转换电路。
根据本配置实例的参考电压生成电路15被这样配置,为了使其对应于图6的参考电压选择型数/模转换电路,将开关SW7和SW8分别连接在提供参考电压V4的电压线43与开关电路41的输出端A和参考电压V4的分压点C之间,并根据1-位模式的模式信号在开/关之间进行控制。
此处,开关SW7是在正常模式(3位模式)下被置于接通(闭合)状态的开关,而开关SW8是在1-位模式下被置于接通状态的开关。因此,在1-位模式中,如图10的时序图所示,开关SW5和SW6被置于断开状态,使得电流不流到分压电阻R1至R7来产生对应于中间灰度的参考电压V1至V6,同时,对应于白色信号的参考电压V7被输出到提供参考电压V4的电压线43,类似于前一配置实例的情况。
结果,由于在1-位模式中,分压电阻R1至R7的功耗消失,所以可以预期到功耗的降低,而参考电压选择型数/模转换电路28U可以仅利用一个输入控制线来选择白/黑的参考电压,如上所述。
应当指出,虽然在上述实施例中,以本发明运用于液晶有源矩阵型显示装置的情况为例进行描述,但是本发明不限于此,它还可以类似的方式运用于其他有源矩阵型显示装置,比如EL显示装置,其中将电致发光(EL)元件用作各个像素的电光元件。
再者,虽然在上述实施例中,以1-位模式(2灰度模式)作为省电模式之一的低灰度模式的例子来描述,但是可应用的模式不限于此,使用任何采用少于正常模式的灰度数目的灰度模式都可以实现相应的功耗降低。
此外,根据上述实施例的有源矩阵型显示装置被用作诸如个人计算机或字处理器之类的OA设备或者电视机等的显示装置,并且适合用作诸如便携式电话机或PDA之类的便携式终端的输出显示部分,以便进一步减小设备体积和使其紧凑。
图11是外观图,表示运用本发明的便携式终端、如便携式电话机的配置的轮廓。
根据本实例的便携式电话机被这样配置,从装置外壳51正面一侧上的上端开始,依次设置扬声器部分52、显示部分53、操作部分54和传声器部分55。例如,在具有刚描述的配置的便携式电话机中,液晶显示装置用于显示部分53,根据上述实施例的液晶有源矩阵型显示装置被用作这种液晶显示装置。
这样,由于在诸如便携式电话机的便携式终端中,所述的液晶有源矩阵型显示装置被用作显示部分53,当液晶显示装置处于作为省电模式之一的1-位模式时,可以肯定地降低液晶显示装置中结合的电路的功耗。因此,可以预期到显示装置的功耗降低,因此可以降低终端整体的功耗。
如上所述,根据本发明,在有源矩阵型显示装置或采用有源矩阵型显示装置作为其显示部分的便携式终端中,当设定为所用灰度数量比正常模式中少的低灰度模式时,只将水平驱动电路中数量等于所述灰度数量的电路部分置于有效状态,而其余的电路部分被置于无效状态且不消耗功率。因此可以预期到同样的功耗降低。
权利要求
1.一种有源矩阵型显示装置,特征在于它包括显示区部分,其中以矩阵方式设置均具有电光器件的像素;垂直驱动电路,用于以行为单位选择所述显示区部分的像素;水平驱动电路,用于接收数字图像数据作为其输入,并将所述数字图像数据以模拟图像信号的形式提供给所述垂直驱动电路所选的行的像素;以及控制电路,用于在设定低灰度模式时,选择性地采取使用的灰度数量少于正常模式的低灰度模式,并且仅将数量等于所述灰度数量的所述水平驱动电路的电路部分设置为有效状态。
2.如权利要求1所述的有源矩阵型显示装置,其特征在于,所述水平驱动电路包括采样锁存电路,用于依次对所述数字图像数据进行采样和锁存;行序列锁存电路,用于使所述采样锁存电路的锁存数据成为行序列;以及数/模转换电路,用于将由所述行序列锁存电路排成行序列的所述数字图像数据转换成模拟图像信号。
3.如权利要求2所述的有源矩阵型显示装置,其特征在于,当设定低灰度模式时,所述控制电路允许仅在数量等于所述灰度数量的所述采样锁存电路的电路部分中进行数据重写,而禁止其余电路部分中的数据重写。
4.如权利要求2所述的有源矩阵型显示装置,其特征在于,当设定低灰度模式时,所述控制电路允许仅在数量等于所述灰度数量的所述行序列锁存电路的电路部分中进行数据重写,而禁止其余电路部分中的数据重写。
5.如权利要求2所述的有源矩阵型显示装置,其特征在于,当设定低灰度模式时,所述控制电路仅使用所述数/模转换电路的输入控制线中、数量等于所述灰度数量的输入控制线,并且将其余的输入控制线上的电位固定在逻辑“0”或逻辑“1”。
6.如权利要求5所述的有源矩阵型显示装置,其特征在于,所述数/模转换电路是参考电压选择型数/模转换电路,所述低灰度模式是n-灰度模式,其中显示是以n种灰度给出的,而所述控制电路将可以在设定n-灰度模式时选择的n种参考电压置换成相应的参考电压。
7.如权利要求5所述的有源矩阵型显示装置,其特征在于,所述数/模转换电路是参考电压选择型数/模转换电路,并且包括用于通过电阻分压生成多种参考电压的参考电压生成电路,而且当设定低灰度模式时,所述控制电路停止向所述参考电压生成电路的分压电阻提供电流。
8.如权利要求2所述的有源矩阵型显示装置,其特征在于,所述采样锁存电路、所述行序列锁存电路以及所述数/模转换电路中至少一个是以集成方式连同所述显示区形成在同一衬底上的。
9.如权利要求8所述的有源矩阵型显示装置,其特征在于,用于驱动所述电光元件的所述显示区部分的各个像素的有源元件是由薄膜晶体管构成的,并且所述采样锁存电路、所述行序列锁存电路和所述数/模转换电路中至少一个是采用薄膜晶体管构成的。
10.如权利要求1所述的有源矩阵型显示装置,其特征在于,所述电光元件是液晶单元。
11.如权利要求1所述的有源矩阵型显示装置,其特征在于,所述电光元件是电致发光元件。
12.一种便携式终端,其特征在于将有源矩阵型显示装置用作其显示部分,所述有源矩阵型显示装置包括显示区部分,其中以矩阵方式设置均具有电光器件的像素;垂直驱动电路,用于以行为单位选择所述显示区部分的像素;水平驱动电路,用于接收数字图像数据作为其输入,并将所述数字图像数据以模拟信号的形式提供给所述垂直驱动电路所选择的行的像素;以及控制电路,用于在设定低灰度模式时,选择性地采取使用的灰度数量少于正常模式的低灰度模式,并且仅将数量等于所述灰度数量的所述水平驱动电路的电路部分设置为有效状态。
13.如权利要求12所述的便携式终端,其特征在于,所述水平驱动电路包括采样锁存电路,用于依次对所述数字图像数据进行采样和锁存;行序列锁存电路,用于使所述采样锁存电路的锁存数据成为行序列;以及数/模转换电路,用于将由所述行序列锁存电路排成行序列的所述数字图像数据转换成模拟图像信号。
14.如权利要求13所述的便携式终端,其特征在于,当设定低灰度模式时,所述控制电路允许仅在数量等于所述灰度数量的所述采样锁存电路的电路部分中进行数据重写,而禁止其余电路部分中的数据重写。
15.如权利要求13所述的便携式终端,其特征在于,当设定低灰度模式时,所述控制电路允许仅在数量等于所述灰度数量的所述行序列锁存电路的电路部分中进行数据重写,而禁止其余电路部分中的数据重写。
16.如权利要求13所述的便携式终端,其特征在于,当设定低灰度模式时,所述控制电路仅使用所述数/模转换电路的输入控制线中、数量等于所述灰度数量的输入控制线,并且将其余的输入控制线上的电位固定在逻辑“0”或逻辑“1”。
17.如权利要求16所述的便携式终端,其特征在于,所述数/模转换电路是参考电压选择型数/模转换电路,所述低灰度模式是n-灰度模式,其中显示是以n种灰度给出的,而所述控制电路将可以在设定n-灰度模式时选择的n种参考电压置换成相应的参考电压。
18.如权利要求16所述的便携式终端,其特征在于,所述数/模转换电路是参考电压选择型数/模转换电路,并且包括用于通过电阻分压生成多种参考电压的参考电压生成电路,而且当设定低灰度模式时,所述控制电路停止向所述参考电压生成电路的分压电阻提供电流。
19.如权利要求13所述的便携式终端,其特征在于,所述采样锁存电路、所述行序列锁存电路以及所述数/模转换电路中至少一个是以集成方式连同所述显示区形成在同一衬底上的。
20.如权利要求19所述的便携式终端,其特征在于,用于驱动所述电光元件的所述显示区部分的各个像素的有源元件是由薄膜晶体管构成的,并且所述采样锁存电路、所述行序列锁存电路和所述数/模转换电路中至少一个是采用薄膜晶体管构成的。
21.如权利要求12所述的便携式终端,其特征在于,所述有源矩阵型显示装置是采用液晶单元作为所述电光元件的液晶显示装置。
22.如权利要求12所述的便携式终端,其特征在于,所述有源矩阵型显示装置是采用电致发光元件作为所述电光元件的液晶显示装置。
全文摘要
与驱动电路集成的常规多晶硅TFT液晶显示装置涉及的问题是它无法采用降低输出单元的功耗的方法。根据本发明,例如,构成有源矩阵显示装置的水平驱动电路(数据线驱动电路)的采样锁存电路,在设定1-位模式(两级灰度模式)时,接收从1-位模式控制电路(16)输出的“H”电平的控制信号(A)和“L”电平(低电平)的控制信号(B),使得对应于最高有效位(MSB)的“与”电路(31-2和32-2)转为传输状态,从而仅使MSB的锁存电路(35-2和36-2)转为数据可重写状态(有效状态),而其他锁存电路(35-0、35-1、36-0和36-1)转为数据不可重写状态(无效状态)。
文档编号G09G3/36GK1422421SQ01807755
公开日2003年6月4日 申请日期2001年12月5日 优先权日2000年12月6日
发明者仲岛义晴 申请人:索尼公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1