槽型等离子体显示板初始化波形的高压波形驱动实验电路的制作方法

文档序号:2612653阅读:167来源:国知局
专利名称:槽型等离子体显示板初始化波形的高压波形驱动实验电路的制作方法
技术领域
本发明涉及一种提高槽型等离子体显示板显示性能的实验电路,尤其是一种能对其初始化波形进行优化,找出不同结构的初始化波形,从而达到优化结构的目的的实验电路,具体地说是一种槽型等离子体显示板初始化波形的高压波形驱动实验电路。
背景技术
20世纪90年代初兴起的等离子体平板显示器(PDP),以其数字化,大屏幕,高分辨率,高清晰度,宽视角以及厚度薄,重量轻等优点受到广泛关注。
目前现有的PDP屏都采用三电极交流等离子体平板显示器(AC-PDP),3个电极呈正交状分布于前后基板上,放电则在两个基板之间进行,前基板上水平分布着维持电极(X电极)和扫描电极(Y电极),两者一起被称为显示电极,在后基板上竖直分布着寻址电极(A电极),X电极和Y电极相互平行并与A电极正交。在AC-PDP显示中,在维持期,X电极和Y电极交替加上高压,使在寻址期积累了壁电荷的单元产生放电。从而实现图像的显示。
现有的槽型等离子体显示板(SM-PDP)中采用的是二个电极分别是前基板上的维持电极(X电极);后基板上的寻址电极(A电极)的交流对向放电模式。X电极和A电极正交,在SM-PDP显示中,在维持期,只在X电极上加正负交替的高压使寻址期积累了壁电荷的单元产生放电,从而实现图像显示。
由于槽型等离子体显示板采用的是双电极结构,目前现有的三电极交流等离子体显示屏所采用的初始化波形将不实用,对于不同结构的SMPDP屏,它的初始化波形也将发生变化。为了找出不同结构的SMPDP屏的初始化波形,提出了一种全新的槽型等离子体显示板初始化波形的高压波形驱动实验电路,可以快捷的找出不同结构的SMPDP屏的初始化波形。

发明内容
本发明的目的是设计一种适合于槽型等离子体显示板使用的初始化波形的高压波形驱动实验电路。
本发明的技术方案是一种槽型等离子体显示板初始化波形的高压波形驱动实验电路,其特征是它包括一与后续电路相连,且向它们发送脉冲信号的逻辑电压控制电路1;一与逻辑电压控制电路1相连的后续电路之一的场效应管驱动电路2,该电路电压电路2的输出接正高压开关电路5和负高压开关电路8作为它们的开关信号,正高压开关电路5和负高压开关电路8的输出接PDP行高压驱动IC芯片9;一与逻辑电压控制电路1相连的后续电路之二的D/A转换器3,该D/A转换器3的输出接正高压运算放大器4,正高压运算放大器4的输出接正高压开关电路5;一与逻辑电压控制电路1相连的后续电路之三的D/A转换器6,该D/A转换器6的输出接负高压运算放大器7,负高压运算放大器7的输出接负高压开关电路8;一与逻辑电压控制电路1相连的后续电路之四的PDP行高压驱动IC芯片9,该PDP行高压驱动IC芯片9的输出接槽型等离子体显示板10;籍由上述各电路组成的槽型等离子体显示板初始化波形的高压波形驱动实验电路,它被用于完成不同结构的槽型等离子体显示板,寻找出最佳的槽型等离子体显示板初始化波形,提高槽型等离子体显示板的发光效率。
所述的逻辑电压控制电路1由分别产生逻辑电压控制脉冲信号和正负电压初始化数字信号的可编程逻辑芯片组成;所述的逻辑电压控制脉冲信号包括归零控制脉冲信号即XEFL、打开M3控制脉冲信号即XGIH、正电压初始化开启信号即ZDYK1、ZDYK2、负电压初始化开启信号即FDYK1、FDYK2;所述的正负电压初始化数字信号包括正电压初始化数字信号即ZDYS和负电压初始化数字信号即FDYS。
所述的场效应管驱动电路2由场效应管驱动芯片组成,它将逻辑电压控制脉冲信号XEFL、XGIH、ZDYK1、ZDYK2、FDYK1、FDYK2通过场效应管驱动芯片,输出能够驱动场效应管开启电压值。
所述的D/A转换器3、6由高速D/A转换器组成,把逻辑电压控制电路1输出的初始化数字信号转化成模拟电压信号,作为正、负高压运算放大器4,7的输入端。
所述的正高压运算放大器4由高压运算放大器A1、电阻R3、R4、R5、RC1、RC及电容Cc组成;正高压运算放大器4的输入从高压运算放大器A1的同相端引出通过电阻R5接D/A转换器3的输出,正高压运算放大器4的输出从高压运算放大器A1的输出端引出接正高压开关电路5的输入。
所述的负高压运算放大器7由高压运算放大器A2及其外围电阻R6、R7、R8组成,负高压运算放大器7的输入从高压运算放大器A2的反相端引出通过电阻R7接D/A转换器6的输出,负高压运算放大器7的输出从高压运算放大器A2的输出端引出接负高压开关电路8。
所述的正高压开关电路5主要由场效应管M2、M3、M4、M14、M15、快恢复二极管D1、D2、D3、D6、D7,稳压二极管ZD,电阻R1、R2组成,正高压开关电路5的输入从场效应管M14、M15的漏极引出接正高压运算放大器4的输出即高压运算放大器A1的输出端,正高压开关电路5的控制端从场效率管M14、M15、M2、M4的栅极引出分别接场效应管驱动电路2的对应输出端,即ZDYK1、ZDYK2、XEFL、XG1H,。正高压开关电路5的输出从场效应管M3的源极引出接PDP行高压驱动IC芯片9。
所述的负高压开关电路8主要由场效应管M2、M3、M4、M16、M17、快恢复二极管D1、D2、D3、D4、D5,稳压二极管ZD,电阻R1、R2组成,负高压开关电路8的输入从场效应管M16、M17、的源极引出接负高压运算放大器7的输出即高压运算放大器A2的输出端,负高压开关电路8的控制端从场效应管M16、M17、、M2、M4的栅极引出分别接场效管驱动电路2的对应输出端FDYK1、FDYK2、XEFL、XG1H,负高压开关电路8的输出从二极管D4的正极和二极管D5的负极的连接端引出接PDP行高压驱动IC芯片6。
所述的PDP高压驱动IC芯片9为一芯片,它的控制信号输入端从其内部场效应管T1、T2的栅极引出接逻辑电压控制电路1的对应输出,PDP高压驱动IC芯片9的正高压输入端从其内容的场效应管T1的源极引出接正高压开关电路5)的输出即场效应管却场效应管M3的源极,PDP高压驱动IC芯片9的负高压输入端从其内部场效应T2的漏极引出接8的输出,即二极管D4的正极和二极管D5的负极的连接端,PDP高压驱动IC芯片9的输出从场效应管T1的漏极和场效应管T2的源极连接点引出接槽型等离子体显示板10,显示板10等效于电容Cp,其行电极的一端接PDP高压驱动IC芯片9的输出即场效应管T1的漏极和场效应管T2源极的连接点。
本发明具有以下优点由于槽型等离子体显示板采用的是双电极结构,目前现有的交流等离子体显示屏所采用的是三电极结构,因此,他们的初始化波形不同。为了找出不同结构的SMPDP屏的初始化波形,采用本发明的全新槽型等离子体显示板初始化波形的高压波形驱动实验电路,可以快捷的找出不同结构的SMPDP屏的最佳初始化波形。为寻找高发光效率的SMPDP结构提供了可靠的保证。


图1是本发明的电原理框图示意图。
图2是本发明的主要组成部分的电原理图。
具体实施例方式
下面结构附图和实施例对本发明作进一步的说明。
如图1、2所示。
图1所示为槽型等离子体显示板初始化波形的高压波形驱动实验电路的结构,它主要由逻辑电压控制电路1、场效应管驱动电路2、D/A转换器3、正高压运算放大器4、正高压开关电路5、D/A转换器6、负高压运算放大器7、负高压开关电路8、PDP行高压驱动IC芯片9、槽型等离子体显示板10组成。逻辑电压控制电路1的输出端分别接场效应管驱动电路2、D/A转换器3、正高压开关电路5、D/A转换器6、负高压开关电路8、PDP行高压驱动IC芯片9,场效应管驱动电路2的输出端分别接正高压开关电路5、负高压开关电路8,D/A转换器3的输出端接正高压运算放大器4,正高压运算放大器4的输出端接正高压开关电路5,正高压开关电路5的输出端接PDP行高压驱动IC芯片9,D/A转换器6的输出端接负高压运算放大器7,负高压运算放大器7的输出端接负高压开关电路8,负高压开关电路8的输出端接PDP行高压驱动IC芯片9,PDP行高压驱动IC芯片9的输出端接槽型等离子体显示板10。
槽型等离子体显示板初始化波形的高压波形驱动实验电路的具体实施方案如下逻辑电压控制电路1由可编程逻辑芯片(型号可为EP1S25F672C7)和门电路74ACT741、74ATC574组成,分别产生逻辑电压控制脉冲信号和正负电压初始化数字信号。逻辑电压控制脉冲信号“XEFL、XGIH、ZDYK1、ZDYK2、FDYK1、FDYK2”,分别为对应接各场效应管“M2、M4、M5、M14、M15、M16、M17”的数子控制信号,同时产生正负电压初始化数字信号“ZDYS、FDYS”。分别对应接D/A转换(型号可为AD7339)的输入端。根据不同的时间常数,输出对应的初始化数字信号并控制各场效应管的开启与闭合时间,确保槽型等离子体显示板初始化波形的高压波形驱动实验电路功能的实现。
场效应管驱动电路2由场效应管驱动芯片(型号可为IR2113、TC4426)组成,将逻辑电压控制脉冲信号“XEFL、XGIH、ZDYK1、ZDYK2、FDYK1、FDYK2”,通过场效应管驱动芯片,输出能够驱动场效应管开启电压值,确保槽型等离子体显示板初始化波形的高压波形驱动实验电路功能的实现。
D/A转换器3由高速D/A转换器(型号可为AD7339)组成,把逻辑电压控制电路输出的初始化数字信号转化成模拟电压信号,作为正、负高压运算放大器的输入端。确保槽型等离子体显示板初始化波形的高压波形驱动实验电路功能的实现。
正高压运算放大器4主要由高压运算放大器A1(型号可为PA88)、电阻R3、R4、R5、RC1、RC及电容Cc组成;正高压运算放大器4的输入从高压运算放大器A1的同相端引出通过电阻R5接D/A转换器3的输出,正高压运算放大器4的输出从高压运算放大器A1的输出端引出接正高压开关电路5的输入。它把D/A转换器3输出的模拟电压小信号放大到槽型等离子体显示板初始化波形所需要的高压幅度,作为正高压开关电路的电源端。
正高压开关电路5主要由场效应管M2、M3、M4、M14、M15、快恢复二极管D1、D2、D3、D6、D7,稳压二极管ZD,电阻R1、R2组成,正高压开关电路5的输入从场效应管M14、M15的漏极引出接正高压运算放大器4的输出即高压运算放大器A1的输出端,正高压开关电路5的控制端从场效率管M14、M15、M2、M4的栅极引出分别接场效应管驱动电路2的对应输出端,即ZDYK1、ZDYK2、XEFL、XG1H。通过控制场效应管M2、M3、M4、M14、M15的开关时间,就可以将正高压运算放大器的输出波形加到行IC芯片的电源和地端。
负高压运算放大器由高压运算放大器A2(型号可为BB3583、PA88)及其外围电阻R6、R7、R8组成,负高压运算放大器7的输入从高压运算放大器A2的反相端引出通过电阻R7接D/A转换器6的输出,负高压运算放大器7的输出从高压运算放大器A2的输出端引出接负高压开关电路8。把D/A转换器输出的模拟电压小信号放大到槽型等离子体显示板初始化波形所需要的高压幅度,作为负高压开关电路的电源端。
负高压开关电路8由场效应管M2、M3、M4、M16、M17快恢复二极管D1、D2、D3、D4、D5,稳压二极管ZD,电阻R1、R2组成,负高压开关电路8的输入从场效应管M16、M17的源极引出接负高压运算放大器7的输出即高压运算放大器A2的输出端,负高压开关电路8的控制端从场效应管M16、M17、M2、M4的栅极引出分别接场效管驱动电路2的对应输出端FDYK1、FDYK2、XEFL、XG1H,负高压开关电路8的输出从二极管D4的正极和二极管D5的负极的连接端引出接PDP行高压驱动IC芯片6。通过控制场效应管M2、M3、M4、M16、M17的开关时间,就可以将负高压运算放大器的输出波形加到行IC芯片的电源和地端。
PDP高压驱动IC芯片9为一芯片,它的控制信号输入端从其内部场效应管T1、T2的栅极引出接逻辑电压控制电路1的对应输出,PDP高压驱动IC芯片9的正高压输入端从其内容的场效应管T1的源极引出接正高压开关电路5的输出即场效应管却场效应管M3的源极,PDP高压驱动IC芯片9的负高压输入端从其内部场效应T2的漏极引出接8的输出,即二极管D4的正极和二极管D5的负极的连接端,PDP高压驱动IC芯片9的输出从场效应管T1的漏极和场效应管T2的源极连接点引出接槽型等离子体显示板10,显示板10等效于电容Cp,其行电极的一端接PDP高压驱动IC芯片9的输出即场效应管T1的漏极和场效应管T2源极的连接点。
本发明的工作过程如下1.首先通过可编程逻辑芯片将PDP高压驱动IC芯片的地端和IC芯片的输出端相接。
2.对于正电压槽型等离子体显示板初始化高压波形,由可编程逻辑芯片根据要求输出我们所想要指数波、三角波、脉冲波组成的复合数字信号,通过D/A转换电路,将复合数字信号变成0-3V的模拟信号。
3.将模拟小信号通过同相放大器放大,产生满足槽型等离子体显示板初始化要求的高压波形,提供给场效应管M14的漏极。
4.在可编程逻辑芯片输出复合数字信号的同时,打开场效应管M3、M4、M14、M15,关闭场效应管M2、M16、M17。这时,复合高压波形将通过快恢复二极管D6、D7,场效应管M14、M15、M3,到达PDP高压驱动IC芯片的接地端后和槽型等离子体显示板相联。
5.对于负电压槽型等离子体显示板初始化高压波形,由可编程逻辑芯片根据要求输出我们所想要指数波、三角波、脉冲波组成的复合数字信号,通过D/A转换电路,将复合数字信号变成0-3V的模拟信号。
6.将模拟小信号通过反相放大器放大,产生满足槽型等离子体显示板初始化要求的负高压波形,提供给场效应管M16、N17的源极。
7.在可编程逻辑芯片输出复合数字信号的同时,打开场效应管M16、N17,关闭场效应管M2、M3、M4、M14、M15。这时,复合高压波形将通过场效应管M16、N17,快恢复二极管D4、D5,到达PDP高压驱动IC芯片的电源端后和槽型等离子体显示板相联。
8.关闭场效应管M14、M15、M16、N17,打开场效应管M2、M3、M4、槽型等离子体显示板将被接地。
权利要求
1.一种槽型等离子体显示板初始化波形的高压波形驱动实验电路,其特征是它包括一与后续电路相连,且向它们发送脉冲信号的逻辑电压控制电路(1);一与逻辑电压控制电路(1)相连的后续电路之一的场效应管驱动电路(2),该电路电压电路(2)的输出接正高压开关电路(5)和负高压开关电路(8)作为它们的开关信号,正高压开关电路(5)和负高压开关电路(8)的输出接PDP行高压驱动IC芯片(9);一与逻辑电压控制电路(1)相连的后续电路之二的D/A转换器(3),该D/A转换器(3)的输出接正高压运算放大器(4),正高压运算放大器(4)的输出接正高压开关电路(5);一与逻辑电压控制电路(1)相连的后续电路之三的D/A转换器(6),该D/A转换器(6)的输出接负高压运算放大器(7),负高压运算放大器(7)的输出接负高压开关电路(8);一与逻辑电压控制电路(1)相连的后续电路之四的PDP行高压驱动IC芯片(9),该PDP行高压驱动IC芯片(9)的输出接槽型等离子体显示板(10);籍由上述各电路组成的槽型等离子体显示板初始化波形的高压波形驱动实验电路,它被用于完成不同结构的槽型等离子体显示板,寻找出最佳的槽型等离子体显示板初始化波形,提高槽型等离子体显示板的发光效率。
2.根据权利要求1所述的槽型等离子体显示板初始化波形的高压波形驱动实验电路,其特征是所述的逻辑电压控制电路(1)由分别产生逻辑电压控制脉冲信号和正负电压初始化数字信号的可编程逻辑芯片组成;所述的逻辑电压控制脉冲信号包括归零控制脉冲信号即XEFL、打开M3控制脉冲信号即XGIH、正电压初始化开启信号即ZDYK1、ZDYK2、负电压初始化开启信号即FDYK1、FDYK2;所述的正负电压初始化数字信号包括正电压初始化数字信号即ZDYS和负电压初始化数字信号即FDYS。
3.根据权利要求1所述的槽型等离子体显示板初始化波形的高压波形驱动实验电路,其特征是所述的场效应管驱动电路(2)由场效应管驱动芯片组成,它将逻辑电压控制脉冲信号XEFL、XGIH、ZDYK1、ZDYK2、FDYK1、FDYK2 通过场效应管驱动芯片,输出能够驱动场效应管开启电压值。
4.根据权利要求1所述的槽型等离子体显示板初始化波形的高压波形驱动实验电路,其特征是所述的D/A转换器(3,6)由高速D/A转换器组成,把逻辑电压控制电路(1)输出的初始化数字信号转化成模拟电压信号,作为正、负高压运算放大器(4,7)的输入端。
5.根据权利要求1所述的槽型等离子体显示板初始化波形的高压波形驱动实验电路,其特征是所述的正高压运算放大器(4)由高压运算放大器A1、电阻R3、R4、R5、RC1、RC及电容Cc组成;正高压运算放大器(4)的输入从高压运算放大器A1的同相端引出通过电阻R5接D/A转换器(3)的输出,正高压运算放大器(4)的输出从高压运算放大器A1的输出端引出接正高压开关电路(5)的输入端。
6.根据权利要求1所述的槽型等离子体显示板初始化波形的高压波形驱动实验电路,其特征是所述的负高压运算放大器(7)由高压运算放大器A2及其外围电阻R6、R7、R8组成,负高压运算放大器(7)的输入从高压运算放大器A2的反相端引出通过电阻R7接D/A转换器(6)的输出,负高压运算放大器(7)的输出从高压运算放大器A2的输出端引出接负高压开关电路(8)的输入端。
7.根据权利要求1所述的槽型等离子体显示板初始化波形的高压波形驱动实验电路,其特征是所述的正高压开关电路(5)主要由场效应管M2、M3、M4、M14、M15、快恢复二极管D1、D2、D3、D6、D7,稳压二极管ZD,电阻R1、R2组成,正高压开关电路(5)的输入从场效应管M14、M15的漏极引出接正高压运算放大器(4)的输出即高压运算放大器A1的输出端,正高压开关电路(5)的控制端从场效率管M14、M15、M2、M4的栅极引出分别接场效应管驱动电路(2)的对应输出端,即ZDYK1、ZDYK2、XEFL、XG1H。正高压开关电路(5)的输出从场效应管M3的源极引出接PDP行高压驱动IC芯片(9)。
8.根据权利要求1所述的槽型等离子体显示板初始化波形的高压波形驱动实验电路,其特征是所述的负高压开关电路(8)主要由场效应管M2、M3、M4、M16、M17、快恢复二极管D1、D2、D3、D4、D5,稳压二极管ZD,电阻R1、R2组成,负高压开关电路(8)的输入从场效应管M16、M17的源极引出接负高压运算放大器(7)的输出即高压运算放大器A2的输出端,负高压开关电路(8)的控制端从场效应管M16、M17、M2、M4的栅极引出分别接场效管驱动电路(2)的对应输出端FDYK1、FDYK2、XEFL、XG1H,负高压开关电路(8)的输出从二极管D4的正极和二极管D5的负极的连接端引出接PDP行高压驱动IC芯片(6)。
9.根据权利要求1所述的槽型等离子体显示板初始化波形的高压波形驱动实验电路,其特征是所述的PDP高压驱动IC芯片(9)为一芯片,它的控制信号输入端从其内部场效应管(T1、T2)的栅极引出接逻辑电压控制电路(1)的对应输出,PDP高压驱动IC芯片(9)的正高压输入端从其内部的场效应管T1的源极引出接正高压开关电路(5)的输出即场效应管却场效应管M3的源极,PDP高压驱动IC芯片(9)的负高压输入端从其内部场效应T2的漏极引出接8的输出,即二极管D4的正极和二极管D5的负极的连接端,PDP高压驱动IC芯片(9)的输出从场效应管T1的漏极和场效应管T2的源极连接点引出接槽型等离子体显示板(10),显示板(10)等效于电容Cp,其行电极的一端接PDP高压驱动IC芯片(9)的输出即场效应管T1的漏极和场效应管T2源极的连接点。
全文摘要
本发明公开了槽型等离子体显示板初始化波形的高压波形驱动实验电路,其特征在于逻辑电压控制电路(1)的输出端分别接场效应管驱动电路(2)、D/A转换器(3)、正高压开关电路(5)、D/A转换器(6)、负高压开关电路(8)、PDP行高压驱动IC芯片(9),场效应管驱动电路(2)的输出端分别接正高压开关电路(5)、负高压开关电路(8),D/A转换器(3)的输出端接正高压运算放大器(4),正高压运算放大器(4)的输出端接正高压开关电路(5),正高压开关电路(5)的输出端接PDP行高压驱动IC芯片(9),D/A转换器(6)的输出端接负高压运算放大器(7),负高压运算放大器(7)的输出端接负高压开关电路(8),负高压开关电路(8)的输出端接PDP行高压驱动IC芯片(9),PDP行高压驱动IC芯片(9)的输出端接槽型等离子体显示板(10)。
文档编号G09F9/313GK1953010SQ20061009657
公开日2007年4月25日 申请日期2006年9月30日 优先权日2006年9月30日
发明者郑姚生, 王保平, 朱立锋, 林青园, 汤勇明 申请人:南京华显高科有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1