电子设备,显示设备以及控制显示设备的方法

文档序号:2648387阅读:118来源:国知局
专利名称:电子设备,显示设备以及控制显示设备的方法
技术领域
本发明公开涉及电子设备,例如显示设备。
背景技术
相比于单端信号传输,差分信号传输在电磁干扰(EMI)和电磁兼容性(EMC)方面 十分有利,因此,差分信号传输日益普遍地应用于存储应用的数据接口、DRAM的多比特数据 总线、移动装置的模块接口等,以及多种数字显示设备,例如等离子体显示板(PDP)驱动器 电路、液晶显示器(LCD)驱动器电路等。差分信号传输使用两条物理信号线,即,用于传输 正⑴信号的信号线和用于传输负㈠信号的信号线,以传输1比特数据。因此,相比于单 端传输,差分信号传输在EMI/EMC方面十分有利,并且保证统一的返回路径。此外,在差分 信号传输中,由于传输差分信号对的信号线被设计为彼此相邻放置,所以认为在远场中消 除了噪声,并因此认为差分信号传输对于例如串扰等外部噪声具有较强的特性。然而,在通过彼此相邻放置的多条数据信号线同时传输数据信号的情况下,差分 信号传输的局限性在于,EMI特性劣化。

发明内容
本发明公开提供了一种显示设备以及控制该显示设备的方法,能够最小化相邻数 据信号线之间的干扰,并防止EMI特性降低。本发明构思的实施例提供了一种显示设备,包括多个源极驱动器;以及定时控 制器,产生与所述多个源极驱动器分别对应的多个输出时钟信号,并与所述多个输出时钟 信号同步地向所述多个源极驱动器中的每一个提供数据信号。输出时钟信号的相位相对于 与所述多个源极驱动器中相邻源极驱动器对应的输出时钟信号而言是不同的。在一些实施例中,定时控制器还可以向所述多个源极驱动器提供时钟信号,并且 所述多个源极驱动器中的每一个可以与时钟信号同步地恢复从定时控制器提供的数据信 号。在其他实施例中,从定时控制器向所述多个源极驱动器提供的数据信号和时钟信 号可以分别是差分信号。在其他实施例中,定时控制器可以包括时钟发生器,产生具有不同相位的多个内 部时钟信号;以及多个数据输出电路,分别对应于所述多个源极驱动器中的相应源极驱动 器,数据输出电路选择所述多个内部时钟信号中的任意一个作为输出时钟信号,并与所选 的输出时钟信号同步地输出要提供给相应源极驱动器的数据信号。在其他实施例中,所述多个数据输出电路中的每一个可以包括选择器,响应于选 择信号,选择所述多个内部时钟信号中的任意一个作为输出时钟信号;并行至串行转换器, 将从外部输入的并行数据信号转换成串行数据信号,并将转换的串行数据信号作为所述数 据信号与输出时钟信号同步地输出;以及差分驱动器,将所述数据信号转换成差分信号,并 将转换的差分信号提供给相应源极驱动器。
在其他实施例中,选择信号可以启用与相邻源极驱动器对应的各个数据输出电路中的选择器,来从所述多个内部时钟信号中选择具有预定相位差的内部时钟信号。在其他实施例中,选择信号可以启用与至少两个相邻源极驱动器对应的各个数字 输出电路中的选择器,来从所述多个内部时钟信号中选择具有互补相位的内部时钟信号。在其他实施例中,可以根据所述多个源极驱动器的布局,将所述多个源极驱动器 分组成第一源极驱动器组和第二源极驱动器组。定时控制器可以向第一源极驱动器组提供 第一时钟信号,向第二源极驱动器组提供第二时钟信号,第一时钟信号不同于第二时钟信 号。在本发明构思的其他实施例中,显示设备包括多个源极驱动器;以及定时控制 器,向所述多个源极驱动器中的每一个提供数据信号。定时控制器包括时钟发生器,产生 具有不同相位的多个内部时钟信号;以及多个数据输出电路,分别对应于各个源极驱动器, 数据输出电路选择所述多个内部时钟信号中的任意一个,并与所选内部时钟信号同步地输 出要提供给相应源极驱动器的数据信号。在其他实施例中,所述多个数据输出电路中的每一个可以包括选择器,响应于选 择信号,选择所述多个内部时钟信号中的任意一个作为输出时钟信号;并行至串行转换器, 将从外部输入的并行数据信号转换成串行数据信号,并将转换的串行数据信号作为所述数 据信号与输出时钟信号同步地输出;以及差分驱动器,将所述数据信号转换成差分信号,并 将转换的差分信号提供给相应源极驱动器。在其他实施例中,选择信号可以启用与相邻源极驱动器对应的各个数据输出电路 中的选择器,来选择相对于所述多个内部时钟信号而言具有不同相位的内部时钟信号。在本发明构思的其他实施例中,电子设备包括多个第一半导体芯片;第二半导 体芯片,产生分别与第一半导体芯片对应的多个输出时钟信号,并与所述多个输出时钟信 号同步地向所述多个第一半导体芯片中的每一个提供数据信号;以及印刷电路板,其上布 置有多条信号线,所述多个信号线将从第二半导体芯片提供的数据信号传输至多个第一半 导体芯片。输出时钟信号的相位相对于与所述多个第一半导体芯片中相邻第一半导体芯片 对应的输出时钟信号而言是不同的。在其他实施例中,第二半导体芯片还可以向所述多个第一半导体芯片提供时钟信 号,所述多个第一半导体芯片中的每一个可以与时钟信号同步地恢复从第二半导体芯片提 供的数据信号。在其他实施例中,第二半导体芯片可以包括时钟发生器,产生具有不同相位的多 个内部时钟信号;以及多个数据输出电路,分别对应于所述多个源极驱动器,选择所述多个 内部时钟信号中的任意一个作为输出时钟信号,并与所选输出时钟信号同步地输出要提供 给相应源极驱动器的数据信号。在本发明构思的其他实施例中,用于产生要提供至源极驱动器的数据信号的方法 包括产生具有不同相位的多个内部时钟信号;选择所述多个内部时钟信号中的任意一个 作为输出时钟信号;将接收到的并行数据信号转换成串行数据信号;与所选输出时钟信号 同步地输出串行数据信号作为数据信号;以及向源极驱动器提供数据信号。在又一实施例中,上述控制方法还可以包括将数据信号转换为差分信号,该差分 信号可以被提供给源极驱动器。
在本发明构思的其他实施例中,用于控制显示设备以产生要提供给多个源极驱动 器的数据信号的方法包括产生具有不同相位的多个内部时钟信号;选择所述多个内部时 钟信号中的每一个作为与所述多个源极驱动器中的相应源极驱动器对应的输出时钟信号; 将与所述多个源极驱动器中的相应源极驱动器对应的并行数据信号转换成串行数据信号; 与同所述多个源极驱动器中的相应源极驱动器对应的输出时钟信号同步地输出与所述多 个源极驱动器中的相应源极驱动器对应的串行数据 信号,作为数据信号;以及对应的所述 多个源极驱动器提供数据信号。在其他实施例中,选择所述多个内部时钟信号中的每一个作为输出时钟信号包 括将所述多个内部时钟信号与对应的源极驱动器相匹配,使得对应于相邻源极驱动器的 输出时钟信号具有不同相位。在其他实施例中,选择所述多个内部时钟信号中的每一个作为输出时钟信号包 括将所述多个内部时钟信号与对应的源极驱动器相匹配,使得对应于至少两个相邻源极 驱动器的输出时钟信号具有互补相位。


通过参照附图详细地描述示例实施例,上述和其他特征和优点对于本领域技术人 员更加明显。图1示出了根据本发明构思的示例实施例的显示单元的立体视图;图2示出了定时控制器和源极驱动芯片之间的连接关系的示意图;图3示出了从图2所示定时控制器向源极驱动芯片提供的时钟信号的定时图;图4示出了根据本发明构思的实施例的显示设备的构成框图;图5示出了图4中定时控制器中产生的输出时钟信号的示例定时图;图6示出了根据本发明构思的另一实施例在图4所示定时控制器中产生的输出时 钟信号的定时图;图7示出了图4所示定时控制器的具体构成框图;图8示出了根据本发明构思实施例的用于控制图4所示定时控制器的方法的流程 图;图9示出了根据本发明构思实施例的显示设备中消耗的电流的减少的图表。
具体实施例方式2009年10月6日向韩国知识产权局提交的题为“Elecronic Device, Display Device and Method of Controlling the Display Device” 的韩国专利申请 No. 10-2009-0094741的全部内容合并在此作为参考。下面参照附图更加完整地描述示例实施例。然而这些示例实施例可以以不同形式 具体实现,而不应当认为它们仅仅限于本文中记载的实施例。而是,提供这些实施例是使得 本申请公开对于本领域技术人员而言是透彻和完整的,并且完全传达了本发明的范围。在附图中,为了清楚示出的目的,可能放大了层和区域的尺寸。还可以理解,当描 述层或元件“在另一层或基板上”时,该层或元件可以直接在该另一层或基板上,或者也可 以存在介入层。此外,可以理解,当描述层“在另一层之下”时,该层可以直接在下面,或者也可以存在一个或多个介入层。此外,当描述层“在两个层之间”时,该层可以是在两个层 之间的唯一层,或者也可以存在介入层。在所有附图中,类似附图标记指代类似元件。
下面参照附图更加详细地描述本发明构思的示例实施例。
图1是根据本发明构思的示例实施例的显示单元的立体视图。
虽然图1示出了液晶显示设备,并且将其作为显示设备的示例来描述,但是显示 设备可以是例如发光二极管(LED)、等离子体显示板(PDP)、有机发光二极管(OLED)等显示ο
参照图1,根据本发明构思的液晶显示设备100包括液晶显示板110、源极 (source)印刷电路板(PCB) 120以及栅极(gate)印刷电路板130。液晶显示板110包括薄 膜晶体管(TFT)基板111、与TFT基板111耦接并且面向TFT基板111的滤色器基板112、 以及插入在TFT基板111与滤色器基板112之间的液晶层。
TFT基板111是透明玻璃基板,在该透明玻璃基板上以矩阵配置布置了多个TFT作 为开关元件。源极线连接至TFT的源极端子,栅极线连接至TFT的栅极端子。此外,由透明 导电材料制成的公共电极连接至TFT的漏极端子。
在具有上述构成的液晶显示设备100中,当向TFT的栅极端子施加电力以导通TFT 时,在像素电极与公共电极之间形成电场。由于形成的电场,改变了在TFT基板111与滤色 器基板112之间放置的、构成液晶层的液晶分子的排列,也改变了从光源提供的光的透射 率,以获得具有期望灰度级的图像。
源极和栅极PCB120、130分别通过源极驱动电路膜140和栅极驱动电路膜150连 接至液晶显示板110,并分别提供用于驱动液晶显示板110的图像信号和扫描信号。例如, 源极和栅极驱动电路膜140、150是通过带载封装(tap carrier package, TCP)或膜上芯 片(a chip on film, COF)来配置的。源极和栅极驱动电路膜140、150还分别包括各自的 源极和栅极驱动芯片141、151,用于控制驱动信号的定时,以便在适当的定时处施加从源极 PCB120提供给液晶显示板110的驱动信号。
通过液晶显示板的分辨率、驱动芯片的通道的数目、工作频率等,确定液晶显示设 备100中提供的源极驱动芯片141和栅极驱动芯片151的数目。
虽然图1中未示出,但是源极驱动芯片141接收来自外部定时控制器的数据信号 和时钟信号,并输出用于驱动液晶显示本110的图像信号。通过数据信号线向源极驱动 芯片141提供来自外部定时控制器的数据信号和时钟信号,该数据信号线布置在源极PCB 120 上。
图2是示出了定时控制器和源极驱动芯片之间的连接关系的示意图。
参照图2,定时控制器200向相应的源极驱动芯片141a_141p传输与数据信号 DATA对应的时钟信号CK0-CK15。从定时控制器200向相应的源极驱动芯片141a_141p提 供的数据信号DATA和时钟信号CK0-CK15是差分信号。用于从定时控制器200向相应的源 极驱动芯片141a-141p传输数据信号DATA和时钟信号CK0-CK15的信号线布置在源极PCB 120 上。
图3是从图2所示定时控制器向源极驱动芯片提供的时钟信号的定时图。
参照图3,从定时控制器200向源极驱动芯片141a_141p提供的时钟信号 CK0-CK15全部具有相同相位。此外,从定时控制器200向源极驱动芯片141a-141p提供的数据信号DATA是与时钟信号CK0-CK15同步的。由于在时钟信号CK0-CK15的上升沿或下 降沿处,同时传输数据信号,所以可能发生例如信号线之间的串扰、定时歪斜、信号完整性 等问题。因此,在设计定时控制器200时、PCB 120和源极驱动芯片141a-141p时,应该考虑 这些问题。特别是,由于以相同的定时传输数据信号DATA,所以可能降低了电磁干扰(EMI) 特性。
图4是根据本发明构思的实施例的显示设备的构成框图。
参照图4,显示设备400包括定时控制器405、PCB 410以及源极驱动芯片 420a-420p。定时控制器400以与从主机(未示出)提供的图像数据信号和同步信号相同 步地,向相应的源极驱动芯片420a-420p传输数据信号DA0-DA15以及时钟信号CK_L,CK_ R。响应于从定时控制器405提供的数据信号DA0-DA15以及时钟信号CK_L,CK_R,相应的 源极驱动芯片420a-420p输出用于驱动液晶显示板(未示出)的图像信号。通过在PCB 410上布置的数据信号线和时钟信号线,向源极驱动芯片420a-420p提供从定时控制器405 传输的数据信号DA0-DA15以及时钟信号CK_L,CK_R。从定时控制器405向源极驱动芯片 420a-420p传输的数据信号DA0-DA15以及时钟信号CK_L,CK_R是差分信号。
在该实施例中,将源极驱动芯片420a_420p划分成两组,即,第一组和第二组。第 一组包括源极驱动芯片420a-420h,第二组包括源极驱动芯片420i_420p。第一组源极驱动 芯片420a-420h与来自定时控制器405的第一时钟信号CK_L同步地恢复输入的各个数据 信号DA0-DA7。第二组源极驱动芯片420i-420p与来自定时控制器405的第二时钟信号CK_ R同步地恢复输入的各个数据信号DA8-DA15。因此,将源极驱动芯片420a_420p划分成两 组并且向相应的组提供第一时钟信号CK_L和第二时钟信号CK_R的原因在于,为了最小化 由于传输时钟信号的信号线的长度增长而导致的噪声影响和衰减。
定时控制器405产生对应于源极驱动芯片420a_420p的输出时钟信号CLK0_ OUT-CLK 15_0UT,并与所产生的输出时钟信号CLK0_0UT-CLK15_0UT同步地向源极驱动芯片 420a-420p输出数据信号DA0-DA15。
图5是图4中定时控制器中产生的输出时钟信号的示例定时图。
参照图5,在定时控制器405中产生的输出时钟信号CLK0_0UT-CLK15_0UT分别对 应于源极驱动芯片420a-420p。例如相对于对应于相邻源极驱动芯片的输出时钟信号,将 输出时钟信号CLK0_0UT-CLK15_0UT顺序地移动预定的相位差。例如,定时控制器405在输 出时钟信号CLK0_0UT的上升沿向源极驱动芯片420a输出数据信号DA0,并在输出时钟信 号CLK1_0UT的上升沿向源极驱动芯片420b输出数据信号DAl。源极驱动芯片420a_420h 分别与第一时钟信号CK_L同步地恢复输入的数据信号DA0-DA7。源极驱动芯片420i_420p 分别与第二时钟信号CK_R同步地恢复输入的数据信号DA8-DA15。
根据本实施例,从定时控制器405向第一组源极驱动芯片420a_420h传输的数据 信号DA0-DA7的传输定时彼此不同,并且向第二组源极驱动芯片420i-420p传输的数据信 号DA08-DA15的传输定时彼此不同。因此,相比于图2所示的显示设备,图4所示的显示设 备的EMI特性可以得到增强。然而,由于输出时钟信号CLK0_0UT-CLK15_0UT之间的相位差 是固定的,所以难以根据PCB 410的特性来控制数据信号DA0-DA15的输出定时。
图6是根据本发明构思的另一实施例在图4所示定时控制器中产生的输出时钟信 号的定时图。
参照图6,在定时控制器405中产生的输出时钟信号CLK0_0UT_CLK15_0UT分别对 应于源极驱动芯片420a-420p。输出时钟信号CLK0_0UT_CLK15_0UT具有彼此不同的相位 差。具体而言,两个相邻时钟信号具有互补相位。例如,输出时钟信号CLK0_0UT和CLK1_ OUT具有彼此互补的相位,输出时钟信号CLK2_0UT和CLK3_0UT具有彼此互补的相位。如上 参照图5所述,定时控制器405在输出时钟信号CLK0_0UT的上升沿向源极驱动芯片420a 输出数据信号DA0,并在输出时钟信号CLK1_0UT的上升沿向源极驱动芯片420b输出数据信 号DA1。源极驱动芯片420a-420h分别与第一时钟信号CK_L同步地恢复输入的数据信号 DA0-DA7。源极驱动芯片420i-420p分别与第二时钟信号CK_R同步地恢复输入的数据信号 DA8-DA15。根据本实施例,由于从定时控制器405向源极驱动芯片420a_420p传输的数据 信号DA0-DA15的传输定时彼此不同,因此,相比于图2所示的显示设备,图4所示的显示设 备的EMI特性可以得到增强。
图7是图4所示定时控制器的具体构成框图。
参照图7,定时控制器405包括PLL 710和输出电路730、740。PLL710产生多个 内部时钟信号ICLK0-ICLK15。PLL 710还可以产生图4所示的第一时钟信号CK_L和第二 时钟信号CK_R。在另一示例中,可以由分立的时钟产生电路产生第一时钟信号CK_L和第 二时钟信号CK_R。通过时钟信号线722、723、725、726向数据输出电路730、740传输在PLL 710中产生的内部时钟信号ICLK0-ICLK15。可以在时钟信号线722、723、725、7沈之间放置 屏蔽线721、724、727,以减小相邻时钟信号引起的干扰。屏蔽线721、7M、727使得可以减小 时钟控制器405中产生的EMI。
虽然图7仅示出了两个数据输出电路730、740分别对应于图4所示的源极驱动芯 片SDO、SD15,但是定时控制器405包括分别对应于源极驱动芯片420a-420p的16个数据 输出电路。对应于源极驱动芯片420a-420p的数据输出电路中的每一个具有与源极驱动芯 片420a的电路构成相同的电路构成。
源极驱动芯片420a包括选择器731、并行至串行转换器732、以及差分驱动器733。 选择器731接收在PLL 710中产生的所有内部时钟信号ICLK0-ICLK15,并响应于相位选择 信号PSEL,选择内部时钟信号ICLK0-ICLK15中的任意一个作为输出时钟信号CLK0_0UT。并 行至串行转换器732将从主机提供的并行数据信号DATAO转化为串行数据信号DA0_0UT,将 转换的串行数据信号DA0_0UT与输出时钟信号CLK0_0UT同步,并向差分驱动器733输出同 步的串行数据信号DA0_0UT。差分驱动器733将串行数据信号DA0_0UT转换为差分信号对 DA0_A, DA0_AB,并输出转换的差分信号对DA0_A,DA0_AB。差分信号对DA0_A,DA0_AB是向 图4所示的源极驱动芯片420a提供的数据信号DA0。
虽然图7中未示出,但是向对应于源极驱动芯片420a_420p的数据输出电路中的 每一个均输入相位选择信号和并行数据信号。向对应于源极驱动芯片420a-420p的各个数 据输出电路输入的相位选择信号被设定为,使得相邻数据输出电路中的选择器选择具有彼 此不同的相位差的内部时钟信号。在本实施例中,如图6所示,相位选择信号被设定为,使 得两个相邻的数据输出电路选择具有互补相位的内部时钟信号。
根据本实施例,由于在一个周期中,输出时钟信号CLK0_0UT_CLK15_0UT的转变定 时是分散的,所以从定时控制器405输出的数据信号DA0-DA15的输出定时也是分散的。因 此,可以减小图4所示PCB410中产生的EMI。此外,通过调整输入到数据输出电路中的选择器的相位选择信号的值,可以改变输出时钟信号CLK0_0UT-CLK15_0UT的相位。由此,可以 根据显示设备的工作环境,优化从定时控制器405输出的数据信号DA0-DA15的输出定时。
图8是根据本发明构思实施例的用于控制图4所示定时控制器的方法的流程图。
参照图8,定时控制器405产生多个内部时钟信号ICLK0_ICLK15(810)。定时控制 器405选择内部时钟信号ICLK0-ICLK15中的任意一个作为输出时钟信号CLK0_0UT (820)。 定时控制器405将从主机输入的并行数据信号转化为串行数据信号DA0_0UT (830)。定时控 制器405与输出时钟信号CLK0_0UT同步地输出串行数据信号DA0_0UT(840)。定时控制器 405将串行数据信号DA0_0UT转换为差分数据信号DAO并将转换的差分数据信号DAO提供 给源极驱动芯片,例如源极驱动芯片420a (850)。如果提供有多个源极驱动芯片,则定时控 制器405产生内部时钟信号ICLK0-ICLK15,并将产生的内部时钟信号ICLK0-ICLK15与分别 对应于多个驱动芯片的输出时钟信号CLK0_0UT-CLK15_0UT —一匹配。定时控制器405将 从主机提供的数据信号与输出时钟信号CLK0_0UT-CLK15_0UT同步地转换为差分数据信号 DA0-DA15,并将转换的差分数据信号DA0-DA15提供给相应的源极驱动芯片420a_420p。
虽然本实施例描述了显示设备作为电子设备的一个示例,但是本发明构思可以应 用于其他电子设备,在这些电子设备中,在至少两个芯片之间(例如,在定时控制器芯片与 源极驱动芯片之间)传送信号。
图9示出了根据本发明构思实施例的显示设备中消耗的电流的减少的图表。
参照图9,可以看出,相比于图3所示与时钟信号CK0-CK15同步地从定时控制 器405向源极驱动芯片420a-420p提供数据信号的显示设备,在图6所示与输出时钟信号 CLK0_0UT-CLK15_0UT同步地从定时控制器405向源极驱动芯片420a_420p提供数据信号的 显示设备中,所消耗的电流更少。此外,可以看出,相比于图5所示与输出时钟信号CLK0_ 0UT-CLK15_0UT同步地从定时控制器405向源极驱动芯片420a_420p提供数据信号的情况, 在图6所示与输出时钟信号CLK0_0UT-CLK15_0UT同步地从定时控制器405向源极驱动芯 片420a-420p提供数据信号的情况下,峰值电流量以及总电流消耗都更少。可以预期,峰值 电流量的减少可以减少显示设备中产生的EMI。
根据本公开,可以最小化相邻数据信号线之间的干扰,可以防止EMI特性的降低。
上述主题应该视为是示例性的而非限制性的,所附权利要求旨在覆盖所有落入本 发明构思的真实精神和范围内的修改、改进和其他实施例。因此,在法律允许的最大程度 上,由对所附权利要求及其等同物的最广泛的允许的解释来确定本发明构思的范围,本发 明构思的范围不限于上述具体描述。
权利要求
1.一种显示设备,包括 多个源极驱动器;以及定时控制器,产生与相应的源极驱动器分别对应的多个输出时钟信号,并与所述多个 输出时钟信号同步地向所述多个源极驱动器中的每一个提供数据信号;其中,输出时钟信号的相位相对于与所述多个源极驱动器中相邻源极驱动器对应的输 出时钟信号而言是不同的。
2.根据权利要求1所述的显示设备,其中,定时控制器还向所述多个源极驱动器提供 时钟信号。
3.根据权利要求2所述的显示设备,其中,所述多个源极驱动器中的每一个与时钟信 号同步地恢复从定时控制器提供的数据信号。
4.根据权利要求3所述的显示设备,其中,从定时控制器向对应的源极驱动器提供的 数据信号和时钟信号是差分信号。
5.根据权利要求1所述的显示设备,其中,定时控制器包括 时钟发生器,产生具有不同相位的多个内部时钟信号;以及多个数据输出电路,分别对应于所述多个源极驱动器中的相应源极驱动器,数据输出 电路选择所述多个内部时钟信号中的任意一个作为输出时钟信号,并与所选的输出时钟信 号同步地输出要提供给相应源极驱动器的数据信号。
6.根据权利要求5所述的显示设备,其中,所述多个数据输出电路中的每一个包括 选择器,响应于选择信号,选择所述多个内部时钟信号中的任意一个作为输出时钟信号;并行至串行转换器,将从外部输入的并行数据信号转换成串行数据信号,并将转换的 串行数据信号作为所述数据信号与输出时钟信号同步地输出;以及差分驱动器,将所述数据信号转换成差分信号,并将转换的差分信号提供给相应源极 驱动器。
7.根据权利要求6所述的显示设备,其中,选择信号启用与相邻源极驱动器对应的各 个数据输出电路中的选择器,来从所述多个内部时钟信号中选择具有预定相位差的内部时 钟信号。
8.一种电子设备,包括 多个第一半导体芯片;第二半导体芯片,产生分别与第一半导体芯片对应的多个输出时钟信号,并与所述多 个输出时钟信号同步地向所述多个第一半导体芯片中的每一个提供数据信号;以及印刷电路板,其上布置有多条信号线,所述多个信号线将从第二半导体芯片提供的数 据信号传输至所述多个第一半导体芯片;其中,输出时钟信号的相位相对于与所述多个第一半导体芯片中相邻第一半导体芯片 对应的输出时钟信号而言是不同的。
9.一种用于控制显示设备以产生要提供给多个源极驱动器的数据信号的方法,包括 产生具有不同相位的多个内部时钟信号;选择所述多个内部时钟信号中的每一个作为与所述多个源极驱动器中的相应源极驱 动器对应的输出时钟信号;将与所述多个源极驱动器中的相应源极驱动器对应的并行数据信号转换成串行数据 信号;与同所述多个源极驱动器中的相应源极驱动器对应的输出时钟信号同步地输出与所 述多个源极驱动器中的相应源极驱动器对应的串行数据信号,作为数据信号;以及 向相应的源极驱动器提供数据信号。
10.根据权利要求9所述的方法,其中,选择所述多个内部时钟信号中的每一个作为输 出时钟信号包括将所述多个内部时钟信号与相应的源极驱动器相匹配,使得对应于相邻 源极驱动器的输出时钟信号具有不同相位。
全文摘要
一种显示设备,包括多个源极驱动器以及定时控制器。定时控制器产生与相应的源极驱动器分别对应的多个输出时钟信号,并与所述多个输出时钟信号同步地向所述多个源极驱动器中的每一个提供数据信号。输出时钟信号的相位相对于与所述多个源极驱动器中相邻源极驱动器对应的输出时钟信号而言是不同的。
文档编号G09G3/20GK102034416SQ20101029372
公开日2011年4月27日 申请日期2010年9月26日 优先权日2009年10月6日
发明者具京会 申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1