一种视频转换装置的制作方法

文档序号:2580503阅读:178来源:国知局
专利名称:一种视频转换装置的制作方法
技术领域
本实用新型涉及一种视频转换装置,具体涉及对计算机显示器LVDS数字信号的 帧频转换技术。
背景技术
伴随着科学技术的不断发展,数字化信息时代的到来,我们所使用的显示器用数 字信号也代替了以前的模拟信号,数字电视已成电视系统的重要显示方式,根据各种型号 任务的要求,在终端显示方面,LVDS数字视频输出接口也逐渐普及。LVDS的优点是功耗小, 质量可靠,传输速度快。LVDS信号输出的帧频率是60Hz,但有的成套设备仍安装的是传统50Hz的显示器, 这样,我们就需要把屏幕刷新率60Hz转化为50Hz的信号,在稳定地实现帧频转换的同时, 有时还需要满足较高的实时性要求,以加强可视化视频设备的这一重要环节。目前,尚未见用以实现将屏幕刷新率60Hz的LVDS数字信号转化为50Hz的VGA信 号的装置。

实用新型内容本实用新型旨在提供一种视频转换装置,用以实现将屏幕刷新率60Hz的LVDS数 字信号转化为50Hz的VGA信号。本实用新型的基本思想是视频转换的方法是把输出的视频信号采样并存储到存 储其中,再按照需要的帧频率采用出来输出。其技术方案是该视频转换装置包括视频转换装置,包括LVDS转换器、FIFO存储器、数模转换器、 可编程器和复位电路,LVDS转换器的数据输入端与嵌入式CPU信号输出端连接,LVDS转换 器的信号输出端经FIFO存储器、数模转换器依次串联至终端显示器信号输入端;LVDS转换 器的同步信号输出端和时钟信号输出端、FIFO存储器的使能信号输出端、数模转换器的模 拟信号输出端、复位电路的输出端分别与可编程器相应端口连接,可编程器的消隐信号输 出端连接至数模转换器。上述数模转换器是经滤波电路与终端显示器连接,这样可以有效滤除干扰,提高 图像质量。上述FIFO存储器共有三个,每一个的存储容量为18 X 64k,三个FIFO存储器串行 连接,以保证其数据存储余量。上述可编程器选择Lattice ispLS1032。本实用新型具有如下优点1、能够较好地实现将屏幕刷新率60Hz的LVDS数字信号转化为50Hz的VGA信号, 满足图像质量和实时性要求。2、应用本实用新型及操作方法,比现有的一般帧频转换方法简捷易行、成本较低、 转换效果好、程序算法易实现。[0014]3、显示频率不受限制,自由度大,应用范围较广。
图1为本实用新型的原理简图;图2为本实用新型的结构图;图3为应用本实用新型进行转换过程中的视频转换波形。其中,(a)为50Hz的目标视频波形;(b)能够体现转换过程中60VS和50VS的关 系;(c)为(b)图中PRS和VRS放大后的图形。HS代表行同步;VS代表场同步;WFLAG代表50Hz和60Hz帧头同步的标志;PRS和 VRS是在产生帧头同步标志的进一步缩短复位时间,相当于要产生一个脉冲时间。
具体实施方式
本实用新型提出的视频转换装置,包括LVDS转换器、FIFO存储器、数模转换器、可 编程器和复位电路,LVDS转换器的数据输入端与嵌入式CPU信号输出端连接,LVDS转换器 的信号输出端经FIFO存储器、数模转换器、滤波电路依次串联至终端显示器信号输入端; LVDS转换器的同步信号输出端和时钟信号输出端、FIFO存储器的使能信号输出端、数模转 换器的模拟信号输出端、复位电路的输出端分别与可编程器相应端口连接,可编程器的消 隐信号输出端连接至数模转换器。参见图2所示,LVDS输入端的8个差分信号是CPU直接提供,差分信号经过LVDS 转换成18位数字信号(红色6位,绿色6位,蓝色6位),然后把数字信号存储在FIFO中, 此模块设计中使用3个FIFO,每个FIFO的存储容量为18 X 64k,3个FIFO串行连接;存满 一帧数据就被从存储器中以50Hz的频率读取,并且经过数模转换器转换成VGA模拟数据, 该模拟信号直接与50Hz刷新率的显示器相连,此时,显示器上就会显示我们需要的画面。图3给出了视频转换控制逻辑的视频波形。60Hz与50Hz转换的关键在于同步信 号,要做到行、场同步,我们需要产生一个帧头标志信号VRS,该信号越短越好。在每一场以 60Hz帧头为标准,经过算法60Hz与50Hz相与后产生标志信号,在与WFLG (即LVDS输出的 DE信号)相与,得到raS,在PRS的低位波形开始计数5个RCLK,即产生50Hz和60Hz的帧 头标志信号,图3(c)表示放大后的PRS和VRS的波形,以便于与时钟信号频率比较。采用本实用新型进行视频转换操作能够较好地实现将屏幕刷新率60Hz的LVDS数 字信号转化为50Hz的VGA信号,满足图像质量和实时性要求。
权利要求1.一种视频转换装置,包括LVDS转换器、FIFO存储器、数模转换器、可编程器和复位电 路,LVDS转换器的数据输入端与嵌入式CPU信号输出端连接,LVDS转换器的信号输出端经 FIFO存储器、数模转换器依次串联至终端显示器信号输入端;LVDS转换器的同步信号输出 端和时钟信号输出端、FIFO存储器的使能信号输出端、数模转换器的模拟信号输出端、复位 电路的输出端分别与可编程器相应端口连接,可编程器的消隐信号输出端连接至数模转换ο
2.根据权利要求1所述的视频转换装置,其特征在于所述数模转换器是经滤波电路 与终端显示器连接。
3.根据权利要求2所述的视频转换装置,其特征在于所述FIFO存储器共有三个,每 一个的存储容量为18X64k,三个FIFO存储器串行连接。
4.根据权利要求2所述的视频转换装置,其特征在于所述可编程器选择Lattice ispLS1032。
专利摘要本实用新型提供一种视频转换装置,主要用于帧频转换。该视频转换装置包括LVDS转换器、FIFO存储器、数模转换器、可编程器和复位电路,LVDS转换器的数据输入端与嵌入式CPU信号输出端连接,LVDS转换器的信号输出端经FIFO存储器、数模转换器依次串联至终端显示器信号输入端;LVDS转换器的同步信号输出端和时钟信号输出端、FIFO存储器的使能信号输出端、数模转换器的模拟信号输出端、复位电路的输出端分别与可编程器相应端口连接,可编程器的消隐信号输出端连接至数模转换器。本实用新型能够较好地实现将屏幕刷新率60Hz的LVDS数字信号转化为50Hz的VGA信号,满足图像质量和实时性要求。
文档编号G09G5/00GK201892936SQ20102064359
公开日2011年7月6日 申请日期2010年12月6日 优先权日2010年12月6日
发明者王明晓, 范秀峰, 雒勇, 马建萍, 黄韬 申请人:中国航空工业集团公司第六三一研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1