显示驱动电路、显示装置和显示驱动方法

文档序号:2582454阅读:160来源:国知局
专利名称:显示驱动电路、显示装置和显示驱动方法
技术领域
本发明涉及例如具有有源矩阵型液晶显示面板的液晶显示装置等显示装置的驱动,特别涉及用于对采用被称为CC(Charge Coupling 电荷耦合)驱动的驱动方式的显示装置中的显示面板进行驱动的显示驱动电路和显示驱动方法。
背景技术
现有技术中,在有源矩阵方式的液晶显示装置中采用的CC驱动方式,例如在专利文献1中公开。以该专利文献1的公开内容为例,对CC驱动进行说明。图57表示实现CC驱动的装置的结构。图58表示图57的装置的CC驱动中各种信号的动作波形。如图57所示,进行CC驱动的液晶显示装置,包括图像显示部110、源极线驱动电路 111、栅极线驱动电路112和CS总线驱动电路113。图像显示部110包括多个源极线(信号线)101、多个栅极线(扫描线)102、开关元件103、像素电极104、多个CS (Capacity Morage 存储电容)总线(共用电极线)105、 保持电容106、液晶107和对置电极109。在多个源极线101与多个栅极线102交叉的交点附近配置有开关元件103。在该开关元件103连接有像素电极104。CS总线105与栅极线102成对且平行地配置。保持电容106的一端与像素电极 104连接,另一端与CS总线105连接。对置电极109设置成隔着液晶107与像素电极104 相対。源极线驱动电路111为了驱动源极线101而设置,栅极线112为了驱动栅极线102 而设置。另外,CS总线驱动电路113为了驱动CS总线105而设置。开关元件103由非晶硅(a-Si)、多晶硅(p_Si)、单晶硅(c_Si)等形成。在这样的结构上,在开关元件103的栅扱-漏极间形成电容108。由于该容量108,发生来自栅极线 102的栅极脉冲使像素电极104的电位向负侧移动的现象。如图58所示,在上述液晶显示装置中,某栅极线102的电位Vg,仅在选择该栅极线102的H期间(水平扫描期间)成为Von,在其它期间保持为Voff。源极线101的电位 Vs,其振幅因显示的视频信号而不同,但以对置电极电位Vcom为中心按每H期间极性反转, 且在与相同的栅极线102相关的相邻的H期间成为极性逆转后的波形(线反转驱动)。另外,在图58中,由于假定输入均勻的视频信号,所以电位Vs以一定的振幅变化。由于在电位Vg为Von的期间开关元件103导通,所以像素电极104的电位Vd与源极线101的电位Vs成为同电位,在电位Vg变为Voff的瞬间,通过栅极漏极间电容108, 稍微向负侧移动。CS总线105的电位Vc,在选择对应的栅极线102的H期间和下ー个H期间为Ve+。 另外,电位Vc在再下ー个H期间切換为Ve-,之后直到下ー场(field)为止保持Ve_。通过该切換,电位Vd经由保持电容106向负侧移动。其结果是,电位Vd以比电位Vs大的振幅变化,所以能够进一歩縮小电位Vs的变化振幅。由此,能够实现源极线驱动电路111的电路结构的简化和消耗电カ的削減。现有技术文献专利文献专利文献1 日本国公开专利公报“特开2001-83943号公报(2001年3月30日公开)”专利文献2 国际公开公报“W02009/050926号公报(2009年4月23日公开)”

发明内容
发明要解决的课题在上述的采用线反转驱动和CC驱动的液晶显示装置中,在显示开始后的最初帧, 发生能够观察到由每1行(液晶显示装置的1水平线)的明暗构成的横条纹的问题。图59是用于说明其原因的表示上述液晶显示装置的动作的时序图。在图59中,GSP是规定垂直扫描的定时的栅极起动脉冲,GCKl (CK)和GCK2 (CKB) 是规定从控制电路输出的移位寄存器的动作定时的栅极时钟。从GSP的下降沿到下ー个下降沿为止的期间相当于1垂直扫描期间(IV期间)。从GCKl的上升沿到GCK2的上升沿为止的期间,以及从GCK2的上升沿到GCKl的上升沿为止的期间,为1水平扫描期间(1H期间)。CMI是按每1水平扫描期间极性反转的极性信号。另外,在图59中开始依次图示有从源极线驱动电路111供给到某源极线101 (设置在第X列的源极线101)的源极信号S(视频信号);从栅极线驱动电路112和CS总线驱动电路113分別供给到设置在第一行的栅极线102和CS总线105的栅极信号Gl和CS信号CSl ;和设置在第1行第χ列的像素电极的电位Vpixl。同样地,在图59中依次图示有 分別供给到设置在第2行的栅极线102和CS总线105的栅极信号G2和CS信号CS2 ;和设置在第2行第χ列的像素电极的电位Vpix2。而且,同样地,在图59中依次图示有分別供给到设置在第3行的栅极线102和CS总线105的栅极信号G3和CS信号CS3 ;和设置在第 3行第χ列的像素电极的电位Vpix3。另夕卜,电位Vpixl、Vpix2、Vpix3的虚线表示对置电极109的电位。下面,以显示视频的最初帧为第一帧,这之前为初始状态。在初始状态,源极线驱动电路111、栅极线驱动电路112和CS总线驱动电路113均为进入通常动作前的准备阶段或停止状态。因此,栅极信号G1、G2、G3被固定在栅极断开(gate off)电位(使开关元件 103的栅极断开的电位),CS信号CS1、CS2、CS3被固定在一方的电位(例如低电平)。在初始状态后的第一帧,源极线驱动电路111、栅极线驱动电路112和CS总线驱动电路113均进行通常动作。由此,源极信号S具有与表示视频信号的灰度等级相应的振幅, 且成为按每IH期间极性反转的信号。另外,在图59中,假定显示均勻的视频的情況,因此源极信号S的振幅是一定的。 另外,栅极信号G1、G2、G3在各帧的有效(active)期间(有效扫描期间)中的各自的第一、 第二和第三个IH期间成为栅极导通(gate on)电位(使开关元件103的栅极导通的电位), 在其它期间成为栅极断开电位。然后,CS信号CS1、CS2、CS3为如下波形在对应的栅极信号Gl、G2、G3的下降沿后反转,且其反转方向成互相相反的关系。具体而言,在奇数帧,CS信号CS2在对应的栅极信号G2下降后上升,CS信号CS1、CS3在对应的栅极信号G1、G3下降后下降。另外,在偶数帧,CS信号CS2在对应的栅极信号G2下降后下降,CS信号CS1、CS3在对应的栅极信号G1、 G3下降后上升。另外,奇数帧和偶数帧的CS信号CS1、CS2、CS3的上升和下降的关系也可以与上述关系相反。另外,CS信号CS1、CS2、CS3的反转的定吋,只要在栅极信号Gl、G2、G3的下降沿以后即对应的水平扫描期间以后即可,例如与下一行的栅极信号的上升沿同步地反转。此外,关于第一帧,在初始状态CS信号CS1、CS2、CS3均被固定为一方的电位(在图59中为低电平),所以电位Vpixl、Vpix3为不规则的状态。具体而言,CS信号CS2在对应的栅极信号G2的下降沿之后上升的方面与其它奇数帧(第三、第五帧……)相同,但CS 信号CS1、CS3在对应的栅极信号G1、G3的下降沿之后保持相同电位(在图59中为低电平) 的方面与其它奇数帧(第三、第五帧……)不同。因此,在第一帧,在第二行的像素电极104中,CS信号CS2的电位变化像通常那样发生,因此电位Vpix2受到由CS信号CS2的电位变化引起的电位移动,另一方面,在第一行和第三行的像素电极104中,由于不会发生CS信号CS1、CS3的电位变化,所以电位Vpixl、 Vpix3不会受到电位移动(图59的斜线部)。其结果是,尽管输入相同灰度等级的源极信号S,但电位Vpixl、Vpix3与电位Vpix2不同,所以在第一行和第三行与第二行之间会产生高度差。该亮度差在图像显示部整体作为奇数行与偶数行之间的亮度差出现。因此,会在第一帧的视频中观察到由每一行的明暗构成的横条纹。在专利文献2中公开有能够抑制这种横条纹的发生的技木。下面用图60 图62 对专利文献2的技术进行说明。图60是表示专利文献2所示的驱动电路(栅极线驱动电路30和CS总线驱动电路40)的结构的框图,图61是表示液晶显示装置的各种信号的波形的时序图,图62是表示在CS总线驱动电路中输入输出的各种信号的波形的时序图。 如图59所示,CS总线驱动电路40在其内部与各行对应地具有多个CS电路41、42、 43、……、4n。各CS电路41、42、43、……、4n分别具有D锁存电路41a、42a、43a、……、 4皿;01 电路(“或”电路)4113、4213、4313、……、4nb。下面,以与第一行和第二行对应的CS 电路41、42为例进行说明。输入到CS电路41的输入信号是栅极信号G1、G2、极性信号POL和复位信号RESET, 输入到CS电路42的输入信号是栅极信号G2、G3、极性信号POL和复位信号RESET。极性信号POL和复位信号RESET从控制电路(未图示)输入。OR电路41b通过输入对应的栅极线12的栅极信号Gl和下一行的栅极线12的栅极信号G2,输出图62所示的信号gl。另外,OR电路42b通过输入对应的栅极线12的栅极信号G2和下一行的栅极线12的栅极信号G3,输出图62所示的信号g2。在D锁存电路41a的端子CL输入复位信号RESET,在端子D输入极性信号P0L,在时钟端子CK输入OR电路41b的输出gl。D锁存电路41a根据输入到时钟端子CK的信号 gl的电位电平的变化(低电平ヰ高电平或高电平ヰ低电平),将输入到端子D的极性信号 POL的输入状态(低电平或高电平)作为表示电位电平的变化的CS信号CSl输出。具体而言,D锁存电路41a在输入到时钟端子CK的信号gl的电位电平为高电平吋,将输入到端子 D的极性信号POL的输入状态(低电平或高电平)输出,当输入到时钟端子CK的信号gl的电位电平从高电平变化到低电平时,将变化后的时刻的输入到端子D的极性信号POL的输入状态(高电平或低电平)锁存,保持锁存后的状态直到下一个输入到时钟端子CK的信号 gl的电位电平变为高电平为止。然后,将其从D锁存电路41a的端子Q作为表示图62所示的电位电平的变化的CS信号CSl输出。另外,在D锁存电路42a的端子CL和端子D也同样地输入复位信号RESET和极性信号P0L,在时钟端子CK输入OR电路42b的输出g2。由此,从D锁存电路42a的端子Q输出图62所示的表示电位电平的变化的CS信号CS2。根据上述结构,第一行和第二行的栅极信号下降的时刻各自的CS信号CSl和CS2 的电位互相不同。因此,如图61所示,电位Vpixl受到由CS信号CSl的电位变化引起的电位移动,电位Vpix2受到由CS信号CS2的电位变化引起的电位移动。由此,能够消除图59 所示的由每一行的明暗构成的横条纹。然而,上述专利文献2的技术由于以按每1行(1线,1水平扫描期间)使像素电极的电压的极性反转的线(IH)反转驱动为前提,以使CS信号的电位按每行不同的方式进行驱动,因此不能使CS信号的电位例如按每2行不同。因此,当在将视频信号的分辨率转换为高分辨率(例如,2倍角)进行显示的显示装置中应用上述驱动方式吋,存在在显示视频中产生明暗相间(由明暗构成)的横条纹的问题。下面,对分辨率转换驱动中产生横条纹的原因进行说明。图63(a)表示通常驱动中的显示视频和供给到与其对应的像素电极的信号电位的极性,(b)表示(a)的左上框(虚线包围部分)的显示视频和将与其对应的视频信号的分辨率在行方向和列方向上转换为2 倍O倍角显示)时供给到像素电极的信号电位的极性。在分辨率转换驱动中,根据转换倍率,对列方向(扫描方向)上相邻的多个像素的像素电极供给相同极性且相同电位(灰度等级)的信号。例如在2倍角显示的情况下,分配到图63(a)所示的第三行 第二列的像素的供给到像素电极的源极信号S,与分配到(b) 所示的第五行 第三列 第六行 第四列的各像素的供给到像素电极的源极信号S,彼此极性(在此是负极性)和电位(灰度等级)相等。图64是表示在现有的液晶显示装置中,进行2倍角显示驱动时的各种信号的波形的时序图。图64的源极信号S所示的记号“あ” “さ”,分別与1水平扫描期间对应,表示各1水平扫描期间的信号电位(灰度等级)。例如,在第一帧,第一个和第二个水平扫描期间,示出正极性且相同的信号电位(“あ”),第三个和第四个水平扫描期间为负极性且相同的信号电位(“か”)。另外,在第二帧,第一个和第二个水平扫描期间为负极性且相同的信号电位(“い”),第三个和第四个水平扫描期间为正极性且相同的信号电位(“き”)。像这样,在2倍角显示的分辨率转换驱动的情况下,由于按每2行O线)使像素电极的电压的极性反转,因此在进行线(IH)反转驱动的显示装置中,在显示视频中会产生明暗相间的横条纹(图64的斜线部)。上述例是转换倍率为2倍角的情况,但在例如转换倍率为3倍角的情况或者仅转换列方向的分辨率的情况下也同样地,在显示视频中会产生明暗相间的横条纹。S卩,在现有技术中,在进行CC驱动的液晶显示装置中,在将视频信号的分辨率转换为高分辨率进行显示(η(η为2以上的整数)倍显示)的情况下,存在显示视频中会产生明暗相间的横条纹的问题。本发明是鉴于上述问题点而完成的,其目的在于提供一种在进行CC驱动的显示装置中,能够在将视频信号的分辨率转换为高分辨率进行显示时消除在显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高的显示驱动电路和显示驱动方法。用于解决课题的方法本发明的显示驱动电路,其特征在于所述显示驱动电路用于显示装置,该显示驱动电路将视频信号的分辨率转换为高分辨率进行显示,并且对与包含于像素中的像素电极形成电容的保持电容配线供给保持电容配线信号,由此使从数据信号线写入到像素电极的信号电位向与该信号电位的极性相应的方向变化,当以扫描信号线的延伸方向为行方向吋,在将视频信号的分辨率至少在列方向上转换为η倍的情况下,对与相邻的η条扫描信号线对应的、在列方向上相邻的η个像素中包含的各像素电极,供给相同极性且相同灰度等级的信号电位,使从数据信号线写入到像素电极的信号电位的变化方向,根据该信号电位的极性按每相邻的η行不同,其中,η为2以上的整数。在上述显示驱动电路中,通过保持电容配线信号,使写入到像素电极的信号电位向与该信号电位的极性相应的方向变化。由此,实现CC驱动。另外,在上述显示驱动电路中,将视频信号的分辨率至少在列方向上转换为η倍(η为2以上的整数)进行显示。由此, 实现高分辨率转换驱动(η倍显示驱动)。而且,根据上述结构,从数据信号线写入到像素电极的信号电位的变化方向,根据该信号电位的极性按每η行不同。例如,在将视频信号的分辨率在列方向和行方向上转换为2倍进行显示的情况下O倍角显示驱动),写入到像素电极的信号电位的变化方向,根据信号电位的极性按每相邻2行不同。由此,能够消除显示视频中产生的明暗相间的横条纹 (參照图64)。由此,能够在进行CC驱动的显示装置中,能够在进行高分辨率转换驱动(η 倍显示驱动)的情况下消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提
冋ο本发明的显示装置的特征在于具有上述任一种显示驱动电路和显示面板。本发明的显示驱动方法,其特征在干其用于驱动显示装置,将视频信号的分辨率转换为高分辨率进行显示,并且对与包含于像素中的像素电极形成电容的保持电容配线供给保持电容配线信号,由此使从数据信号线写入到像素电极的信号电位向与该信号电位的极性相应的方向变化,当以扫描信号线的延伸方向为行方向吋,在将视频信号的分辨率至少在列方向上转换为η倍的情况下,对与相邻的η条扫描信号线对应的、在列方向上相邻的 η个像素中包含的各像素电极,供给相同极性且相同灰度等级的信号电位,使从数据信号线写入到像素电极的信号电位的变化方向,根据该信号电位的极性按每相邻的η行不同,其中,η为2以上的整数。根据上述显示驱动方法,能够获得与利用上述显示驱动电路的结构发挥的效果同样的效果。发明效果本发明的显示驱动电路和显示驱动方法,如上所述,在CC驱动中在将视频信号的分辨率至少在列方向上转换为η倍进行显示的情况下,使从数据信号线写入到像素电极的信号电位的变化的方向根据该信号电位的极性按每相邻的η行不同。由此,在进行CC驱动的显示装置中,能够在将视频信号的分辨率转换为η倍进行显示时消除在显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高。


图1是表示本发明的一个实施方式的液晶显示装置的结构的框图。图2是表示图1的液晶显示装置的各像素的电结构的等效电路图。图3是表示实施例1的栅极线驱动电路和CS总线驱动电路的结构的框图。图4是表示实施例1的液晶显示装置1的各种信号的波形的时序图。图5表示实施例1的液晶显示装置1的在CS总线驱动电路中输入输出的各种信号的波形。图6表示实施例1的输入到CS电路的极性信号和移位寄存器输出与从CS电路输出的CS信号的对应关系。图7是表示在实施例2的液晶显示装置1中进行3线(3H)反转驱动时的各种信号的波形的时序图。图8表示在实施例2的液晶显示装置1的在CS总线驱动电路中输入输出的各种信号的波形。图9表示实施例2的输入到CS电路的极性信号和移位寄存器输出与从CS电路输出的CS信号的对应关系。图10是表示实施例3的栅极线驱动电路和CS总线驱动电路的结构的框图。图11是表示在实施例3的液晶显示装置1中进行2线QH)反转驱动时的各种信号的波形的时序图。图12表示在实施例3的液晶显示装置1的在CS总线驱动电路中输入输出的各种信号的波形。图13表示实施例3的输入到CS电路的极性信号和移位寄存器输出与从CS电路输出的CS信号的对应关系。图14是表示在实施例4的液晶显示装置1中进行3线(3H)反转驱动时的各种信号的波形的时序图。图15表示在实施例4的液晶显示装置1的在CS总线驱动电路中输入输出的各种信号的波形。图16表示实施例4的输入到CS电路的极性信号和移位寄存器输出与从CS电路输出的CS信号的对应关系。图17是表示实施例5的栅极线驱动电路和CS总线驱动电路的结构的框图。图18是表示在实施例5的液晶显示装置1中进行2线QH)反转驱动时的各种信号的波形的时序图。图19表示在实施例5的液晶显示装置1的在CS总线驱动电路中输入输出的各种信号的波形。图20表示实施例5的输入到CS电路的极性信号和移位寄存器输出与从CS电路输出的CS信号的对应关系。图21是表示在实施例5的液晶显示装置1中进行3线(3H)反转驱动时的各种信号的波形的时序图。图22表示在实施例6的液晶显示装置1的在CS总线驱动电路中输入输出的各种信号的波形。图23表示实施例6的输入到CS电路的极性信号和移位寄存器输出与从CS电路输出的CS信号的对应关系。图M是表示在实施例7的液晶显示装置2中进行4线GH)反转驱动时的各种信号的波形的时序图。图25是表示实施例7的栅极线驱动电路和CS总线驱动电路的结构的框图。图沈表示在实施例7的液晶显示装置2的在CS总线驱动电路中输入输出的各种信号的波形。图27表示实施例7的输入到CS电路的极性信号和移位寄存器输出与从CS电路输出的CS信号的对应关系。图观是表示在实施例8的液晶显示装置3中进行2线QH)反转驱动时的各种信号的波形的时序图。图四是表示实施例8的栅极线驱动电路和CS总线驱动电路的结构的框图。图30表示在实施例8的液晶显示装置3的在CS总线驱动电路中输入输出的各种信号的波形。图31表示实施例8的输入到CS电路的极性信号和移位寄存器输出与从CS电路输出的CS信号的对应关系。图32是表示在实施例9的液晶显示装置3中进行3线(3H)反转驱动时的各种信号的波形的时序图。图33是表示实施例9的栅极线驱动电路和CS总线驱动电路的结构的框图。图34表示在实施例9的液晶显示装置3的在CS总线驱动电路中输入输出的各种信号的波形。图35表示实施例9的输入到CS电路的极性信号和移位寄存器输出与从CS电路输出的CS信号的对应关系。图36是表示实施例10的栅极线驱动电路和CS总线驱动电路的结构的框图。图37是表示在实施例10的液晶显示装置3中进行3线(3H)反转驱动时的各种信号的波形的时序图。图38表示在实施例10的液晶显示装置3的在CS总线驱动电路中输入输出的各种信号的波形。图39表示实施例10的输入到CS电路的极性信号和移位寄存器输出与从CS电路输出的CS信号的对应关系。图40是表示实施例11的栅极线驱动电路和CS总线驱动电路的结构的框图。图41是表示在实施例11的液晶显示装置3中进行2线QH)反转驱动时的各种信号的波形的时序图。图42表示在实施例11的液晶显示装置3的在CS总线驱动电路中输入输出的各种信号的波形。图43表示实施例11的输入到CS电路的极性信号和移位寄存器输出与从CS电路输出的CS信号的对应关系。图44是表示在实施例12的液晶显示装置4中进行3线(3H)反转驱动时的各种信号的波形的时序图。图45是表示实施例12的栅极线驱动电路和CS总线驱动电路的结构的框图。图46表示在实施例12的液晶显示装置4的在CS总线驱动电路中输入输出的各种信号的波形。图47表示实施例12的输入到CS电路的极性信号和移位寄存器输出与从CS电路输出的CS信号的对应关系。图48是表示在实施例13的液晶显示装置4中进行3线(3H)反转驱动时的各种信号的波形的时序图。图49是表示实施例13的栅极线驱动电路和CS总线驱动电路的结构的框图。图50表示在实施例13的液晶显示装置4的在CS总线驱动电路中输入输出的各种信号的波形。图51表示实施例13的输入到CS电路的极性信号和移位寄存器输出与从CS电路输出的CS信号的对应关系。图52是表示本发明的液晶显示装置的栅极线驱动电路的其它结构的框图。图53是表示具有图52所示的栅极线驱动电路的液晶显示装置的结构的框图。图M是表示构成图52所示的栅极线驱动电路的移位寄存器电路的结构的框图。图55是表示构成图M所示的移位寄存器电路的触发器的结构的电路图。图56是表示图55所示的触发器的动作的时序图。图57是表示进行CC驱动的现有的液晶显示装置的结构的框图。图58是表示上述现有的液晶显示装置的各种信号的波形的时序图。图59是表示上述现有的液晶显示装置的各种信号的波形的时序图。图60是表示上述现有的液晶显示装置的栅极线驱动电路和CS总线驱动电路的其它结构的框图。图61是表示具有图60的驱动电路的液晶显示装置的各种信号的波形的时序图。图62是表示在图60所示的CS总线驱动电路中输入输出的各种信号的波形的时序图。图63是表示在现有的液晶显示装置中供给到像素电极的信号电位的极性的图, (a)表示通常驱动中的供给到像素电极的信号电位的极性,(b)表示关于(a)的左上框(虚线包围部分)的显示视频,将与视频信号的分辨率转换为2倍O倍角显示)时供给到像素电极的信号电位的极性。图64是表示在现有的液晶显示装置中,进行2倍角显示驱动时的各种信号的波形的时序图。
具体实施例方式[实施方式1]基于图1 图M对本发明的一个实施方式进行说明如下。首先,基于图1和图2对与本发明的显示装置相当的液晶显示装置1的结构进行说明。另外,图1是表示液晶显示装置1的整体结构的框图,图2是表示液晶显示装置1的像素的电结构的等效电路图。
液晶显示装置1具有分別与本发明的显示面板、数据信号线驱动电路、扫描信号线驱动电路、保持电容配线驱动电路和控制电路相当的有源矩阵型的液晶面板10、源极总线驱动电路20、栅极线驱动电路30、CS总线驱动电路40和控制电路50。液晶显示面板10在未图示的有源矩阵基板与对置基板之间夹持液晶,具有行列状排列的多个像素P。而且,液晶显示面板10在有源矩阵基板上具有分別与本发明的数据信号线、扫描信号线、开关元件、像素电极和保持电容配线相当的源极总线11、栅极线12、薄膜晶体管 (Thin Film Transistor,以下称为“TFT”)13、像素电极14和CS总线15,在对置基板上具有对置电极19。另外,TFT13仅在图2中图示,在图1中省略。源极总线11以在列方向(纵方向)上互相平行的方式在各列各形成有一条,栅极线12以在行方向(横方向)上互相平行的方式在各行各形成有一条。TFT13和像素电极 14分別与源极总线11和栅极线12的各交点对应地形成,TFT13的源极电极s与源极总线 11连接,栅极电极g与栅极线12连接,漏极电极d与像素电极14连接。另外,像素电极14 在与像素电极19之间隔着液晶形成液晶电容17。由此,当通过供给到栅极线12的栅极信号(扫描信号)使TFT13的栅极导通,将来自源极总线11的源极信号(数据信号)写入到像素电极14时,对像素电极14赋予与上述源极信号相应的电位。其结果是,对处于像素电极14与对置电极19之间的液晶施加与上述源极信号相应的电压,由此能够实现与上述源极信号相应的灰度等级显示。CS总线15以在行方向(横方向)上互相平行的方式在各行各形成有一条,配置成与栅极线12成对。这些各CS总线15,分别通过与配置于各行的像素电极14之间形成保持电容16 (也称为“辅助电容”),与像素电极14电容耦合。另外,在TFT13中,由于其结构上在栅极电极g与漏极电极d之间形成馈通电容 18,所以像素电极14的电位受到栅极线12的电位变化的影响(馈通)。但是,在此为了简化说明,不考虑上述影响。以上述方式构成的液晶显示面板10,由源极总线驱动电路20、栅极线驱动电路30 和CS总线驱动电路40驱动。另タト,控制电路50对源极总线驱动电路20、栅极线驱动电路 30和CS总线驱动电路40供给液晶显示面板10的驱动所需的各种信号。在本实施方式中,在周期性反复的垂直扫描期间中的有效期间(有效扫描期间), 依次分配各行的水平扫描期间,依次对各行进行扫描。为此,栅极线驱动电路30将用于使 TFT13导通的栅极信号与各行的水平扫描期间同步地依次对该行的栅极线12输出。该栅极线驱动电路30的详细内容在后面阐述。源极线驱动电路20对各源极总线11输出源极信号。该源极信号是将从液晶显示装置1的外部经由控制电路50供给到源极总线驱动电路20的视频信号在源极总线驱动电路20中分配到各列,实施了升压等的信号。另外,源极总线驱动电路20,为了进行所谓的η线(ηΗ)反转驱动,将输出的源极信号的极性与垂直扫描期间同步地反转,并且同一行的全部像素的极性相同且按每η线逆转。例如,在表示2线QH)反转驱动的驱动定时的图4中,在第一行和第二行的水平扫描期间与第三行和第四行的水平扫描期间,源极信号S的极性反转,另外,在第一帧中的第一行的水平扫描期间与第二帧中的第一行的水平扫描期间,源极信号S的极性逆转。S卩,在η线(nH)反转驱动中,按每η线(η行)源极信号S的极性(像素电极的电位的极性)反转。进一歩,源极总线驱动电路20,为了将视频信号的分辨率至少在列方向上转换为高分辨率(η倍)而进行显示,每η行(η线)输出相同极性且相同灰度等级的信号电位。例如,在将视频信号的分辨率在列方向和行方向上转换为2倍进行显示的情况下,输出到第一行的源极信号S与输出到第二行的源极信号S,彼此电压极性和灰度等级相等,输出到第三行的源极信号S与输出到第四行的源极信号S,彼此电压极性和灰度等级相等。另外,下面对1行(1线)与1水平扫描期间对应的情况进行说明,但本发明并不限定于此。CS总线驱动电路40将与本发明的保持电容配线信号相当的CS信号输出到各CS 总线15。该CS信号是电位在ニ值(电位电平的高低)间进行切換(上升或下降)的信号, 该行的TFT13从导通切換到断开的时刻(栅极信号下降的时刻)的电位,被控制成按每η 行互相不同。关于该CS总线驱动电路40的详细在后面叙述。控制电路50通过控制上述的栅极线驱动电路30、源极总线驱动电路20、CS总线驱动电路40,从这些各电路输出图4所示的信号。具有上述结构的液晶显示装置,构成为将视频信号的分辨率至少在列方向上转换为η倍(η为2以上的整数),并且进行η行反转驱动。另外,在本实施方式的液晶显示装置中,构成为将视频信号的分辨率在列方向和行方向上转换为η倍,但并不限定于此,也可以构成为仅在列方向上转换为η倍。下面,以在列方向和行方向上转换为η倍进行显示(η倍角显示驱动)的方式为例。(实施例1)图4是表示进行2倍角显示驱动的液晶显示装置1的各种信号的波形的时序图。图4中,与图讨相同,GSP表示规定垂直扫描的定时的栅极起动脉冲,GCKl(CK)和 GCK2 (CKB)表示规定从控制电路50输出的移位寄存器的动作定时的栅极时钟。GSP的从下降沿到下ー个下降沿的期间相当于1垂直扫描期间(IV期间)。从GCKl的上升沿到GCK2 的上升沿的期间以及从GCK2的上升沿到GCKl的上升沿的期间,为1水平扫描期间(1Η期间)。GMI1、CMI2是极性按照规定的定时反转的极性信号。另外,图4中依次图示有从源极总线驱动电路20供给到某源极总线11 (设置于第X列的源极总线11)的源极信号S(视频信号)、从栅极线驱动电路30和CS总线驱动电路40分别供给到设置于第一行的栅极线12和CS总线15的栅极信号Gl和CS信号CS1、设置于第一行第χ列的像素电极14的电位波形Vpixl。依次图示有分别供给到设置于第二行的栅极线12和CS总线15的栅极信号G2和CS信号CS2、设置于第二行第χ列的像素电极14的电位波形Vpix2。依次图示有分别供给到设置于第三行的栅极线12和CS总线15 的栅极信号G3和CS信号CS3、设置于第三行第χ列的像素电极14的电位波形Vpix3。第四行和第五行也同样地,依次图示有栅极信号G4、CS信号CS4、电位波形Vpix4和栅极信号G5、CS信号CS5、电位波形Vpix5。另外,电位Vpixl、Vpix2、Vpix3、Vpix4、Vpix5的虚线表示对置电极19的电位。下面,以显示视频的最初帧为第一帧,使这之前的为初始状态。如图4所示,在初始状态,CS信号CSl CS5均固定于一方的电位(图4中为低电平)。在第一帧,第一行的 CS信号CSl在对应的栅极信号Gl (与对应的移位寄存器SRl的输出SROl相当)下降的时刻为高电平,第二行的CS信号CS2在对应的栅极信号G2下降的时刻为高电平,第三行的CS信号CS3在对应的栅极信号G3下降的时刻为低电平,第四行的CS信号CS4在对应的栅极信号G4下降的时刻为低电平,第五行的CS信号CS5在对应的栅极信号G5下降的时刻为高电平。在此,源极信号S具有与视频信号所示的灰度等级相应的振幅,且为按每2水平扫描期间OH)极性反转的信号。另外,源极信号S每2水平扫描期间QH)为相同的电位(灰度等级)。即,图4的记号“ぁ” “さ”,分別与1水平扫描期间对应,表示各1水平扫描期间的信号电位(灰度等级)。例如,在第一帧,第一个和第二个水平扫描期间为负极性且相同的信号电位(灰度等级)(“ぁ”),第三个和第四个水平扫描期间为正极性且相同的信号电位(“か”)。另外,在第二帧,第一个和第二个水平扫描期间为正极性且相同的信号电位 (“い”),第三个和第四个水平扫描期间为负极性且相同的信号电位(“き”)。另ー方面, 栅极信号Gl G5,在各帧的有效期间(有效扫描期间)中各自的第一个 第五个IH期间为栅极导通电位,在其它期间为栅极断开电位。然后,CS信号CSl CS5,在对应的栅极信号Gl G5的下降沿之后电位电平被在高低间切換。具体而言,在第一帧,CS信号CS1、CS2分別在对应的栅极信号Gl、G2下降后下降,CS信号CS3、CS4分別在对应的栅极信号G3、G4下降后上升。另外,在第二帧该关系逆转,CS信号CS1、CS2分別在对应的栅极信号G1、G2下降后上升,CS信号CS3、CS4分別在对应的栅极信号G3、G4下降后下降。像这样,在进行2倍角显示驱动的液晶显示装置1中,栅极信号下降的时刻的CS 信号的电位与源极信号S的极性对应地按每2行互相不同,因此,在第一帧,像素电极14的电位Vpixl Vpix5均根据CS信号CSl CS5而适当地移动。因此,当输入相同灰度等级的源极信号S时,对置电极电位与移动后的像素电极14的电位的电位差,在正极性和负极性方面相同。即,在第一帧,在同一像素列,对与相邻的2行对应的像素写入负极性且相同电位(灰度等级)的源极信号,并且对与该2行的下一个相邻的2行对应的像素写入正极性且相同电位(灰度等级)的源极信号,与最初的2行对应的CS信号的电位,在向与上述最初的2行对应的像素的写入过程中不会极性反转,在写入后向负方向极性反转,且直到下一次写入为止不会极性反转,与下ー个2行对应的CS信号的电位,在向与上述下ー个 2行对应的像素的写入过程中不会极性反转,在写入后向正方向极性反转,且直到下一次写入为止不会极性反转。由此,在CC驱动中实现2线反转驱动。而且,根据上述结构,即使在2倍角显示驱动0线反转驱动)中,也能够使像素电极14的电位Vpixl Vpix5根据CS信号CSl CS5而适当地移动,因此能够使被供给相同的信号电位的像素电极14的电位相等,能够消除图64所示的横条纹的产生。在此,对用于实现上述控制的栅极线驱动电路30和CS总线驱动电路40的具体结构进行说明。图3表示栅极线驱动电路30和CS总线驱动电路40的结构。CS总线驱动电路40 与各行对应地具有多个CS电路41、42、43、……、4n。各CS电路41、42、43、……、如分别
具有 D 锁存电路 41a、42a、43a、......、4na 和 OR 电路(逻辑电路)41b、42b、43b、......、4nb。
栅极线驱动电路30具有多个移位寄存器电路SRI、SR2、SR3、……、Sfoi。另外,在图3中, 栅极线驱动电路30和CS总线驱动电路40形成在液晶显示面板的一端侧,但并不限定于此,也可以分别形成在互相不同的侧。
输入到CS电路41的输入信号是与栅极信号G1、G2对应的移位寄存器输出SR01、 SR02、极性信号CMIl和复位信号RESET,输入到CS电路42的输入信号是与栅极信号G2、G3 对应的移位寄存器输出SR02、SR03、极性信号CMI2和复位信号RESET,输入到CS电路43的输入信号是与栅极信号G3、G4对应的移位寄存器输出SR03、SR04、极性信号CMIl和复位信号RESET,输入到CS电路44的输入信号是与栅极信号G4、G5对应的移位寄存器输出SR04、 SR05、极性信号CMI2和复位信号RESET。像这样,在各CS电路输入对应的η行的移位寄存器输出SROn和其下一行的移位寄存器输出SROn+Ι,并且按每行交替地输入极性信号CMIl 和极性信号CMI2。极性信号CMI1、CMI2在2水平扫描期间极性反转,并且彼此的相位错开 1水平扫描期间(參照图4)。极性信号CMI1、CMI2和复位信号RESET从控制电路50输入。下面,为了便于说明,主要以与第二行和第三行对应的CS电路42、43举例。在D锁存电路42a的复位端子CL输入复位信号RESET,在数据端子D (第二输入部)输入极性信号CMI2(保持对象信号),在时钟端子CK (第一输入部)输入OR电路42b 的输出。该D锁存电路4 根据输入到时钟端子CK的信号的电位电平的变化(从低电平到高电平或从高电平到低电平),将输入到数据端子D的极性信号CMI2的输入状态(低电平或高电平)作为表示电位电平的变化的CS信号CS2输出。具体而言,D锁存电路42a,在输入到时钟端子CK的信号电位电平为高电平时,将输入到数据端子D的极性信号CMI2的输入状态(低电平或高电平)输出。另外,当输入到时钟端子CK的信号的电位电平从高电平变化为低电平吋,D锁存电路4 将变化后的时刻的输入到端子D的极性信号CMI2的输入状态(低电平或高电平)锁存,保持锁存状态直到下一个输入到时钟端子CK的信号的电位电平变为高电平为止。然后,D锁存电路4 将其从输出端子Q作为表示电位电平的变化的CS信号CS2输出。在D锁存电路43a的复位端子CL和数据端子D同样地分別输入复位信号RESET和极性信号CMI1。另ー方面,在D锁存电路43a的时钟端子CK输入OR电路43b的输出。由此,从D锁存电路43a的输出端子Q(输出部)输出表示电位电平的变化的CS信号CS3。OR电路42b通过输入对应的行的移位寄存器电路SR2的输出信号SR02和下一行的移位寄存器电路SR3的输出信号SR03,输出图5所示的信号M2。另外,OR电路4 通过输入对应的行的移位寄存器电路SR3的输出信号SR03和下一行的移位寄存器电路SR4的输出信号SR04,输出图5所示的信号M3。另外,输入到各OR电路的移位寄存器输出SR0,如图3所示,在具有D型的触发器电路的栅极线驱动电路30中,能够用公知的方法生成。栅极线驱动电路30按照具有1水平扫描期间的周期的栅极时钟GCK的时序使从控制电路50供给的栅极起动脉冲GSP依次移动到下ー级移位寄存器电路SR。图5表示实施例1的液晶显示装置1的在CS总线驱动电路40中输入输出的各种信号的波形。首先,对第二行的各种信号的波形的变化进行说明。在初始状态,在CS电路42中的D锁存电路4 的端子D输入极性信号CMI2,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路42a的输出端子Q输出的CS信号CS2的电位被保持为低电平。之后,与供给到第二行的栅极线12的栅极信号G2对应的移位寄存器输出SR02,被从移位寄存器电路SR2输出,输入到CS电路42中的OR电路42b的ー个端子。于是,在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。即,在移位寄存器输出SR02发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切換到高电平。输出高电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR02的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出 SR02的电位变化(从低到高)吋,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M2变为高电平为止。接着,在OR电路42b的另ー个端子输入栅极线驱动电路30中移动到第三行的移位寄存器输出SR03。另外,该移位寄存器输出SR03也被输入到CS电路43中的OR电路4 的ー个端子。在D锁存电路42a的时钟端子CK输入信号M2中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。S卩,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS2的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR03的电位变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号 M2中的移位寄存器输出SR03的电位变化(从高到低)吋,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M2在第二帧中变为高电平为止。在第二帧,在信号M2中的移位寄存器输出SR02为高电平的期间,输入到数据端子 D的极性信号CMI2的输入状态(低电平)被传送之后,将输入移位寄存器输出SR02的电位变化(从高到低)时的极性信号CMI2的输入状态(低电平)锁存,保持低电平直到信号 M2下一次变为高电平为止。接着,在D锁存电路4 的时钟端子CK输入移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切換到高电平。然后,输出高电平直到输入到时钟端子CK的移位寄存器输出SR03的电位存在变化 (从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入移位寄存器输出SR02的电位变化(从高到低)吋,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M2在第三帧中变为高电平为止。另外,在第一行,用移位寄存器输出SR01、SR02将极性信号CMIl锁存,由此输出图 5所示的CS信号CSl。接着,对第三行的各种信号的波形的变化进行说明。在初始状态,在CS电路43中的D锁存电路43a的端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路43a的输出端子Q输出的CS信号CS3的电位被保持为低电平。之后,与供给到第三行的栅极线12的栅极信号G3对应的移位寄存器输出SR03,被从移位寄存器电路SR3输出,输入到CS电路43中的OR电路43b的ー个端子。于是,在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即低电平。然后,输出低电平直到下一个输入到时钟端子CK的信号M3中的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M3 为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从高到低)吋,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M3变为高电平为止。接着,在OR电路4 的另ー个端子输入栅极线驱动电路30中移动到第四行的移位寄存器输出SR04。另外,该移位寄存器输出SR04也被输入到CS电路44中的OR电路44b 的ー个端子。在D锁存电路43a的时钟端子CK输入信号M3中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR04发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。然后,输出高电平直到下一个输入到时钟端子CK的信号M3中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR04的电位变化(从高到低)吋,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M3在第二帧中变为高电平为止。在第二帧,在信号M3中的移位寄存器输出SR03为高电平的期间,输入到数据端子 D的极性信号CMIl的输入状态(高电平)被传送之后,将输入移位寄存器输出SR03的电位变化(从高到低)时的极性信号CMIl的输入状态(高电平)锁存,保持高电平直到信号 M3下一次变为高电平为止。接着,在D锁存电路43a的时钟端子CK输入移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMI1的输入状态即低电平。即,在移位寄存器输出SR04发生电位变化(从低到高)的定时,CS信号CS3的电位被从高电平切換到低电平。然后,输出低电平直到下一个输入到时钟端子CK的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入移位寄存器输出SR04的电位变化(从高到低)吋,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M3在第三帧中变为高电平为止。另外,在第四行,用移位寄存器输出SR04、SR05将极性信号CMI2锁存,由此输出图 5所示的CS信号CS4。像这样,通过与各行对应的CS电路41、42、43、……、4η,能够在2H反转驱动中,对于全部帧,将在该行的栅极信号下降的时刻(TFT13被从导通切換到断开的时刻)的CS信号的电位电平,在该行的栅极信号下降之后,在高低间切換。S卩,在本实施例1中,输出到第η行的CS总线15的CS信号CSn,通过将第η行的栅极信号上升时的极性信号CMIl的电位电平和第(η+1)行的栅极信号G(n+1)上升时的极性信号CMIl的电位电平锁存而生成,输出到第(η+1)行的CS总线15的CS信号CSn+1, 通过将第(η+1)行的栅极信号G(n+1)上升时的极性信号CMI2的电位电平和第(n+2)行的栅极信号G(n+2)上升时的极性信号CMI2的电位电平锁存而生成。另外,输出到第(n+2) 行的CS总线15的CS信号CSn+2,通过将第(n+2)行的栅极信号G(n+2)上升时的极性信号CMIl的电位电平和第(n+3)行的栅极信号G(n+3)上升时的极性信号CMIl的电位电平锁存而生成,输出到第(n+3)行的CS总线15的CS信号CSn+3,通过将第(n+3)行的栅极信号G(n+3)上升时的极性信号CMI2的电位电平和第(n+4)行的栅极信号G(n+4)上升时的极性信号CMI2的电位电平锁存而生成。由此,即使在进行2倍角显示驱动的液晶显示装置1中,也能够使CS总线驱动电路40适当地动作,因此,能够消除成为横条纹的原因的不规则的波形,能够发挥消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高的效果。在此,对输入到CS电路如的极性信号CMI1、CMI2与移位寄存器输出SROn的关系进行说明。图6表示输入到CS电路如的极性信号CMIl (或CMI2)和移位寄存器输出SROn 与从CS电路如输出的CS信号CSn的对应关系。另外,关于图6的CMI1,记号A L分別与1水平扫描期间对应,表示各1水平扫描期间中的极性(正极性或负极性)。例如,在第二个水平扫描期间“B”为负极性,在第三个水平扫描期间“C”为负极性,在第四个水平扫描期间“D”为正极性,在第五个水平扫描期间“E”为正极性。关于CMI2,记号1 12分別与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第一个水平扫描期间“1”为正极性,在第二个水平扫描期间“2”为正极性,在第三个水平扫描期间“3”为负极性,在第四个水平扫描期间“4”为负极性。像这样,CMI、CMI2按每2水平扫描期间极性反转,并且彼此的相位错开1水平扫描期间。另外, CMIUCMI2按每1行交替地被输入到CS电路4n。例如图3所示,在CS电路41输入CMI1, 在CS电路42输入CMI2,在CS电路43输入CMIl。在CS电路如中,在时钟端子CK输入第η行的移位寄存器输出SROn和下一行的第(η+1)行的移位寄存器输出SROn+Ι,因此,在第η个水平扫描期间将输入到数据端子D的 CMI锁存,并且在第(η+1)个水平扫描期间将输入到数据端子D的CMI锁存。例如,在CS 电路41中,在第一水平扫描期间取入CMIl的“Α”的正极性,并且在第二水平扫描期间取入 CMIl的“B”的负极性。在CS电路42中,在第二水平扫描期间取入CMI2的“2”的正极性, 并且在第三水平扫描期间取入CMI2的“3”的负极性。在CS电路43中,在第三水平扫描期间取入CMIl的“C”的负极性,并且在第四水平扫描期间取入CMIl的“D”的正极性。在CS 电路44中,在第四水平扫描期间取入CMI2的“4”的负极性,并且在第五水平扫描期间取入 CMI2的“5”的负极性。通过这样的方式,输出图4和图5所示的各CS信号CSn。(实施例2)图7是表示在图3所示的液晶显示装置1中进行3倍角显示驱动时的各种信号的波形的时序图。在图7中,关于CMI1、CMI2,极性反转的定时分别与图4不同。如图7所示,在初始状态,CS信号CSl CS7均被固定于一方的电位(图7中为低电平)。在第一帧,第一行的CS信号CSl在对应的栅极信号Gl下降的时刻为高电平,第 ニ行的CS信号CS2在对应的栅极信号G2下降的时刻为高电平,第三行的CS信号CS3在对应的栅极信号G3下降的时刻为高电平。另ー方面,第四行的CS信号CS4在对应的栅极信号G4下降的时刻为低电平,第五行的CS信号CS5在对应的栅极信号G5下降的时刻为低电平,第六行的CS信号CS6在对应的栅极信号G6下降的时刻为低电平。而且,第七行的CS 信号CS7在对应的栅极信号G7下降的时刻为高电平。在此,源极信号S具有与视频信号所示的灰度等级相应的振幅,且为按每3H期间极性反转的信号。另外,源极信号S每3水平扫描期间(3H)为相同的电位。即,图7的记号“ A ” “ ”,分别与i水平扫描期间对应,表示各1水平扫描期间的信号电位(灰度等级)。例如,在第一帧,第一个、第二个和第三个水平扫描期间,为负极性且相同的信号电位(“ A ”),第四个、第五个和第六个水平扫描期间为正极性且相同的信号电位(“力>”)。另外,在第二帧,第一个、第二个和第三个水平扫描期间为正极性且相同的信号电位(“…”),第四个、第五个和第六个水平扫描期间为负极性且相同的信号电位(“豸”)。另一方面,栅极信号Gl G7,在各帧的有效期间(有效扫描期间)中的各自的第一个 第七个IH期间为栅极导通电位,在其它期间为栅极断开电位。然后,CS信号CSl CS7,在对应的栅极信号Gl G7的下降沿之后电位电平被在高低间切换。具体而言,在第一帧,CS信号CS1、CS2、CS3分别在对应的栅极信号G1、G2、G3下降后下降,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后上升。另外,在第二帧该关系逆转,CS信号CS1、CS2、CS3分别在对应的栅极信号Gl、G2、G3下降后上升,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后下降。像这样,在进行3倍角显示驱动的液晶显示装置1中,栅极信号下降的时刻的CS信号的电位与源极信号S的极性对应地按每3行彼此不同,因此在第一帧,像素电极14的电位Vpixl Vpix7均根据CS信号CSl CS7而适当地移动。因此,当输入相同灰度等级的源极信号S时,对置电极电位与移动后的像素电极14的电位的电位差,在正极性和负极性方面相同。即,在第一帧,在同一像素列,对与相邻的3行对应的像素写入负极性且相同电位的源极信号,并且对与该3行的下一个相邻的3行对应的像素写入正极性且相同电位的源极信号,与最初的3行对应的CS信号的电位,在向与上述最初的3行对应的像素的写入过程中不会极性反转,在写入后向负方向极性反转,且直到下一次写入为止不会极性反转,与下一个3行对应的CS信号的电位,在向与上述下一个3行对应的像素的写入过程中不会极性反转,在写入后向正方向极性反转,且直到下一次写入为止不会极性反转。由此,在CC驱动中实现3线反转驱动。而且,根据上述结构,即使在3倍角显示驱动(3线反转驱动)中,也能够使像素电极14的电位Vpixl Vpix7根据CS信号CSl CS7而适当地移动,因此能够使被供给相同的信号电位的像素电极14的电位相等,能够消除图64所示的横条纹的产生。其结果是,能够实现显示品质的提高。在此,对用于实现上述控制的栅极线驱动电路30和CS总线驱动电路40的具体结构进行说明。在本实施例2的栅极线驱动电路30和CS总线驱动电路40中,极性信号CMI1、CMI2的极性反转定时与实施例1不同,除此之外的结构与图3所示的结构相同。在各CS电路输入对应的η行的移位寄存器输出SROn和其下一行的移位寄存器输出SROn+Ι,并且按每1行交替地输入极性信号CMIl和极性信号CMI2。极性信号CMI1、CMI2的极性反转定时以图7所示的方式设定。在此,省略有关栅极线驱动电路30和CS总线驱动电路40的连接的说明,用图7和图8对进行3倍角显示驱动的液晶显示装置1进行说明。图8表示在实施例2的液晶显示装置1的CS总线驱动电路40中输入输出的各种信号的波形。下面,为了便于说明,主要以与第二行 第四行对应的CS电路42、43、44为例,对第一帧的动作进行说明。首先,对第二行的各种信号的波形的变化进行说明。在初始状态,在CS电路42的D锁存电路4 的数据端子D输入极性信号CMI2,在复位端子CL输入复位信号RESET,根据该复位信号RESET,从D锁存电路42a的输出端子Q输出的CS信号CS2的电位被保持为低电平。之后,与供给到第二行的栅极线12的栅极信号G2对应的移位寄存器输出SR02,被从移位寄存器电路SR2输出,输入到CS电路42中的OR电路42b的一个端子。于是,在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。即,在移位寄存器输出SR02发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR02的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M2变为高电平为止。接着,在OR电路42b的另一个端子输入栅极线驱动电路30中移动到第三行的移位寄存器输出SR03。另外,该移位寄存器输出SR03也被输入到CS电路43中的OR电路4 的一个端子。在D锁存电路42a的时钟端子CK输入信号M2中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。S卩,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS2的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR03的电位变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M2在第二帧中变为高电平为止。在第二帧,在信号M2中的移位寄存器输出SR02为高电平的期间,输入到数据端子D的极性信号CMI2的输入状态(低电平)被传送之后,将输入移位寄存器输出SR02的电位变化(从高到低)时的极性信号CMI2的输入状态(低电平)锁存,保持低电平直到信号M2下一次变为高电平为止。接着,在D锁存电路4 的时钟端子CK输入移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。然后,输出高电平直到输入到时钟端子CK的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入移位寄存器输出SR02的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M2在第三帧中变为高电平为止。另外,在第一行,用移位寄存器输出SR01、SR02将极性信号CMIl锁存,由此输出图8所示的CS信号CSl。接着,对第三行的各种信号的波形的变化进行说明。在初始状态,在CS电路43中的D锁存电路43a的端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路43a的输出端子Q输出的CS信号CS3的电位被保持为低电平。
之后,与供给到第三行的栅极线12的栅极信号G3对应的移位寄存器输出SR03,被从移位寄存器电路SR3输出,输入到CS电路43中的OR电路43b的一个端子。于是,在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M3变为高电平为止。接着,在OR电路4 的另一个端子输入栅极线驱动电路30中移动到第四行的移位寄存器输出SR04。另外,该移位寄存器输出SR04也被输入到CS电路43中的OR电路43b的一个端子。在D锁存电路43a的时钟端子CK输入信号M3中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即低电平。即,在移位寄存器输出SR04发生电位变化(从低到高)的定时,CS信号CS3的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M3在第二帧中变为高电平为止。在第二帧,在信号M3中的移位寄存器输出SR03为高电平的期间,输入到数据端子D的极性信号CMIl的输入状态(低电平)被传送之后,将输入移位寄存器输出SR03的电位变化(从高到低)时的极性信号CMIl的输入状态(低电平)锁存,保持低电平直到信号M3下一次变为高电平为止。接着,在D锁存电路43a的时钟端子CK输入移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。然后,输出高电平直到输入到时钟端子CK的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M3在第三帧中变为高电平为止。接着,对第四行的各种信号的波形的变化进行说明。在初始状态,在CS电路44中的D锁存电路4 的端子D输入极性信号CMI2,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路4 的输出端子Q输出的CS信号CS4的电位被保持为低电平。之后,第四行的移位寄存器输出SR04被从移位寄存器电路SR4输出,输入到CS电路44中的OR电路44b的一个端子。于是,在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。然后,输出低电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M4变为高电平为止。接着,在OR电路44b的另一个端子输入栅极线驱动电路30中移动到第五行的移位寄存器输出SR05。另外,该移位寄存器输出SR05也被输入到CS电路45中的OR电路4 的一个端子。在D锁存电路44a的时钟端子CK输入信号M4中的移位寄存器输出SR05的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。S卩,在移位寄存器输出SR05发生电位变化(从低到高)的定时,CS信号CS4的电位被从低电平切换到高电平。然后,输出高电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR05的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR05的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M4在第二帧中变为高电平为止。在第二帧,在信号M4中的移位寄存器输出SR04为高电平的期间,输入到数据端子D的极性信号CMI2的输入状态(高电平)被传送之后,将输入移位寄存器输出SR04的电位变化(从高到低)时的极性信号CMI2的输入状态(高电平)锁存,保持高电平直到信号M4下一次变为高电平为止。接着,在D锁存电路4 的时钟端子CK输入移位寄存器输出SR05的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。即,在移位寄存器输出SR05发生电位变化(从低到高)的定时,CS信号CS4的电位被从高电平切换到低电平。然后,输出低电平直到下一个输入到时钟端子CK的移位寄存器输出SR05的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入移位寄存器输出SR05的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M4在第三帧中变为高电平为止。通过上述的动作,如图7和图8所示,在第一行 第三行中,对应的行的栅极信号下降的时刻(TFT13从导通切换到断开的时刻)的CS信号的电位电平,在该行的栅极信号下降后下降,在第四行 第六行中,对应的行的栅极信号下降的时刻(TFT13从导通切换到断开的时刻)的CS信号的电位电平,在该行的栅极信号下降后上升。如上所述,在本实施例2中,在具有图3所示结构的液晶显示装置1中,通过对极性信号CMI1、CMI2的极性反转定时进行调整,能够进行3H反转驱动。由此,在进行3倍角显示驱动的液晶显示装置1中,也能够使CS总线驱动电路40适当地动作,因此能够消除成为横条纹的原因的不规则的波形,能够发挥消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高的效果。在此,对输入到CS电路如的极性信号CMI1、CMI2与移位寄存器输出SROn的关系进行说明。图9表示输入到CS电路如的极性信号CMIl (或CMI2)和移位寄存器输出SROn与从CS电路如输出的CS信号CSn的对应关系。另外,关于图9的CMI1,记号A L分别与1水平扫描期间对应,表示各1水平扫描期间中的极性。例如,在第二个水平扫描期间“B”为负极性,在第三个水平扫描期间“C”为正极性,在第四个水平扫描期间“D”为负极性,在第五个水平扫描期间‘ ”为负极性。关于CMI2,记号1 12分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第一个水平扫描期间“1”为正极性,在第二个水平扫描期间“2”为正极性,在第三个水平扫描期间“3”为负极性,在第四个水平扫描期间“4”为负极性。另外,CMI1、CMI2按每1行交替地被输入到CS电路如。例如,在CS电路41输入CMI1,在CS电路42输入CMI2,在CS电路43输入CMIl。在CS电路如中,由于在时钟端子CK输入第η行的移位寄存器输出SROn和下一行的第(η+1)行的移位寄存器输出SROn+Ι,因此在第η个水平扫描期间将输入到数据端子D的CMI锁存,并且在第(η+1)个水平扫描期间将输入到数据端子D的CMI锁存。例如,在CS电路41中,在第一水平扫描期间取入CMIl的“Α”的正极性,并且在第二水平扫描期间取入CMIl的“B”的负极性。在CS电路42中,在第二水平扫描期间取入CMI2的“2”的正极性,并且在第三水平扫描期间取入CMI2的“3”的负极性。在CS电路43中,在第三水平扫描期间取入CMIl的“C”的正极性,并且在第四水平扫描期间取入CMIl的“D”的负极性。在CS电路44中,在第四水平扫描期间取入CMI2的“4”的负极性,并且在第五水平扫描期间取入CMI2的“5”的负极性。通过这样的方式,输出图7和图8所示的各CS信号CSn。如上述实施例1和实施例2所示,在图3所示的液晶显示装置1中,通过使用极性反转定时相同或彼此不同的两个极性信号CMI1、CMI2,也能够进行2H反转驱动和反转驱动。而且,4H、……、nH(n线)反转驱动也同样地,能够通过对极性信号CMI1、CMI2的极性反转定时进行调整来实现。由此,能够进行2倍角显示驱动和3倍角显示驱动。而且,4倍角、……、n倍角显示驱动也同样地,能够通过对极性信号CMI1、CMI2的极性反转定时进行调整来实现。(实施例3)在上述实施例1和实施例2中,是在η行的CS电路如输入对应的η行的移位寄存器输出SROn和其下一行(η+1)行的移位寄存器输出SROn+Ι的结构,但本发明的液晶显示装置1并不限定于此,例如图10所示,也可以是在第η行的CS电路如输入对应的η行的移位寄存器输出SROn和第(η+2)行的移位寄存器输出SROn+2的结构。S卩,在CS电路41输入对应的行的移位寄存器输出SROl和第三行的移位寄存器输出SR03。图11是表示具有这种结构且进行2倍角显示的液晶显示装置1的各种信号的波形的时序图。如图11所示,在初始状态,CS信号CSl CS5均被固定于一方的电位(图11中为低电平)。在第一帧,第一行的CS信号CSl在对应的栅极信号Gl下降的时刻为高电平,第二行的CS信号CS2在对应的栅极信号G2下降的时刻为高电平,第三行的CS信号CS3在对应的栅极信号G3下降的时刻为低电平,第四行的CS信号CS4在对应的栅极信号G4下降的时刻为低电平,第五行的CS信号CS5在对应的栅极信号G5下降的时刻为高电平。源极信号S具有与视频信号所示的灰度等级相应的振幅,且为按每2H极性反转的信号。然后,CS信号CSl CS5,在对应的栅极信号Gl G5的下降沿之后电位电平被在高低间切换。具体而言,在第一帧,CS信号CS1、CS2分别在对应的栅极信号Gl、G2下降后下降,CS信号CS3、CS4分别在对应的栅极信号G3、G4下降后上升。另外,在第二帧该关系逆转,CS信号CS1、CS2分别在对应的栅极信号G1、G2下降后上升,CS信号CS3、CS4分别在对应的栅极信号G3、G4下降后下降。
由此,能够实现2H反转驱动,并且消除显示视频中产生的明暗相间的横条纹,实现显示品质的提高。在此,对用于实现上述控制的栅极线驱动电路30和CS总线驱动电路40的具体结构进行说明。输入到CS电路41的输入信号是与栅极信号G1、G3对应的移位寄存器输出SROl、SR03、极性信号CMIl和复位信号RESET,输入到CS电路42的输入信号是与栅极信号G2、G4对应的移位寄存器输出SR02、SR04、极性信号CMIl和复位信号RESET,输入到CS电路43的输入信号是与栅极信号G3、G5对应的移位寄存器输出SR03、SR05、极性信号CMI2和复位信号RESET,输入到CS电路44的输入信号是与栅极信号G4、G6对应的移位寄存器输出SR04、SR06、极性信号CMI2和复位信号RESET。按每2行交替地输入极性信号CMIl和极性信号CMI2到各CS电路。即,如上所述,在CS电路41、42输入CMI1,在CS电路43、44输入CMI2,在CS电路45、46输入CMI1。极性信号CMI1、CMI2在2水平扫描期间极性反转,并且彼此的相位被设定为相同。由此,在本实施例中,也可以构成为仅用极性信号CMI1、CMI2中的任一个,向各CS电路输入。下面,为了便于说明,主要以与第二行和第三行对应的CS电路42、43为例,对第一帧的动作进行说明。图12表示在实施例3的液晶显示装置1的CS总线驱动电路40中输入输出的各种信号的波形。首先,对第二行的各种信号的波形的变化进行说明。在初始状态,在CS电路42中的D锁存电路4 的端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路42a的输出端子Q输出的CS信号CS2的电位被保持为低电平。之后,与供给到第二行的栅极线12的栅极信号G2对应的移位寄存器输出SR02,被从移位寄存器电路SR2输出,输入到CS电路42中的OR电路42b的一个端子。于是,在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR02发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR02的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从低到高)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M2变为高电平为止。接着,在OR电路42b的另一个端子输入栅极线驱动电路30中移动到第四行的移位寄存器输出SR04。另外,该移位寄存器输出SR04也被输入到CS电路44中的OR电路44b的一个端子。在D锁存电路42a的时钟端子CK输入信号M2中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即低电平。即,在移位寄存器输出SR04发生电位变化(从低到高)的定时,CS信号CS2的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M2在第二帧中变为高电平为止。接着,对第三行的各种信号的波形的变化进行说明。在初始状态,在CS电路43中的D锁存电路43a的端子D输入极性信号CMI2,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路43a的输出端子Q输出的CS信号CS3的电位被保持为低电平。之后,第三行的移位寄存器输出SR03被从移位寄存器电路SR3输出,输入到CS电路43中的OR电路43b的一个端子。于是,在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。然后,输出低电平直到下一个输入到时钟端子CK的信号M3中的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M3变为高电平为止。接着,在OR电路4 的另一个端子输入栅极线驱动电路30中移动到第五行的移位寄存器输出SR05。另外,该移位寄存器输出SR05也被输入到CS电路45中的OR电路4 的一个端子。在D锁存电路43a的时钟端子CK输入信号M3中的移位寄存器输出SR05的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。S卩,在移位寄存器输出SR05发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。然后,输出高电平直到下一个输入到时钟端子CK的信号M3中的移位寄存器输出SR05的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR05的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M3在第二帧中变为高电平为止。如上所述,在本实施例3中,输出到第η行的CS总线15的CS信号CSn,通过将第η行的栅极信号上升时的极性信号CMIl的电位电平和第(η+2)行的栅极信号G(n+2)上升时的极性信号CMIl的电位电平锁存而生成,输出到第(n+1)行的CS总线15的CS信号,通过将第(n+1)行的栅极信号G(n+1)上升时的极性信号CMIl的电位电平和第(n+3)行的栅极信号G(n+3)上升时的极性信号CMIl的电位电平锁存而生成。另外,输出到第(η+2)行的CS总线15的CS信号,通过将第(η+2)行的栅极信号G(n+2)上升时的极性信号CMI2的电位电平和第(n+4)行的栅极信号G(n+4)上升时的极性信号CMI2的电位电平锁存而生成,输出到第(n+3)行的CS总线15的CS信号,通过将第(n+3)行的栅极信号G(n+3)上升时的极性信号CMI2的电位电平和第(n+5)行的栅极信号G(n+5)上升时的极性信号CMI2的电位电平锁存而生成。由此,在进行2倍角显示驱动的液晶显示装置1中,也能够使CS总线驱动电路40适当地动作,因此能够消除成为横条纹的原因的不规则的波形,能够发挥消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高的效果。在此,对输入到CS电路如的极性信号CMI1、CMI2与移位寄存器输出SROn的关系进行说明。图13表示输入到CS电路如的极性信号CMIl (或CMI2)和移位寄存器输出SROn与从CS电路如输出的CS信号CSn的对应关系。
关于图13的CMI,记号A L分别与1水平扫描期间对应,表示各1水平扫描期间中的极性。例如,在第二个水平扫描期间“B”为正极性,在第三个水平扫描期间“C”为负极性,在第四个水平扫描期间“D”为负极性,在第五个水平扫描期间“E”为正极性。关于CMI2,记号1 12分别与1水平扫描期间对应,表示各1水平扫描期间中的极性。例如,在第一个水平扫描期间“ 1 ”为正极性,在第二个水平扫描期间“2”为正极性,在第三个水平扫描期间“3”为负极性,在第四个水平扫描期间“4”为负极性。另外,CMI1、CMI2按每2行交替地被输入到CS电路如。例如,在CS电路41、42输入CMI1,在CS电路43、44输入CMI2,在CS电路45、46输入CMIl。在CS电路如中,在时钟端子CK输入第η行的移位寄存器输出SROn和第(η+2)行的移位寄存器输出SROn+2,因此在第η个水平扫描期间将输入到数据端子D的CMI锁存,并且在第(η+2)个水平扫描期间将输入到数据端子D的CMI锁存。例如,在CS电路41中,在第一水平扫描期间取入CMIl的“Α”的正极性,并且在第三水平扫描期间取入CMIl的“C”的负极性。在CS电路42中,在第二水平扫描期间取入CMIl的“B”的正极性,并且在第四水平扫描期间取入CMIl的“D”的负极性。在CS电路43中,在第三水平扫描期间取入CMI2的“3”的负极性,并且在第五水平扫描期间取入CMI2的“5”的正极性。在CS电路44中,在第四水平扫描期间取入CMI2的“4”的负极性,并且在第六水平扫描期间取入CMI2的“6”的正极性。通过这样的方式,输出图11和图12所示的各CS信号CSn。(实施例4)图14是表示在图10所示的液晶显示装置1中进行3倍角显示驱动时的各种信号的波形的时序图。在图14中,关于CMI1、CMI2,极性反转的定时分别与图11不同。如图14所示,在初始状态,CS信号CSl CS7均被固定于一方的电位(图14中为低电平)。在第一帧,第一行的CS信号CSl在对应的栅极信号Gl下降的时刻为高电平,第二行的CS信号CS2在对应的栅极信号G2下降的时刻为高电平,第三行的CS信号CS3在对应的栅极信号G3下降的时刻为高电平。另一方面,第四行的CS信号CS4在对应的栅极信号G4下降的时刻为低电平,第五行的CS信号CS5在对应的栅极信号G5下降的时刻为低电平。第六行的CS信号CS6在对应的栅极信号G6下降的时刻为低电平。而且,第七行的CS信号CS7在对应的栅极信号G7下降的时刻为高电平。在此,源极信号S具有与视频信号所示的灰度等级相应的振幅,且为按每3H期间极性反转的信号。另外,源极信号S每3水平扫描期间(3H)为相同的电位。S卩,图14的记号“ A ” “ ”,分别与i水平扫描期间对应,表示各丨水平扫描期间的信号电位(灰度等级)。例如,在第一帧,第一个、第二个和第三个水平扫描期间,为负极性且相同的信号电位(“ A ”),第四个、第五个和第六个水平扫描期间为正极性且相同的信号电位(“力>”)。另外,在第二帧,第一个、第二个和第三个水平扫描期间为正极性且相同的信号电位(“0”),第四个、第五个和第六个水平扫描期间为负极性且相同的信号电位(“豸”)。另一方面,栅极信号Gl G7,在各帧的有效期间(有效扫描期间)中各自的第一个 第七个IH期间为栅极导通电位,在其它期间为栅极断开电位。然后,CS信号CSl CS7,在对应的栅极信号Gl G7的下降沿之后电位电平被在高低间切换。具体而言,在第一帧,CS信号CS1、CS2、CS3分别在对应的栅极信号G1、G2、G3下降后下降,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后上升。另外,在第二帧该关系逆转,CS信号CS1、CS2、CS3分别在对应的栅极信号Gl、G2、G3下降后上升,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后下降。像这样,在进行3倍角显示驱动的液晶显示装置1中,栅极信号下降的时刻的CS信号的电位与源极信号S的极性对应地按每3行互相不同,因此在第一帧,像素电极14的电位Vpixl Vpix7均根据CS信号CSl CS7而适当地移动。因此,当输入相同灰度等级的源极信号S时,对置电极电位与移动后的像素电极14的电位的电位差,在正极性和负极性的方面相同。即,在第一帧,在同一像素列,对与相邻的3行对应的像素写入负极性且相同电位的源极信号,并且对与该3行的下一个相邻的3行对应的像素写入正极性且相同电位的源极信号正极性的源极信号,与最初的3行对应的CS信号的电位,在向与上述最初的3行对应的像素的写入过程中不会极性反转,在写入后向负方向极性反转,且直到下一次写入为止不会极性反转,与下一个3行对应的CS信号的电位,在向与上述下一个3行对应的像素的写入过程中不会极性反转,在写入后向正方向极性反转,且直到下一次写入为止不会极性反转。由此,在CC驱动中实现3线反转驱动。而且,根据上述结构,在3倍角显示驱动(3线反转驱动)中,也能够使像素电极14的电位Vpixl Vpix7根据CS信号CSl CS7而适当地移动,因此能够使被供给相同的信号电位的像素电极14的电位相等,能够消除图64所示的横条纹的产生。在此,对用于实现上述控制的栅极线驱动电路30和CS总线驱动电路40的具体结构进行说明。在本实施例4的栅极线驱动电路30和CS总线驱动电路40中,极性信号CMI1、CMI2的极性反转定时与实施例3不同,除此之外的结构与图10所示的结构相同。在各CS电路输入对应的η行的移位寄存器输出SROn和(η+2)行的移位寄存器输出SROn+2,并且按每2行交替地输入极性信号CMIl和极性信号CMI2。S卩,如上所述,在CS电路41、42输入CMI1,在CS电路43,44输入CMI2,在CS电路45,46输入CMI1。极性信号CMIUCMI2的极性反转定时以图14所示的方式设定。在此,省略有关栅极线驱动电路30和CS总线驱动电路40的连接,用图14和图15对进行3倍角显示驱动的液晶显示装置1进行说明。图15表示在实施例4的液晶显示装置1的CS总线驱动电路40中输入输出的各种信号的波形。下面,为了便于说明,主要以与第二行 第四行对应的CS电路42、43、44为例,对第一帧的动作进行说明。首先,对第二行的各种信号的波形的变化进行说明。在初始状态,在CS电路42的D锁存电路4 的数据端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET,根据该复位信号RESET,从D锁存电路42a的输出端子Q输出的CS信号CS2的电位被保持为低电平。之后,与供给到第二行的栅极线12的栅极信号G2对应的移位寄存器输出SR02,被从移位寄存器电路SR2输出,输入到CS电路42中的OR电路42b的一个端子。于是,在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR02发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR02的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M2变为高电平为止。接着,在OR电路42b的另一个端子输入栅极线驱动电路30中移动到第四行的移位寄存器输出SR04。另外,该移位寄存器输出SR04也被输入到CS电路44中的OR电路44b的一个端子。在D锁存电路42a的时钟端子CK输入信号M2中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即低电平。即,在移位寄存器输出SR04发生电位变化(从低到高)的定时,CS信号CS2的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M2在第二帧中变为高电平为止。接着,对第三行的各种信号的波形的变化进行说明。在初始状态,在CS电路43中的D锁存电路43a的端子D输入极性信号CMI2,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路43a的输出端子Q输出的CS信号CS3的电位被保持为低电平。之后,与供给到第三行的栅极线12的栅极信号G3对应的移位寄存器输出SR03,被从移位寄存器电路SR3输出,输入到CS电路43中的OR电路43b的一个端子。于是,在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M3变为高电平为止。接着,在OR电路43b的另一个端子输入栅极线驱动电路30中移动到第五行的移位寄存器输出SR05。另外,该移位寄存器输出SR05也被输入到CS电路45中的OR电路4 的一个端子。在D锁存电路43a的时钟端子CK输入信号M3中的移位寄存器输出SR05的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。S卩,在移位寄存器输出SR05发生电位变化(从低到高)的定时,CS信号CS3的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR05的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR05的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M3在第二帧中变为高电平为止。接着,对第四行的各种信号的波形的变化进行说明。在初始状态,在CS电路44中的D锁存电路4 的端子D输入极性信号CMI2,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路4 的输出端子Q输出的CS信号CS4的电位被保持为低电平。
之后,第四行的移位寄存器输出SR04被从移位寄存器电路SR4输出,输入到CS电路44中的OR电路44b的一个端子。于是,在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。然后,输出低电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M4变为高电平为止。接着,在OR电路44b的另一个端子输入栅极线驱动电路30中移动到第六行的移位寄存器输出SR06。另外,该移位寄存器输出SR06也被输入到CS电路46中的OR电路46b的一个端子。在D锁存电路44a的时钟端子CK输入信号M4中的移位寄存器输出SR06的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。S卩,在移位寄存器输出SR06发生电位变化(从低到高)的定时,CS信号CS4的电位被从低电平切换到高电平。然后,输出高电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR06的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR06的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M4在第二帧中变为高电平为止。根据上述动作,如图14和图15所示,在第一行 第三行,在对应的行的栅极信号下降的时刻(TFT13从导通切换到断开的时刻)的CS信号的电位电平,在该行的栅极信号下降后下降,在第四行 第六行,在对应的行的栅极信号下降的时刻(TFT13从导通切换到断开的时刻)的CS信号的电位电平,在该行的栅极信号下降后上升。如上所述,在本实施例4中,在具有图10所示结构的液晶显示装置1中,通过对极性信号CMI1、CMI2的极性反转定时进行调整,能够进行3H反转驱动。由此,在进行3倍角显示驱动的液晶显示装置1中,也能够使CS总线驱动电路40适当地动作,所以能够消除成为横条纹的原因的不规则的波形,能够发挥消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高的效果。在此,对输入到CS电路如的极性信号CMI1、CMI2与移位寄存器输出SROn的关系进行说明。图16表示输入到CS电路如的极性信号CMIl (或CMI2)和移位寄存器输出SROn与从CS电路如输出的CS信号CSn的对应关系。关于图16的CMI1,记号A L分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第二个水平扫描期间“B”为正极性,在第三个水平扫描期间“C”为负极性,在第四个水平扫描期间“D”为负极性,在第五个水平扫描期间“E”为负极性。关于CMI2,记号1 12分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第一个水平扫描期间“1”为正极性,在第二个水平扫描期间“2”为正极性,在第三个水平扫描期间“3”为正极性,在第四个水平扫描期间“4”为负极性。另外,CMI1、CMI2按每2行交替地被输入到CS电路4n。例如,在CS电路41、42输入CMI1,在CS电路43、44输入CMI2,在CS电路 45,46 输入 CMI1。在CS电路如中,在时钟端子CK输入第η行的移位寄存器输出SROn和第(η+2)行的移位寄存器输出SROn+2,因此在第η个水平扫描期间将输入到数据端子D的CMI锁存,并且在第(η+2)个水平扫描期间将输入到数据端子D的CMI锁存。例如,在CS电路41中,在第一水平扫描期间取入CMIl的“Α”的正极性,并且在第三水平扫描期间取入CMIl的“C”的负极性。在CS电路42中,在第二水平扫描期间取入CMIl的“B”的正极性,并且在第四水平扫描期间取入CMIl的“D”的负极性。在CS电路43中,在第三水平扫描期间取入CMI2的“3”的正极性,并且在第五水平扫描期间取入CMI2的“5”的负极性。在CS电路44中,在第四水平扫描期间取入CMI2的“4”的负极性,并且在第六水平扫描期间取入CMI2的“6”的正极性。通过这样的方式,输出图14和图15所示的各CS信号CSn。如上述实施例3和实施例4所示,在图10所示的液晶显示装置1中,通过使用极性反转定时相同或彼此不同的两个极性信号CMI1、CMI2,也能够进行2H反转驱动或反转驱动。而且,4H、……、nH(n线)反转驱动也同样地,能够通过对极性信号CMI1、CMI2的极性反转定时进行调整来实现。由此,能够进行2倍角显示驱动和3倍角显示驱动。而且,4倍角、……、n倍角显示驱动也同样地,能够通过对极性信号CMI1、CMI2的极性反转定时进行调整来实现。(实施例5)在上述实施例3和实施例4中,是在η行的CS电路如输入对应的η行的移位寄存器输出SROn和第(η+2)行的移位寄存器输出SR0+2的结构,但本发明的液晶显示装置并不限定于此,例如图17所示,也可以是在第η行的CS电路如输入对应的η行的移位寄存器输出SROn和第(η+3)行的移位寄存器输出SR0+3的结构。S卩,在CS电路41输入对应的行的移位寄存器输出SROl和第四行的移位寄存器输出SR04。图18是表示具有这种结构,实现2倍角显示驱动的液晶显示装置1的各种信号的波形的时序图。如图18所示,在初始状态,CS信号CSl CS5均被固定于一方的电位(图18中为低电平)。在第一帧,第一行的CS信号CSl在对应的栅极信号Gl下降的时刻为高电平,第二行的CS信号CS2在对应的栅极信号G2下降的时刻为高电平,第三行的CS信号CS3在对应的栅极信号G3下降的时刻为低电平,第四行的CS信号CS4在对应的栅极信号G4下降的时刻为低电平,第五行的CS信号CS5在对应的栅极信号G5下降的时刻为高电平。源极信号S具有与视频信号所示的灰度等级相应的振幅,且为按每2Η极性反转的信号。然后,CS信号CSl CS5,在对应的栅极信号Gl G5的下降沿之后电位电平被在高低间切换。具体而言,在第一帧,CS信号CS1、CS2分别在对应的栅极信号Gl、G2下降后下降,CS信号CS3、CS4分别在对应的栅极信号G3、G4下降后上升。另外,在第二帧该关系逆转,CS信号CS1、CS2分别在对应的栅极信号G1、G2下降后上升,CS信号CS3、CS4分别在对应的栅极信号G3、G4下降后下降。由此,能够实现2H反转驱动,并且消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高。在此,对用于实现上述控制的栅极线驱动电路30和CS总线驱动电路40的具体结构进行说明。如图17所示,在CS电路41输入与栅极信号G1、G4对应的移位寄存器输出SROl、SR04、极性信号CMIl和复位信号RESET,在CS电路42输入与栅极信号G2、G5对应的移位寄存器输出SR02、SR05、极性信号CMIl和复位信号RESET,在CS电路43输入与栅极信号G3、G6对应的移位寄存器输出SR03、SR06、极性信号CMIl和复位信号RESET,在CS电路44输入与栅极信号G4、G7对应的移位寄存器输出SR04、SR07、极性信号CMI2和复位信号RESET。按每3行交替地输入极性信号CMIl和极性信号CMI2到各CS电路。S卩,如上所述,在CS电路 41、42、43 输入 CMI1,在 CS 电路 44、45、46 输入 CMI2,在 CS 电路 47、48、49 输入 CMI1。极性信号CMI1、CMI2在图18所示的定时极性反转。下面,为了便于说明,主要以与第二行和第三行对应的CS电路42、43为例,对第一帧的动作进行说明。图19表示在实施例5的液晶显示装置1的CS总线驱动电路40中输入输出的各种信号的波形。首先,对第二行的各种信号的波形的变化进行说明。在初始状态,在CS电路42中的D锁存电路4 的端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路42a的输出端子Q输出的CS信号CS2的电位被保持为低电平。之后,与供给到第二行的栅极线12的栅极信号G2对应的移位寄存器输出SR02,被从移位寄存器电路SR2输出,输入到CS电路42中的OR电路42b的一个端子。于是,在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR02发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR02的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M2变为高电平为止。接着,在OR电路42b的另一个端子输入栅极线驱动电路30中移动到第五行的移位寄存器输出SR05。另外,该移位寄存器输出SR05也被输入到CS电路45中的OR电路4 的一个端子。在D锁存电路42a的时钟端子CK输入信号M2中的移位寄存器输出SR05的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即低电平。即,在移位寄存器输出SR05发生电位变化(从低到高)的定时,CS信号CS2的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR05的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR05的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M2在第二帧中变为高电平为止。接着,对第三行的各种信号的波形的变化进行说明。在初始状态,在CS电路43中的D锁存电路43a的端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路43a的输出端子Q输出的CS信号CS3的电位被保持为低电平。之后,第三行的移位寄存器输出SR03被从移位寄存器电路SR3输出,输入到CS电路43中的OR电路43b的一个端子。于是,在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即低电平。然后,输出低电平直到下一个输入到时钟端子CK的信号M3中的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M3变为高电平为止。接着,在OR电路4 的另一个端子输入栅极线驱动电路30中移动到第六行的移位寄存器输出SR06。另外,该移位寄存器输出SR06也被输入到CS电路46中的OR电路46b的一个端子。在D锁存电路43a的时钟端子CK输入信号M3中的移位寄存器输出SR06的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR06发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。然后,输出高电平直到下一个输入到时钟端子CK的信号M3中的移位寄存器输出SR06的电位变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR06的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M3在第二帧中变为高电平为止。如上所述,在本实施例5中,输出到第η行的CS总线15的CS信号,通过将第η行的栅极信号上升时的极性信号CMIl的电位电平和第(η+3)行的栅极信号G(n+3)上升时的极性信号CMIl的电位电平锁存而生成,输出到第(n+1)行的CS总线15的CS信号,通过将第(n+1)行的栅极信号G(n+1)上升时的极性信号CMIl的电位电平和第(n+4)行的栅极信号G(n+4)上升时的极性信号CMIl的电位电平锁存而生成。另外,输出到第(n+2)行的CS总线15的CS信号,通过将第(n+2)行的栅极信号G(n+2)上升时的极性信号CMIl的电位电平和第(n+5)行的栅极信号G(n+5)上升时的极性信号CMIl的电位电平锁存而生成,输出到第(η+3)行的CS总线15的CS信号,通过将第(η+3)行的栅极信号G(n+3)上升时的极性信号CMI2的电位电平和第(n+6)行的栅极信号G(n+6)上升时的极性信号CMI2的电位电平锁存而生成。由此,在进行2倍角显示驱动的液晶显示装置1中,也能够使CS总线驱动电路40适当地动作,因此能够消除成为横条纹的原因的不规则的波形,能够发挥消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高的效果。在此,对输入到CS电路如的极性信号CMI1、CMI2与移位寄存器输出SROn的关系进行说明。图20表示输入到CS电路如的极性信号CMIl (或CMI2)和移位寄存器输出SROn与从CS电路如输出的CS信号CSn的对应关系。关于图20的CMI1,记号A L分别与1水平扫描期间对应,表示各1水平扫描期间中的极性。例如,在第二个水平扫描期间“B”为正极性,在第三个水平扫描期间“C”为负极性,在第四个水平扫描期间“D”为负极性,在第五个水平扫描期间“E”为负极性。关于CMI2,记号1 12分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第一个水平扫描期间“1”为负极性,在第二个水平扫描期间“2”为正极性,在第三个水平扫描期间“3”为正极性,在第四个水平扫描期间“4”为负极性。CMI1、CMI2设定成极性反转定时成图20所示关系。另外,CMIU CMI2按每3行交替地被输入到CS电路如。例如,在CS电路 41、42、43 输入 CMI1,在 CS 电路 44、45、46 输入 CMI2,在 CS 电路 47、48、49 输入 CMIl0在CS电路如中,在时钟端子CK输入第η行的移位寄存器输出SROn和第(n+2)行的移位寄存器输出SROn+2,因此在第η个水平扫描期间将输入到数据端子D的CMI锁存,并且在第(η+2)个水平扫描期间将输入到数据端子D的CMI锁存。例如,在CS电路41中,在第一水平扫描期间取入CMIl的“Α”的正极性,并且在第四水平扫描期间取入CMIl的“D”的负极性。在CS电路42中,在第二水平扫描期间取入CMIl的“B”的正极性,并且在第五水平扫描期间取入CMIl的‘ ”的负极性。在CS电路43中,在第三水平扫描期间取入CMIl的“C”的负极性,并且在第六水平扫描期间取入CMIl的“F”的正极性。在CS电路44中,在第四水平扫描期间取入CMI2的“4”的负极性,并且在第七水平扫描期间取入CMI2的“7”的正极性。通过这样的方式,输出图18和图19所示的各CS信号CSn。(实施例6)图21是表示在图17所示的液晶显示装置1中进行3倍角显示驱动时的各种信号的波形的时序图。在图21中,关于CMI1、CMI2,设定为按每3水平扫描期间(3H)极性反转,彼此的相位相同。由此,在本实施例中,也可以采用仅用极性信号CMI1、CMI2的任一个输入到各CS电路的结构。如图21所示,在初始状态,CS信号CSl CS7均被固定于一方的电位(图21中为低电平)。在第一帧,第一行的CS信号CSl在对应的栅极信号Gl下降的时刻为高电平,第二行的CS信号CS2在对应的栅极信号G2下降的时刻为高电平,第三行的CS信号CS3在对应的栅极信号G3下降的时刻为高电平。另一方面,第四行的CS信号CS4在对应的栅极信号G4下降的时刻为低电平,第五行的CS信号CS5在对应的栅极信号G5下降的时刻为低电平。第六行的CS信号CS6在对应的栅极信号G6下降的时刻为低电平。而且,第七行的CS信号CS7在对应的栅极信号G7下降的时刻为高电平。在此,源极信号S具有与视频信号所示的灰度等级相应的振幅,且为按每3H期间极性反转的信号。另外,源极信号S每3水平扫描期间(3H)为相同的电位。S卩,图21的记号“ h ” “ ”,分别与1水平扫描期间对应,表示各1水平扫描期间中的信号电位(灰度等级)。例如,在第一帧,第一个、第二个和第三个水平扫描期间,为负极性且相同的信号电位(“ A ”),第四个、第五个和第六个水平扫描期间为正极性且相同的信号电位(“力>”)。另外,在第二帧,第一个、第二个和第三个水平扫描期间为正极性且相同的信号电位(“。”),第四个、第五个和第六个水平扫描期间“t”为负极性且相同的信号电位(“,”)。另一方面,栅极信号Gl G7,在各帧的有效期间(有效扫描期间)中的各自的第一个 第七个IH期间为栅极导通电位,在其它期间为栅极断开电位。然后,CS信号CSl CS7,在对应的栅极信号Gl G7的下降沿之后电位电平被在高低间切换。具体而言,在第一帧,CS信号CS1、CS2、CS3分别在对应的栅极信号G1、G2、G3下降后下降,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后上升。另外,在第二帧该关系逆转,CS信号CS1、CS2、CS3分别在对应的栅极信号Gl、G2、G3下降后上升,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后下降。像这样,在进行3倍角显示驱动的液晶显示装置1中,栅极信号下降的时刻的CS信号的电位与源极信号S的极性对应地按每3行互相不同,因此在第一帧,像素电极14的电位Vpixl Vpix7均根据CS信号CSl CS7而适当地移动。因此,当输入相同灰度等级的源极信号S时,对置电极电位与移动后的像素电极14的电位的电位差,在正极性和负极性方面相同。即,在第一帧,在同一像素列,对与相邻的3行对应的像素写入负极性且相同电位的源极信号,并且对与该3行的下一个相邻的3行对应的像素写入正极性且相同电位的源极信号,与最初的3行对应的CS信号的电位,在向与上述最初的3行对应的像素的写入过程中不会极性反转,在写入后向负方向极性反转,且直到下一次写入为止不会极性反转,与下一个3行对应的CS信号的电位,在向与上述下一个3行对应的像素的写入过程中不会极性反转,在写入后向正方向极性反转,且直到下一次写入为止不会极性反转。由此,在CC驱动中实现3线反转驱动。而且,根据上述结构,在3倍角显示驱动(3线反转驱动)中,也能够使像素电极14的电位Vpixl Vpix7根据CS信号CSl CS7而适当地移动,因此能够使被供给相同的信号电位的像素电极14的电位相等,能够消除图64所示的横条纹的产生。在此,对用于实现上述控制的栅极线驱动电路30和CS总线驱动电路40的具体结构进行说明。在本实施例6的栅极线驱动电路30和CS总线驱动电路40中,极性信号CMI1、CMI2的极性反转定时与实施例5不同,除此之外的结构与图17所示的结构相同。在各CS电路输入对应的η行的移位寄存器输出SROn和(η+3)行的移位寄存器输出SROn+3,并且按每3行交替地输入极性信号CMIl和极性信号CMI2。S卩,如上所述,在CS电路41、42、43输入CMI1,在CS电路44、45、46输入CMI2,在CS电路47、48、49输入CMI1。极性信号CMIl、CMI2设定成如图21所示。在此,省略有关栅极线驱动电路30和CS总线驱动电路40的连接的说明,用图21和图22对进行3倍角显示驱动的液晶显示装置1进行说明。图22表示在实施例6的液晶显示装置1的CS总线驱动电路40中输入输出的各种信号的波形。下面,为了便于说明,主要以与第二行 第四行对应的CS电路42、43、44为例,对第一帧的动作进行说明。首先,对第二行的各种信号的波形的变化进行说明。在初始状态,在CS电路42的D锁存电路42a的端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET。根据该复位信号RESET,从D锁存电路42a的输出端子Q输出的CS信号CS2的电位被保持为低电平。之后,与供给到第二行的栅极线12的栅极信号G2对应的移位寄存器输出SR02,被从移位寄存器电路SR2输出,输入到CS电路42中的OR电路42b的一个端子。于是,在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR02发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR02的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M2变为高电平为止。接着,在OR电路42b的另一个端子输入栅极线驱动电路30中移动到第五行的移位寄存器输出SR05。另外,该移位寄存器输出SR05也被输入到CS电路45中的OR电路4 的一个端子。在D锁存电路42a的时钟端子CK输入信号M2中的移位寄存器输出SR05的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即低电平。即,在移位寄存器输出SR05发生电位变化(从低到高)的定时,CS信号CS2的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR05的电位变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR05的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M2在第二帧中变为高电平为止。接着,对第三行的各种信号的波形的变化进行说明。在初始状态,在CS电路43中的D锁存电路43a的端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路43a的输出端子Q输出的CS信号CS3的电位被保持为低电平。之后,与供给到第三行的栅极线12的栅极信号G3对应的移位寄存器输出SR03,被从移位寄存器电路SR3输出,输入到CS电路43中的OR电路43b的一个端子。于是,在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M3变为高电平为止。接着,在OR电路4 的另一个端子输入栅极线驱动电路30中移动到第六行的移位寄存器输出SR06。另外,该移位寄存器输出SR06也被输入到CS电路46中的OR电路4 的一个端子。在D锁存电路43a的时钟端子CK输入信号M3中的移位寄存器输出SR06的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即低电平。即,在移位寄存器输出SR06发生电位变化(从低到高)的定时,CS信号CS3的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR06的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR06的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M3在第二帧中变为高电平为止。接着,对第四行的各种信号的波形的变化进行说明。在初始状态,在CS电路44中的D锁存电路4 的端子D输入极性信号CMI2,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路4 的输出端子Q输出的CS信号CS4的电位被保持为低电平。之后,第四行的移位寄存器输出SR04被从移位寄存器电路SR4输出,输入到CS电路44中的OR电路44b的一个端子。于是,在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。然后,输出低电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M4变为高电平为止。
接着,在OR电路44b的另一个端子输入栅极线驱动电路30中移动到第七行的移位寄存器输出SR07。另外,该移位寄存器输出SR07也被输入到CS电路47中的OR电路47b的一个端子。在D锁存电路44a的时钟端子CK输入信号M4中的移位寄存器输出SR07的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。S卩,在移位寄存器输出SR07发生电位变化(从低到高)的定时,CS信号CS4的电位被从低电平切换到高电平。然后,输出高电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR07的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR07的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M4在第二帧中变为高电平为止。通过上述动作,如图21和图22所示,在第一行 第三行,在对应的行的栅极信号下降的时刻(TFT13从导通切换到断开的时刻)的CS信号的电位电平,在该行的栅极信号下降后下降,在第四 第六行,在对应的行的栅极信号下降的时刻(TFT13从导通切换到断开的时刻)的CS信号的电位电平,在该行的栅极信号下降后上升。如上所述,在本实施例6中,在具有图17所示结构的液晶显示装置中,通过对极性信号CMI1、CMI2的极性反转定时进行调整,能够进行3H反转驱动。由此,在进行3倍角显示驱动的液晶显示装置1中,也能够使CS总线驱动电路40适当地动作,因此能够消除成为横条纹的原因的不规则的波形,能够发挥消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高的效果。在此,对输入到CS电路如的极性信号CMI1、CMI2与移位寄存器输出SROn的关系进行说明。图23表示输入到CS电路如的极性信号CMIl (或CMI2)和移位寄存器输出SROn与从CS电路如输出的CS信号CSn的对应关系。关于图23的CMI1,记号A L分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第二个水平扫描期间“B”为正极性,在第三个水平扫描期间“C”为正极性,在第四个水平扫描期间“D”为负极性,在第五个水平扫描期间“E”为负极性。关于CMI2,记号1 12分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第一个水平扫描期间“1”为正极性,在第二个水平扫描期间“2”为正极性,在第三个水平扫描期间“3”为正极性,在第四个水平扫描期间“4”为负极性。另外,CMI1、CMI2按每3行交替地被输入到CS电路4n。例如,在CS电路41、42、43输入CMI1,在CS电路44、45、46输入CMI2,在CS电路47、48、49输入CMI1。在CS电路如中,在时钟端子CK输入第η行的移位寄存器输出SROn和第(η+3)行的移位寄存器输出SROn+3,因此在第η个水平扫描期间将输入到数据端子D的CMI锁存,并且在第(η+3)个水平扫描期间将输入到数据端子D的CMI锁存。例如,在CS电路41中,在第一水平扫描期间取入CMIl的“Α”的正极性,并且在第四水平扫描期间取入CMIl的“D”的负极性。在CS电路42中,在第二水平扫描期间取入CMIl的“B”的正极性,并且在第五水平扫描期间取入CMIl的‘ ”的负极性。在CS电路43中,在第三水平扫描期间取入CMIl的“C”的正极性,并且在第六水平扫描期间取入CMIl的“F”的负极性。在CS电路44中,在第四水平扫描期间取入CMI2的“4”的负极性,并且在第七水平扫描期间取入CMI2的“7”的正极性。通过这样的方式,输出图21和图22所示的各CS信号CSn。如上述实施例5和实施例6所示,在图17所示的液晶显示装置1中,通过使用极性反转定时相同或彼此不同的两个极性信号CMI1、CMI2,也能够进行2H反转驱动或反转驱动。而且,4H、……、nH反转驱动也同样地,能够通过对极性信号CMI1、CMI2的极性反转定时进行调整来实现。由此,能够进行2倍角显示驱动和3倍角显示驱动。而且,4倍角、……、n倍角显示驱动也同样地,能够通过对极性信号CMI1、CMI2的极性反转定时进行调整来实现。[实施方式2]基于图25 图27对本发明的其它实施方式进行说明如下。其中,为了便于说明,对具有与上述实施方式1中所示的部件相同功能的部件标注相同的附图标记,省略其说明。另外,实施方式1中所定义的用语,只要没有特别否定,在本实施例中也沿用这些定义。本实施方式的液晶显示装置2的概略结构,与图1和图2所示的实施方式1的液晶显示装置1相同。由此,省略概略结构的说明,下面对栅极线驱动电路30和CS总线驱动电路40的详细内容进行说明。在本液晶显示装置2中,用于从控制电路50(参照图1)将极性信号CMI输入到CS总线驱动电路40的信号线设置有1条。而且,通过对极性信号CMI的极性反转的频率进行调整,实现用于进行η倍角显示驱动的η线(nH)反转驱动。在此,在2H反转驱动的情况下,在图10和图11所示的结构中,能够使极性信号CMI为CMIl和CMI2中的任一个,并且按每2H设定其极性反转定时。另外,在3H反转驱动的情况下,在图17和图21所示的驱动中,能够使极性信号CMI为CMIl和CMI2中的任一个,并且按每3H设定其极性反转定时。像这样,为了利用单相的极性信号CMI实现η线(nH)反转驱动,只要在第m级的锁存电路CSLm的时钟端子CK输入本级(第m级)的移位寄存器输出SROm与第(m+n)级的移位寄存器输出SROm+n的逻辑和(OR电路的输出)且将输入到数据端子D的极性信号CMI的极性反转定时设定为η个水平扫描期间(nH)即可。下面以用于实现用于进行4倍角显示驱动的4H反转驱动的结构为代表例进行说明。(实施例7)图M是表示进行4线GH)反转驱动的液晶显示装置2的各种信号的波形的时序图。图M中,GSP表示规定垂直扫描的定时的栅极起动脉冲,GCKl (CK)和GCK2 (CKB)表示规定从控制电路50输出的移位寄存器的动作定时的栅极时钟。GSP的从下降沿到下一个下降沿的期间相当于1垂直扫描期间(IV期间)。从GCKl的上升沿到GCK2的上升沿的期间和从GCK2的上升沿到GCKl的上升沿的期间,为1水平扫描期间(1H期间)。极性信号CMI以4水平扫描期间GH)极性反转。另外,图M中依次图示有从源极总线驱动电路20供给到某源极总线11 (设置于第X列的源极总线11)的源极信号S(视频信号)、从栅极线驱动电路30和CS总线驱动电路40分别供给到设置于第一行的栅极线12和CS总线15的栅极信号Gl和CS信号CS1、设置于第一行第χ列的像素电极14的电位波形Vpixl。依次图示有分别供给到设置于第二行的栅极线12和CS总线15的栅极信号G2和CS信号CS2、设置于第二行第χ列的像素电极14的电位波形Vpix2。第三行 第九行也同样。另外,电位Vpixl Vpix9的虚线表示对置电极19的电位。
以下,以显示视频的最初帧为第一帧,使这之前的为初始状态。如图M所示,在初始状态,CS信号CSl CS9均被固定于一方的电位(图M中为低电平)。在第一帧,第一行 第四行的CS信号CSl CS4在对应的栅极信号Gl (与对应的移位寄存器SRl的输出SROl相当) G4 (与对应的移位寄存器SR4的输出SR04相当)下降的时刻为高电平,第五行 第八行的CS信号CS5 CS8在对应的栅极信号G5 G8下降的时刻为低电平,第九行的CS信号CS9在对应的栅极信号G9下降的时刻为高电平。在此,源极信号S具有与视频信号所示的灰度等级相应的振幅,且为按每4水平扫描期间GH)极性反转的信号。另外,源极信号S每2水平扫描期间QH)为相同的电位。即,图M的记号“ A ” “ ”,分别与1水平扫描期间对应,表示各1水平扫描期间的信号电位(灰度等级)。例如,在第一帧,第一个 第四个水平扫描期间,为负极性且相同的信号电位(“ >”),第五个 第八个水平扫描期间为正极性且相同的信号电位(“力>”)。另外,在第二帧,第一个 第四个水平扫描期间为正极性且相同的信号电位(“0”),第五个 第八个水平扫描期间为负极性且相同的信号电位(“豸”)。另一方面,栅极信号Gl G9,在各帧的有效期间(有效扫描期间)中的各自的第一 第九个IH期间为栅极导通电位,在其它期间为栅极断开电位。然后,CS信号CSl CS9,在对应的栅极信号Gl G9的下降沿之后电位电平被在高低间切换。具体而言,在第一帧,CS信号CSl CS4分别在对应的栅极信号Gl G4下降后下降,CS信号CS5 CS8分别在对应的栅极信号G5 G8下降后上升,CS信号CS9在对应的栅极信号G9下降后下降。另外,在第二帧该关系逆转,CS信号CSl CS4分别在对应的栅极信号Gl G4下降后上升,CS信号CS5 CS8分别在对应的栅极信号G5 G8下降后下降,CS信号CS9分别在对应的栅极信号G9下降后上升。像这样,在进行4倍角显示驱动的液晶显示装置2中,栅极信号下降的时刻的CS信号的电位与源极信号S的极性对应地按每4行互相不同,因此在第一帧,像素电极14的电位Vpixl Vpix9均根据CS信号CSl CS9而适当地移动。因此,当输入相同灰度等级的源极信号S时,对置电极电位与移动后的像素电极14的电位的电位差,在正极性和负极性方面相同。即,在第一帧,在同一像素列,对与相邻的4行对应的像素写入负极性且相同电位的源极信号,并且对与该4行的下一个相邻的4行对应的像素写入正极性且相同电位的源极信号,与最初的4行对应的CS信号CSl CS4的电位,在向与上述最初的4行对应的像素的写入过程中不会极性反转,在写入后向负方向极性反转,且直到下一次写入为止不会极性反转,与下一个4行对应的CS信号CS5 CS8的电位,在向与上述下一个4行对应的像素的写入过程中不会极性反转,在写入后向正方向极性反转,且直到下一次写入为止不会极性反转。由此,在CC驱动中实现4线反转驱动。另外,根据上述结构,使像素电极14的电位Vpixl Vpix9根据CS信号CSl CS9而适当地移动,能够消除显示视频中产生的明暗相间的横条纹的产生。在此,对用于实现上述控制的栅极线驱动电路30和CS总线驱动电路40的具体结构进行说明。图25表示栅极线驱动电路30和CS总线驱动电路40的结构。CS总线驱动电路40与各行对应地具有多个CS电路41、42、43……。各CS电路41、42、43……分别具有D锁存电路41a、42a、43a……和OR电路41b、42b、43b……。栅极线驱动电路30具有多个移位寄存器电路SRI、SR2、SR3……。另外,在图25中,栅极线驱动电路30和CS总线驱动电路40形成在液晶显示面板的一端侧,但并不限定于此,也可以分别形成在互相不同的侧。输入到CS电路41的输入信号是与栅极信号G1、G5对应的移位寄存器输出SROl、SR05、极性信号CMI和复位信号RESET,输入到CS电路42的输入信号是与栅极信号G2、G6对应的移位寄存器输出SR02、SR06、极性信号CMI和复位信号RESET,输入到CS电路43的输入信号是与栅极信号G3、G7对应的移位寄存器输出SR03、SR07、极性信号CMI和复位信号RESET,输入到CS电路44的输入信号是与栅极信号G4、G8对应的移位寄存器输出SR04、SR08、极性信号CMI和复位信号RESET。像这样,在各CS电路输入对应的第m行的移位寄存器输出SROm和第(m+4)行的移位寄存器输出SR0m+4,并且输入极性信号CMI。极性信号CMI以4水平扫描期间极性反转(参照图24)。极性信号CMI和复位信号RESET从控制电路50输入。下面,为了便于说明,主要以与第四行和第五行对应的CS电路44、45为例。在D锁存电路44a的复位端子CL输入复位信号RESET,在数据端子D输入极性信号CMI,在时钟端子CK输入OR电路44b的输出。该D锁存电路4 根据输入到时钟端子CK的信号的电位电平的变化(从低电平到高电平或从高电平到低电平),将输入到数据端子D的极性信号CMI的输入状态(低电平或高电平)作为表示电位电平的变化的CS信号CS4输出。具体而言,D锁存电路44a,在输入到时钟端子CK的信号电位为高电平时,将输入到数据端子D的极性信号CMI的输入状态(低电平或高电平)输出。另外,当输入到时钟端子CK的信号的电位电平从高电平变化为低电平时,D锁存电路4 将变化时刻的输入到端子D的极性信号CMI的输入状态(低电平或高电平)锁存,保持锁存状态直到下一个输入到时钟端子CK的信号的电位电平变为高电平为止。然后,D锁存电路4 从输出端子Q作为表示电位电平的变化的CS信号CS4输出。在D锁存电路45a的复位端子CL和数据端子D同样地分别输入复位信号RESET和极性信号CMI。另一方面,在D锁存电路45a的时钟端子CK输入OR电路45b的输出。由此,从D锁存电路45a的输出端子Q输出表示电位电平的变化的CS信号CS5。OR电路44b通过输入对应的第四行的移位寄存器电路SR4的输出信号SR04和第八行的移位寄存器电路SR8的输出信号SR08,输出图沈所示的信号M4。另外,OR电路45b通过输入对应的行的移位寄存器电路SR5的输出信号SR05和第九行的移位寄存器电路SR9的输出信号SR09,输出图沈所示的信号M5。另外,输入到各OR电路的移位寄存器输出SR0,如图M所示,在具有D型的触发器电路的栅极线驱动电路30中,能够用公知的方法形成。栅极线驱动电路30使从控制电路50供给的栅极起动脉冲GSP以具有1水平扫描期间的周期的栅极时钟GCK的时序依次移动到下一级移位寄存器电路SR。图沈表示实施例7的液晶显示装置2的在CS总线驱动电路40中输入输出的各种信号的波形。首先,对第四行的各种信号的波形的变化进行说明。在初始状态,在CS电路44中的D锁存电路44a的端子D输入极性信号CMI,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路4 的输出端子Q输出的CS信号CS4的电位被保持为低电平。之后,与供给到第四行的栅极线12的栅极信号G4对应的移位寄存器输出SR04,被从移位寄存器电路SR4输出,输入到CS电路44中的OR电路44b的一个端子。于是,在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMI的输入状态即高电平。即,在移位寄存器输出SR04发生电位变化(从低到高)的定时,CS信号CS4的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M4中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMI的输入状态即高电平锁存。之后,保持高电平直到信号M4变为高电平为止。接着,在OR电路44b的另一个端子输入栅极线驱动电路30中移动到第八行的移位寄存器输出SR08。另外,该移位寄存器输出SR08也被输入到CS电路48中的OR电路48b的一个端子。在D锁存电路44a的时钟端子CK输入信号M4中的移位寄存器输出SR08的电位变化(从低到高),传送此时输入到端子D的极性信号CMI的输入状态即低电平。即,在移位寄存器输出SR08发生电位变化(从低到高)的定时,CS信号CS4的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M4中的移位寄存器输出SR08的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR08的电位变化(从高到低)时,将此时的极性信号CMI的输入状态即低电平锁存。之后,保持低电平直到信号M4在第二帧中变为高电平为止。另外,在第一行 第三行,如图沈所示,呈与上述第四行相同的波形。接着,对第五行的各种信号的波形的变化进行说明。在初始状态,在CS电路45中的D锁存电路45a的端子D输入极性信号CMI,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路45a的输出端子Q输出的CS信号CS5的电位被保持为低电平。之后,与供给到第五行的栅极线12的栅极信号G5对应的移位寄存器输出SR05,被从移位寄存器电路SR5输出,输入到CS电路45中的OR电路45b的一个端子。于是,在时钟端子CK输入信号M5中的移位寄存器输出SR05的电位变化(从低到高),传送此时输入到端子D的极性信号CMI的输入状态即低电平。然后,输出低电平直到下一个输入到时钟端子CK的信号M5中的移位寄存器输出SR05的电位存在变化(从高到低)为止(信号M5为高电平的期间)。接着,当在时钟端子CK输入信号M5中的移位寄存器输出SR05的电位变化(从高到低)时,将此时的极性信号CMI的输入状态即低电平锁存。之后,保持低电平直到信号M5变为高电平为止。接着,在OR电路4 的另一个端子输入栅极线驱动电路30中移动到第九行的移位寄存器输出SR09。另外,该移位寄存器输出SR09也被输入到CS电路49中的OR电路49b的一个端子。在D锁存电路45a的时钟端子CK输入信号M5中的移位寄存器输出SR09的电位变化(从低到高),传送此时输入到端子D的极性信号CMI的输入状态即高电平。即,在移位寄存器输出SR09发生电位变化(从低到高)的定时,CS信号CS5的电位被从低电平切换到高电平。然后,输出高电平直到下一个输入到时钟端子CK的信号M5中的移位寄存器输出SR09的电位存在变化(从高到低)为止(信号M5为高电平的期间)。接着,当在时钟端子CK输入信号M5中的移位寄存器输出SR09的电位变化(从高到低)时,将此时的极性信号CMI的输入状态即高电平锁存。之后,保持高电平直到信号M5在第二帧中变为高电平为止。另外,在第六行 第八行,如图沈所示,呈与上述第五行相同的波形。另外,在第二帧,如图M所示,极性信号CMI的极性反转,因此第一行 第四行呈与第一帧中的第五行 第八行相同的波形,第五行 第八行呈与第一帧中的第一行 第四行相同的波形。在第三帧以后,对各行交替地重复第一帧和第二帧的波形的动作。像这样,通过与各行对应的CS电路41、42、43、……、4η,能够在4H反转驱动中,对于全部帧,将在该行的栅极信号下降的时刻(TFT13被从导通切换到断开的时刻)的CS信号的电位电平,在该行的栅极信号下降之后,在高低间切换。S卩,在本实施例7中,输出到第m行的CS总线15的CS信号CSm,通过将第m行的栅极信号Gm上升时的极性信号CMI的电位电平和第(m+4)行的栅极信号G(m+4)上升时的极性信号CMI的电位电平锁存而生成,输出到第(m+1)行的CS总线15的CS信号CSm+1,通过将第(m+1)行的栅极信号G(m+1)上升时的极性信号CMI的电位电平和第(m+5)行的栅极信号G(m+5)上升时的极性信号CMI的电位电平锁存而生成。由此,在进行4倍角显示驱动的液晶显示装置2中,也能够使CS总线驱动电路40适当地动作,因此能够消除成为横条纹的原因的不规则的波形,能够发挥防止出现在显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高的效果。在此,对输入到CS电路的极性信号CMI与移位寄存器输出SRO的关系进行说明。图27表示输入到CS电路的极性信号CMI和移位寄存器输出SRO与从CS电路输出的CS信号CS的对应关系。关于图27的CMI,记号A L分别与1水平扫描期间对应,表示各1水平扫描期间的极性(正极性或负极性)。例如,在第二个水平扫描期间“B”为正极性,在第三个水平扫描期间“C”为正极性,在第四个水平扫描期间“D”为正极性,在第五个水平扫描期间‘ ”为负极性。像这样,CMI按每4水平扫描期间极性反转。在CS电路中,在时钟端子CK输入第m行的移位寄存器输出SROm和第(m+4)行的移位寄存器输出SR0m+4,因此在第m个水平扫描期间将输入到数据端子D的CMI锁存,并且在第(m+4)个水平扫描期间将输入到数据端子D的CMI锁存。例如,在与第一行对应的CS电路41中,在第一水平扫描期间取入CMI的“A”的正极性,并且在第五水平扫描期间取入CMI的‘ ”的负极性。在与第二行对应的CS电路42中,在第二水平扫描期间取入CMI的“B”的正极性,并且在第六水平扫描期间取入CMI的“F”的负极性。在与第三行对应的CS电路43中,在第三水平扫描期间取入CMI的“C”的正极性,并且在第七水平扫描期间取入CMI的“G”的负极性。在与第四行对应的CS电路44中,在第四水平扫描期间取入CMI的“D”的正极性,并且在第八水平扫描期间取入CMI的“H”的负极性。在与第五行对应的CS电路45中,在第五水平扫描期间取入CMI的‘ ”的负极性,并且在第九水平扫描期间取入CMI的“I”的正极性。通过这样的方式,输出图M和图沈所示的各CS信号CS。[实施方式3]
基于图观 图43对本发明的其它实施方式进行说明如下。其中,为了便于说明,对与上述实施方式1中所示的部件具有相同功能的部件标注相同的附图标记,省略其说明。另外,实施方式1中所定义的用语,只要没有特别否定,在本实施例中也沿用这些定义。本实施方式的液晶显示装置3的概略结构,与图1和图2所示的实施方式1的液晶显示装置1相同。由此,省略概略结构的说明,下面对栅极线驱动电路30和CS总线驱动电路40的详细内容进行说明。在本液晶显示装置3中,与实施方式1同样地,用于将极性信号CMI从控制电路50(参照图1)输入到CS总线驱动电路40的信号线设置有2条。输入到各信号线的极性信号CMI1、CMI2呈彼此极性逆转的波形。在该结构中,为了实现用于进行η倍角显示驱动的η线反转(ηΗ)驱动,对极性信号CMI1、CMI2的极性反转定时进行调整,并且设定输入到各行的锁存电路CSL的极性信号CMI1、CMI2。下面对具体例进行说明。(实施例8)图观是表示进行2线QH)反转驱动的液晶显示装置3的各种信号的波形的时序图。图观中6101丄102设定成按每1水平扫描期间(IH)极性反转,并且彼此的极性逆转。如图观所示,在初始状态,CS信号CSl CS5均被固定于一方的电位(图观中为低电平)。在第一帧,第一行的CS信号CSl在对应的栅极信号Gl (与对应的移位寄存器SRl的输出SROl相当)下降的时刻为高电平,第二行的CS信号CS2在对应的栅极信号G2下降的时刻为高电平,第三行的CS信号CS3在对应的栅极信号G3下降的时刻为低电平,第四行的CS信号CS4在对应的栅极信号G4下降的时刻为低电平,第五行的CS信号CS5在对应的栅极信号G5下降的时刻为高电平。在此,源极信号S具有与视频信号所示的灰度等级相应的振幅,且为按每2水平扫描期间OH)极性反转的信号。另外,源极信号S每2水平扫描期间QH)为相同的电位。即,图观的记号“ A ” “ ”,分别与1水平扫描期间对应,表示各1水平扫描期间的信号电位(灰度等级)。例如,在第一帧,第一个和第二个水平扫描期间,为负极性且相同的信号电位(“ >”),第三个和第四个水平扫描期间为正极性且相同的信号电位(“力>”)。另外,在第二帧,第一个和第二个水平扫描期间为正极性且相同的信号电位(“。”),第三个和第四个水平扫描期间为负极性且相同的信号电位(“豸”)。另外,在图观中,假定显示均勻的视频的情况,因此源极信号S的振幅是一定的。另一方面,栅极信号Gl G5,在各帧的有效期间(有效扫描期间)中的各自的第一个 第五个IH期间为栅极导通电位,在其它期间为栅极断开电位。然后,CS信号CSl CS5,在对应的栅极信号Gl G5的下降沿之后电位电平被在高低间切换。具体而言,在第一帧,CS信号CS1、CS2分别在对应的栅极信号Gl、G2下降后下降,CS信号CS3、CS4分别在对应的栅极信号G3、G4下降后上升。另外,在第二帧该关系逆转,CS信号CS1、CS2分别在对应的栅极信号G1、G2下降后上升,CS信号CS3、CS4分别在对应的栅极信号G3、G4下降后下降。由此,能够消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高。在此,对用于实现上述控制的栅极线驱动电路30和CS总线驱动电路40的具体结构进行说明。图四表示栅极线驱动电路30和CS总线驱动电路40的结构。CS总线驱动电路40与各行对应地具有多个CS电路41、42、43、……、4n。各CS电路41、42、43、……、如分别具有D锁存电路41a、42a、43a、……、4na和OR电路41b、42b、43b、……、4nb。栅极线驱动电路30具有多个移位寄存器电路SR1、SR2、SR3、……、Sfoi。另外,在图四中,栅极线驱动电路30和CS总线驱动电路40形成在液晶显示面板的一端侧,但并不限定于此,也可以分别形成在互相不同的侧。输入到CS电路41的输入信号是与栅极信号G1、G2对应的移位寄存器输出SROl、SR02、极性信号CMIl和复位信号RESET,输入到CS电路42的输入信号是与栅极信号G2、G3对应的移位寄存器输出SR02、SR03、极性信号CMI2和复位信号RESET,输入到CS电路43的输入信号是与栅极信号G3、G4对应的移位寄存器输出SR03、SR04、极性信号CMI2和复位信号RESET,输入到CS电路44的输入信号是与栅极信号G4、G5对应的移位寄存器输出SR04、SR05、极性信号CMI1和复位信号RESET。像这样,在各CS电路输入对应的η行的移位寄存器输出SROn和其下一行的移位寄存器输出SROn+Ι,并且按每2行交替地输入极性信号CMIl和极性信号CMI2。极性信号CMI1、CMI2和复位信号RESET从控制电路50被输入。下面,为了便于说明,主要以与第二行和第三行对应的CS电路42、43为例。图30表示实施例8的液晶显示装置3的在CS总线驱动电路40中输入输出的各种信号的波形。首先,对第二行的各种信号的波形的变化进行说明。在初始状态,在CS电路42中的D锁存电路4 的端子D输入极性信号CMI2,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路42a的输出端子Q输出的CS信号CS2的电位被保持为低电平。之后,与供给到第二行的栅极线12的栅极信号G2对应的移位寄存器输出SR02,被从移位寄存器电路SR2输出,输入到CS电路42中的OR电路42b的一个端子。于是,在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。即,在移位寄存器输出SR02发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR02的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M2变为高电平为止。接着,在OR电路42b的另一个端子输入栅极线驱动电路30中移动到第三行的移位寄存器输出SR03。另外,该移位寄存器输出SR03也被输入到CS电路43中的OR电路4 的一个端子。在D锁存电路42a的时钟端子CK输入信号M2中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。S卩,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS2的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M2在第二帧中变为高电平为止。在第二帧,在信号M2中的移位寄存器输出SR02为高电平的期间,输入到数据端子D的极性信号CMI2的输入状态(低电平)被传送之后,将输入移位寄存器输出SR02的电位变化(从高到低)时的极性信号CMI2的输入状态(低电平)锁存,保持低电平直到信号M2下一次变为高电平为止。接着,在D锁存电路4 的时钟端子CK输入移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。然后,输出高电平直到输入到时钟端子CK的移位寄存器输出SR03的电位变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M3在第三帧中变为高电平为止。另外,在第一行,用移位寄存器输出SR01、SR02将极性信号CMIl锁存,由此将图30所示的CS信号CSl输出。接着,对第三行的各种信号的波形的变化进行说明。在初始状态,在CS电路43中的D锁存电路43a的数据端子D输入极性信号CMI2,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路43a的输出端子Q输出的CS信号CS3的电位被保持为低电平。之后,与供给到第三行的栅极线12的栅极信号G3对应的移位寄存器输出SR03,被从移位寄存器电路SR3输出,输入到CS电路43中的OR电路43b的一个端子。于是,在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。然后,输出低电平直到下一个输入到时钟端子CK的信号M3中的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M3变为高电平为止。接着,在OR电路43b的另一个端子输入栅极线驱动电路30中移动到第四行的移位寄存器输出SR04。另外,该移位寄存器输出SR04也被输入到CS电路44中的OR电路44b的一个端子。在D锁存电路43a的时钟端子CK输入信号M3中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。S卩,在移位寄存器输出SR04发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。然后,输出高电平直到下一个输入到时钟端子CK的信号M3中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M3在第二帧中变为高电平为止。在第二帧,在信号M3中的移位寄存器输出SR03为高电平的期间,输入到数据端子D的极性信号CMI2的输入状态(高电平)被传送之后,将输入移位寄存器输出SR03的电位变化(从高到低)时的极性信号CMI2的输入状态(高电平)锁存,保持高电平直到信号M3下一次变为高电平为止。接着,在D锁存电路43a的时钟端子CK输入移位寄存器输出SR04的电位变化(从低到高),传送此时输入到数据端子D的极性信号CMI2的输入状态即低电平。即,在移位寄存器输出SR04发生电位变化(从低到高)的定时,CS信号CS3的电位被从高电平切换到低电平。然后,输出低电平直到下一个输入到时钟端子CK的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M3在第三帧中变为高电平为止。另外,在第四行,用移位寄存器输出SR04、SR05将极性信号CMIl锁存,由此将图30所示的CS信号CS4输出。像这样,通过与各行对应的CS电路41、42、43、……、4η,能够在2H反转驱动中,对于全部帧,将在该行的栅极信号下降的时刻(TFT13被从导通切换到断开的时刻)的CS信号的电位电平,在该行的栅极信号下降之后,在高低间切换。S卩,在本实施例8中,输出到第η行的CS总线15的CS信号CSn,通过将第η行的栅极信号上升时的极性信号CMIl的电位电平和第(η+1)行的栅极信号G(n+1)上升时的极性信号CMIl的电位电平锁存而生成,输出到第(η+1)行的CS总线15的CS信号CSn+1,通过将第(η+1)行的栅极信号G(n+1)上升时的极性信号CMIl的电位电平和第(n+2)行的栅极信号G(n+2)上升时的极性信号CMIl的电位电平锁存而生成。另外,输出到第(n+2)行的CS总线15的CS信号CSn+2,通过将第(n+2)行的栅极信号G(n+2)上升时的极性信号CMI2的电位电平和第(n+3)行的栅极信号G(n+3)上升时的极性信号CMI2的电位电平锁存而生成,输出到第(n+3)行的CS总线15的CS信号CSn+3,通过将第(n+3)行的栅极信号G(n+3)上升时的极性信号CMI2的电位电平和第(n+4)行的栅极信号G(n+4)上升时的极性信号CMI2的电位电平锁存而生成。由此,在进行2倍角显示驱动的液晶显示装置3中,也能够使CS总线驱动电路40适当地动作,因此能够消除成为横条纹的原因的不规则的波形,能够发挥防止出现显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高的效果。在此,对输入到CS电路如的极性信号CMI1、CMI2与移位寄存器输出SROn的关系进行说明。图31表示输入到CS电路如的极性信号CMIl (或CMI2)和移位寄存器输出SROn与从CS电路如输出的CS信号CSn的对应关系。关于图31的CMI1,记号A L分别与1水平扫描期间对应,表示各1水平扫描期间的极性(正极性或负极性)。例如,在第二个水平扫描期间“B”为负极性,在第三个水平扫描期间“C”为正极性,在第四个水平扫描期间“D”为负极性,在第五个水平扫描期间‘ ”为正极性。关于CMI2,记号1 12分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第一个水平扫描期间“ 1 ”为负极性,在第二个水平扫描期间“2”为正极性,在第三个水平扫描期间“3”为负极性,在第四个水平扫描期间“4”为正极性。像这样,CMIUCMI2按每1水平扫描期间极性反转,并且彼此的极性逆转。另外,CMI1、CMI2按每2行交替地被输入到CS电路如。例如图四所示,在CS电路41输入CMI1,在CS电路42输入CMI2,在CS电路43输入CMI2,在CS电路44输入CMI1,在CS电路45输入CMIl。在CS电路如中,由于在时钟端子CK输入第η行的移位寄存器输出SROn和下一行的第(η+1)行的移位寄存器输出SROn+Ι,因此在第η个水平扫描期间将输入到数据端子D的CMIl (或CMI2)锁存,并且在第(n+1)个水平扫描期间将输入到数据端子D的CMIl (或CMI2)锁存。例如,在CS电路41中,在第一水平扫描期间取入CMIl的“A”的正极性,并且在第二水平扫描期间取入CMIl的“B”的负极性。在CS电路42中,在第二水平扫描期间取入CMI2的“2”的正极性,并且在第三水平扫描期间取入CMI2的“3”的负极性。在CS电路43中,在第三水平扫描期间取入CMI2的“3”的负极性,并且在第四水平扫描期间取入CMI2的“4”的正极性。在CS电路44中,在第四水平扫描期间取入CMIl的“D”的负极性,并且在第五水平扫描期间取入CMIl的‘ ”的正极性。通过这样的方式,输出图观和图30所示的各CS信号CSn。(实施例9)图32是表示进行3线(3H)反转驱动的液晶显示装置3的各种信号的波形的时序图。在图32中,与实施例8同样地,CMI1、CMI2设定成按每1水平扫描期间(IH)极性反转,并且彼此的极性逆转。如图32所示,在初始状态,CS信号CSl CS7均被固定于一方的电位(图32中为低电平)。在第一帧,第一行的CS信号CSl在对应的栅极信号Gl下降的时刻为高电平,第二行的CS信号CS2在对应的栅极信号G2下降的时刻为高电平,第三行的CS信号CS3在对应的栅极信号G3下降的时刻为高电平。另一方面,第四行的CS信号CS4在对应的栅极信号G4下降的时刻为低电平,第五行的CS信号CS5在对应的栅极信号G5下降的时刻为低电平,第六行的CS信号CS6在对应的栅极信号G6下降的时刻为低电平。而且,第七行的CS信号CS7在对应的栅极信号G7下降的时刻为高电平。在此,源极信号S具有与视频信号所示的灰度等级相应的振幅,且为按每3H期间极性反转的信号。另外,源极信号S每3水平扫描期间(3H)为相同的电位。即,图32的记号“A” “ ”,分别与1水平扫描期间对应,表示各1水平扫描期间的信号电位(灰度等级)。例如,在第一帧,第一个、第二个和第三个水平扫描期间,为负极性且相同的信号电位(“ A ”),第四个、第五个和第六个水平扫描期间为正极性且相同的信号电位(“力>”)。另外,在第二帧,第一个、第二个和第三个水平扫描期间为正极性且相同的信号电位(“0”),第四个、第五个和第六个水平扫描期间为负极性且相同的信号电位(“豸”)。另一方面,栅极信号Gl G7,在各帧的有效期间(有效扫描期间)中的各自的第一个 第七个IH期间为栅极导通电位,在其它期间为栅极断开电位。然后,CS信号CSl CS7,在对应的栅极信号Gl G7的下降沿之后电位电平被在高低间切换。具体而言,在第一帧,CS信号CS1、CS2、CS3分别在对应的栅极信号G1、G2、G3下降后下降,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后上升。另外,在第二帧该关系逆转,CS信号CS1、CS2、CS3分别在对应的栅极信号Gl、G2、G3下降后上升,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后下降。由此,能够消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高。在此,对用于实现上述控制的栅极线驱动电路30和CS总线驱动电路40的具体结构进行说明。图33表示栅极线驱动电路30和CS总线驱动电路40的结构。输入到CS电路41的输入信号是与栅极信号Gl、G2对应的移位寄存器输出SR01、SR02、极性信号CMIl和复位信号RESET,输入到CS电路42的输入信号是与栅极信号G2、G3对应的移位寄存器输出SR02、SR03、极性信号CMI2和复位信号RESET,输入到CS电路43的输入信号是与栅极信号G3、G4对应的移位寄存器输出SR03、SR04、极性信号CMIl和复位信号RESET,输入到CS电路44的输入信号是与栅极信号G4、G5对应的移位寄存器输出SR04、SR05、极性信号CMIl和复位信号RESET。像这样,在各CS电路输入对应的η行的移位寄存器输出SROn和其下一行的移位寄存器输出SROn+Ι,并且极性信号CMIl和极性信号CMI2被有规律地(从第η行起,CMIl — CMI2 — CMIl — CMIl — CMI2 — CMI1)输入。极性信号 CMI1、CMI2 和复位信号RESET从控制电路50输入。下面,为了便于说明,主要以与第二行 第四行对应的CS电路42、43、44为例。图34表示实施例9的液晶显示装置3的在CS总线驱动电路40中输入输出的各种信号的波形。首先,对第二行的各种信号的波形的变化进行说明。在初始状态,在CS电路42的D锁存电路42a的端子D输入极性信号CMI2,在复位端子CL输入复位信号RESET,根据该复位信号RESET,从D锁存电路42a的输出端子Q输出的CS信号CS2的电位被保持为低电平。之后,与供给到第二行的栅极线12的栅极信号G2对应的移位寄存器输出SR02,被从移位寄存器电路SR2输出,输入到CS电路42中的OR电路42b的一个端子。于是,在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。即,在移位寄存器输出SR02发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR02的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M2变为高电平为止。接着,在OR电路42b的另一个端子输入栅极线驱动电路30中移动到第三行的移位寄存器输出SR03。另外,该移位寄存器输出SR03也被输入到CS电路43中的OR电路4 的一个端子。在D锁存电路42a的时钟端子CK输入信号M2中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。S卩,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS2的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M2在第二帧中变为高电平为止。在第二帧,在信号M2中的移位寄存器输出SR02为高电平的期间,输入到数据端子D的极性信号CMI2的输入状态(低电平)被传送之后,将输入移位寄存器输出SR02的电位变化(从高到低)时的极性信号CMI2的输入状态(低电平)锁存,保持低电平直到信号M2下一次变为高电平为止。接着,在D锁存电路4 的时钟端子CK输入移位寄存器输出SR03的电位变化(从低到高),传送此时输入到数据端子D的极性信号CMI2的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。然后,输出高电平直到输入到时钟端子CK的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入移位寄存器输出SR02的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M2在第三帧中变为高电平为止。另外,在第一行,用移位寄存器输出SR01、SR02将极性信号CMIl锁存,由此将图34所示的CS信号CSl输出。接着,对第三行的各种信号的波形的变化进行说明。在初始状态,在CS电路43中的D锁存电路43a的端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路43a的输出端子Q输出的CS信号CS3的电位被保持为低电平。之后,与供给到第三行的栅极线12的栅极信号G3对应的移位寄存器输出SR03,被从移位寄存器电路SR3输出,输入到CS电路43中的OR电路43b的一个端子。于是,在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M3变为高电平为止。接着,在OR电路43b的另一个端子输入栅极线驱动电路30中移动到第四行的移位寄存器输出SR04。另外,该移位寄存器输出SR04也被输入到CS电路43中的OR电路43b的一个端子。在D锁存电路43a的时钟端子CK输入信号M3中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即低电平。即,在移位寄存器输出SR04发生电位变化(从低到高)的定时,CS信号CS3的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M3在第二帧中变为高电平为止。在第二帧,在信号M3中的移位寄存器输出SR03为高电平的期间,输入到数据端子D的极性信号CMIl的输入状态(低电平)被传送之后,将输入移位寄存器输出SR03的电位变化(从高到低)时的极性信号CMIl的输入状态(低电平)锁存,保持低电平直到信号M3下一次变为高电平为止。接着,在D锁存电路43a的时钟端子CK输入移位寄存器输出SR04的电位变化(从低到高),传送此时输入到数据端子D的极性信号CMIl的输入状态即高电平。S卩,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。然后,输出高电平直到输入到时钟端子CK的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M3在第三帧中变为高电平为止。接着,对第四行的各种信号的波形的变化进行说明。在初始状态,在CS电路44中的D锁存电路44a的数据端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路4 的输出端子Q输出的CS信号CS4的电位被保持为低电平。之后,第四行的移位寄存器输出SR04被从移位寄存器电路SR4输出,输入到CS电路44中的OR电路44b的一个端子。于是,在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到数据端子D的极性信号CMI1的输入状态即低电平。然后,输出低电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M4变为高电平为止。接着,在OR电路44b的另一个端子输入栅极线驱动电路30中移动到第五行的移位寄存器输出SR05。另外,该移位寄存器输出SR05也被输入到CS电路45中的OR电路4 的一个端子。在D锁存电路44a的时钟端子CK输入信号M4中的移位寄存器输出SR05的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR05发生电位变化(从低到高)的定时,CS信号CS4的电位被从低电平切换到高电平。然后,输出高电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR05的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR05的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M4在第二帧中变为高电平为止。在第二帧,在信号M4中的移位寄存器输出SR04为高电平的期间,输入到数据端子D的极性信号CMIl的输入状态(高电平)被传送之后,将输入移位寄存器输出SR04的电位变化(从高到低)时的极性信号CMI2的输入状态(高电平)锁存,保持高电平直到信号M4下一次变为高电平为止。接着,在D锁存电路4 的时钟端子CK输入移位寄存器输出SR05的电位变化(从低到高),传送此时输入到数据端子D的极性信号CMI1的输入状态即低电平。即,在移位寄存器输出SR05发生电位变化(从低到高)的定时,CS信号CS4的电位被从高电平切换到低电平。然后,输出低电平直到下一个输入到时钟端子CK的移位寄存器输出SR05的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入移位寄存器输出SR05的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M4在第三帧中变为高电平为止。另外,在第五行,通过在移位寄存器输出SR05、SR06将极性信号CMI2锁存,输出图34所示的CS信号CS5。如上所述,在本实施例9中,在具有图33所示结构的液晶显示装置3中,通过对极性信号CMI1、CMI2与各CS电路的连接关系进行调整,能够进行3H反转驱动。由此,在进行3倍角显示驱动的液晶显示装置3中,也能够使CS总线驱动电路40适当地动作,所以能够消除成为横条纹的原因的不规则的波形,能够发挥消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高的效果。在此,对输入到CS电路如的极性信号CMI1、CMI2与移位寄存器输出SROn的关系进行说明。图35表示输入到CS电路如的极性信号CMIl (或CMI2)和移位寄存器输出SROn与从CS电路如输出的CS信号CSn的对应关系。关于图35的CMI,记号A L分别与1水平扫描期间对应,表示各1水平扫描期间的极性(正极性或负极性)。例如,在第二个水平扫描期间“B”为负极性,在第三个水平扫描期间“C”为正极性,在第四个水平扫描期间“D”为负极性,在第五个水平扫描期间‘ ”为正极性。关于CMI2,记号1 12分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第一个水平扫描期间“ 1,,为负极性,在第二个水平扫描期间“2”为正极性,在第三个水平扫描期间“3”为负极性,在第四个水平扫描期间“4”为正极性。像这样,CMIUCMI2按每1水平扫描期间极性反转,并且彼此极性逆转。另外,CMI1、CMI2被有规律地(CS电路 41 =CMIl ;CS 电路 42 =CMI2 ;CS 电路 43 =CMIl ;CS 电路 44 =CMIl ;CS 电路 45 =CMI2 ;CS电路46 =CMIl)输入到各CS电路。在CS电路如中,在时钟端子CK输入第η行的移位寄存器输出SROn和下一行的第(η+1)行的移位寄存器输出SROn+Ι,因此在第η个水平扫描期间将输入到数据端子D的CMI锁存,并且在第(η+1)个水平扫描期间将输入到数据端子D的CMI锁存。例如,在CS电路41中,在第一水平扫描期间取入CMIl的“Α”的正极性,并且在第二水平扫描期间取入CMIl的“B”的负极性。在CS电路42中,在第二水平扫描期间取入CMI2的“2”的正极性,并且在第三水平扫描期间取入CMI2的“3”的负极性。在CS电路43中,在第三水平扫描期间取入CMIl的“C”的正极性,并且在第四水平扫描期间取入CMIl的“D”的负极性。在CS电路44中,在第四水平扫描期间取入CMIl的“D”的负极性,并且在第五水平扫描期间取入CMIl的‘ ”的正极性。通过这样的方式,输出图32和图34所示的各CS信号CSn。如上述实施例8和实施例9所示,通过使用彼此相位不同的两个极性信号CMI1、CMI2,能够进行2H反转驱动和3H反转驱动。而且,4H、……、nH(n线)反转驱动也同样地,能够通过对极性信号CMI1、CMI2与CS电路如的连接关系进行调整来实现。由此,能够进行2倍角显示驱动和3倍角显示驱动。而且,4倍角、……、11倍角显示驱动也同样地,能够通过对极性信号CMI1、CMI2的极性反转定时进行调整来实现。(实施例10)对进行3线(3H)反转驱动的其它的液晶显示装置3进行说明。图37是表示该液晶显示装置3的各种信号的波形的时序图。另外,在图37中,CMI1、CMI2设定成按每2水平扫描期间OH)极性反转,并且彼此的极性逆转。如图37所示,在初始状态,CS信号CSl CS7均被固定于一方的电位(图37中为低电平)。在第一帧,第一行的CS信号CSl在对应的栅极信号Gl下降的时刻为高电平,第二行的CS信号CS2在对应的栅极信号G2下降的时刻为高电平,第三行的CS信号CS3在对应的栅极信号G3下降的时刻为高电平。另一方面,第四行的CS信号CS4在对应的栅极信号G4下降的时刻为低电平,第五行的CS信号CS5在对应的栅极信号G5下降的时刻为低电平。第六行的CS信号CS6在对应的栅极信号G6下降的时刻为低电平。而且,第七行的CS信号CS7在对应的栅极信号G7下降的时刻为高电平。在此,源极信号S具有与视频信号所示的灰度等级相应的振幅,且为按每3H期间极性反转的信号。另外,源极信号S每3水平扫描期间(3H)期间为相同的电位。S卩,图37的记号“ A ” “ ^ ”,分别与1水平扫描期间对应,表示各1水平扫描期间的信号电位(灰度等级)。例如,在第一帧,第一个、第二个和第三个水平扫描期间,为负极性且相同的信号电位(“ >”),第四个、第五个和第六个水平扫描期间为正极性且相同的信号电位(“ + ”)。另外,在第二帧,第一个、第二个和第三个水平扫描期间为正极性且相同的信号电位(“。”),第四个、第五个和第六个水平扫描期间为负极性且相同的信号电位(“,”)。另一方面,栅极信号Gl G7,在各帧的有效期间(有效扫描期间)中的各自的第一个 第七个IH期间为栅极导通电位,在其它期间为栅极断开电位。然后,CS信号CSl CS7,在对应的栅极信号Gl G7的下降沿之后电位电平被在高低间切换。具体而言,在第一帧,CS信号CS1、CS2、CS3分别在对应的栅极信号G1、G2、G3下降后下降,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后上升。另外,在第二帧该关系逆转,CS信号CS1、CS2、CS3分别在对应的栅极信号Gl、G2、G3下降后上升,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后下降。由此,能够消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高。在此,对用于实现上述控制的栅极线驱动电路30和CS总线驱动电路40的结构进行说明。图36表示栅极线驱动电路30和CS总线驱动电路40的结构。在各CS电路输入对应的η行的移位寄存器输出SROn和(η+2)行的移位寄存器输出SROn+2,并且输入极性信号CMIl和极性信号CMI2。在此,省略有关栅极线驱动电路30和CS总线驱动电路40的连接的说明,图37和图38对;3H反转驱动进行说明。图38表示在实施例10的液晶显示装置3的CS总线驱动电路40中输入输出的各种信号的波形。下面,为了便于说明,主要以与第二行 第四行对应的CS电路42、43、44为例,对第一帧的动作进行说明。首先,对第二行的各种信号的波形的变化进行说明。在初始状态,在CS电路42的D锁存电路42a的端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET,根据该复位信号RESET,从D锁存电路42a的输出端子Q输出的CS信号CS2的电位被保持为低电平。之后,与供给到第二行的栅极线12的栅极信号G2对应的移位寄存器输出SR02,被从移位寄存器电路SR2输出,输入到CS电路42中的OR电路42b的一个端子。于是,在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR02发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR02的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M2变为高电平为止。
接着,在OR电路42b的另一个端子输入栅极线驱动电路30中移动到第四行的移位寄存器输出SR04。另外,该移位寄存器输出SR04也被输入到CS电路44中的OR电路44b的一个端子。在D锁存电路42a的时钟端子CK输入信号M2中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即低电平。即,在移位寄存器输出SR04发生电位变化(从低到高)的定时,CS信号CS2的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M2在第二帧中变为高电平为止。另外,在第一行,用移位寄存器输出SR01、SR03将极性信号CMIl锁存,由此将图38所示的CS信号CSl输出。接着,对第三行的各种信号的波形的变化进行说明。在初始状态,在CS电路43中的D锁存电路43a的端子D输入极性信号CMI2,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路43a的输出端子Q输出的CS信号CS3的电位被保持为低电平。之后,与供给到第三行的栅极线12的栅极信号G3对应的移位寄存器输出SR03,被从移位寄存器电路SR3输出,输入到CS电路43中的OR电路43b的一个端子。于是,在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M3变为高电平为止。接着,在OR电路4 的另一个端子输入栅极线驱动电路30中移动到第五行的移位寄存器输出SR05。另外,该移位寄存器输出SR05也被输入到CS电路45中的OR电路4 的一个端子。在D锁存电路43a的时钟端子CK输入信号M3中的移位寄存器输出SR05的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。S卩,在移位寄存器输出SR05发生电位变化(从低到高)的定时,CS信号CS3的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR05的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR05的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M3在第二帧中变为高电平为止。接着,对第四行的各种信号的波形的变化进行说明。在初始状态,在CS电路44中的D锁存电路44a的数据端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路4 的输出端子Q输出的CS信号CS4的电位被保持为低电平。
之后,第四行的移位寄存器输出SR04被从移位寄存器电路SR4输出,输入到CS电路44中的OR电路44b的一个端子。于是,在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到数据端子D的极性信号CMI1的输入状态即低电平。然后,输出低电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M4变为高电平为止。接着,在OR电路44b的另一个端子输入栅极线驱动电路30中移动到第六行的移位寄存器输出SR06。另外,该移位寄存器输出SR06也被输入到CS电路46中的OR电路46b的一个端子。在D锁存电路44a的时钟端子CK输入信号M4中的移位寄存器输出SR06的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR06发生电位变化(从低到高)的定时,CS信号CS4的电位被从低电平切换到高电平。然后,输出高电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR06的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR06的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M4在第二帧中变为高电平为止。另外,在第五行,在移位寄存器输出SR05、SR07将极性信号CMI2锁存,由此输出图38所示的CS信号CS5。由此,在进行3倍角显示驱动的液晶显示装置3中,也能够使CS总线驱动电路40适当地动作,因此能够消除成为横条纹的原因的不规则的波形,能够发挥消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高的效果。在此,对输入到CS电路如的极性信号CMI1、CMI2与移位寄存器输出SROn的关系进行说明。图39表示输入到CS电路如的极性信号CMIl (或CMI2)和移位寄存器输出SROn与从CS电路如输出的CS信号CSn的对应关系。关于图39的CMI1,记号A L分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第二个水平扫描期间“B”为正极性,在第三个水平扫描期间“C”为负极性,在第四个水平扫描期间“D”为负极性,在第五个水平扫描期间“E”为正极性。关于CMI2,记号1 12分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第一个水平扫描期间“1”为负极性,在第二个水平扫描期间“2”为负极性,在第三个水平扫描期间“3”为正极性,在第四个水平扫描期间“4”为正极性。另外,CMI1、CMI2按照规定的规则,输入到CS电路如。在CS电路如中,在时钟端子CK输入第η行的移位寄存器输出SROn和第(η+2)行的移位寄存器输出SROn+2,因此在第η个水平扫描期间将输入到数据端子D的CMI锁存,并且在第(η+2)个水平扫描期间将输入到数据端子D的CMI锁存。例如,在CS电路41中,在第一水平扫描期间取入CMIl的“Α”的正极性,并且在第三水平扫描期间取入CMIl的“C”的负极性。在CS电路42中,在第二水平扫描期间取入CMIl的“B”的正极性,并且在第四水平扫描期间取入CMIl的“D”的负极性。在CS电路43中,在第三水平扫描期间取入CMI2的“3”的正极性,并且在第五水平扫描期间取入CMI2的“5”的负极性。在CS电路44中,在第四水平扫描期间取入CMIl的“D”的负极性,并且在第六水平扫描期间取入CMIl的“F”的正极性。通过这样的方式,输出图37和图38所示的各CS信号CSn。(实施例11)实施例8所示的进行2倍角显示驱动的液晶显示装置3也可以为以下的结构。即,在第η行的CS电路如输入对应的第η行的移位寄存器输出SROn和第(η+3)行的移位寄存器输出SR0n+3。图40表示栅极线驱动电路30和CS总线驱动电路40的结构。例如,在CS电路42的OR电路42b输入移位寄存器输出SR02和第五行的移位寄存器输出SR05,在D锁存电路42a的端子D输入极性信号CMI1。在CS电路43的OR电路4 输入移位寄存器输出SR03和第六行的移位寄存器输出SR06,在D锁存电路43a的端子D输入极性信号CMI2。图41是表示具有这种结构,进行2倍角显示驱动的液晶显示装置3的各种信号的波形的时序图。另外,极性信号CMI1、CMI2设定成按每2水平扫描期间QH)极性反转,并且彼此的极性逆转。图42表示实施例11的液晶显示装置3的在CS总线驱动电路40中输入输出的各种信号的波形。图43表示输入到CS电路如的极性信号CMIl (或CMI2)和移位寄存器输出SROn与从CS电路如输出的CS信号CSn的对应关系。CS电路的动作与上述的各实施例(特别是实施例5)相同,所以在此省略说明。[实施方式4]基于图44 图51对本发明的其它实施方式进行说明如下。其中,为了便于说明,对具有与上述实施方式1中所示的部件相同功能的部件标注相同的附图标记,省略其说明。另外,关于实施方式1中所定义的用语,只要没有特别否定,在本实施例中也沿用这些定义。本实施方式的液晶显示装置4的概略结构,与图1和图2所示的实施方式1的液晶显示装置1相同。由此,省略概略结构的说明,下面对栅极线驱动电路30和CS总线驱动电路40的详细内容进行说明。在本液晶显示装置4中,用于从控制电路50(参照图1)将极性信号CMI输入到CS总线驱动电路40的信号线设置有多条。在该结构中,为了实现用于进行η倍角显示驱动的η线反转(ηΗ)驱动,对极性信号CMI的条数进行调整,并且对极性反转定时(频率)进行调整。下面对具体例进行说明。(实施例I2)图44是表示进行3线(3Η)反转驱动的液晶显示装置4的各种信号的波形的时序图。在图44中,CMI1、CMI2、CMI3按每3水平扫描期间(3Η)极性反转,并且CMIl和CMI2错开1水平扫描期间(IH),CMI2和CMI3错开1水平扫描期间(IH)。如图44所示,在初始状态,CS信号CSl CS7均被固定于一方的电位(图44中为低电平)。在第一帧,第一行的CS信号CSl在对应的栅极信号Gl下降的时刻为高电平,第二行的CS信号CS2在对应的栅极信号G2下降的时刻为高电平,第三行的CS信号CS3在对应的栅极信号G3下降的时刻为高电平。另一方面,第四行的CS信号CS4在对应的栅极信号G4下降的时刻为低电平,第五行的CS信号CS5在对应的栅极信号G5下降的时刻为低电平,第六行的CS信号CS6在对应的栅极信号G6下降的时刻为低电平。而且,第七行的CS信号CS7在对应的栅极信号G7下降的时刻为高电平。在此,源极信号S具有与视频信号所示的灰度等级相应的振幅,且为按每3H期间极性反转的信号。另外,源极信号S每3水平扫描期间(3H)为相同的电位。即,图44的记号“ A ” “ ”,分别与i水平扫描期间对应,表示各丨水平扫描期间的信号电位(灰度等级)。例如,在第一帧,第一个、第二个和第三个水平扫描期间,为负极性且相同的信号电位(“ A ”),第四个、第五个和第六个水平扫描期间为正极性且相同的信号电位(“力>”)。另外,在第二帧,第一个、第二个和第三个水平扫描期间为正极性且相同的信号电位(“0”),第四个、第五个和第六个水平扫描期间为负极性且相同的信号电位(“豸”)。另一方面,栅极信号Gl G7,在各帧的有效期间(有效扫描期间)中的各自的第一个 第七个IH期间为栅极导通电位,在其它期间为栅极断开电位。然后,CS信号CSl CS7,在对应的栅极信号Gl G7的下降沿之后电位电平被在高低间切换。具体而言,在第一帧,CS信号CS1、CS2、CS3分别在对应的栅极信号G1、G2、G3下降后下降,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后上升。另外,在第二帧该关系逆转,CS信号CS1、CS2、CS3分别在对应的栅极信号Gl、G2、G3下降后上升,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后下降。由此,能够消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高。在此,对用于实现上述控制的栅极线驱动电路30和CS总线驱动电路40的具体结构进行说明。图45表示栅极线驱动电路30和CS总线驱动电路40的结构。输入到CS电路41的输入信号是与栅极信号Gl、G2对应的移位寄存器输出SR01、SR02、极性信号CMIl和复位信号RESET,输入到CS电路42的输入信号是与栅极信号G2、G3对应的移位寄存器输出SR02、SR03、极性信号CMI2和复位信号RESET,输入到CS电路43的输入信号是与栅极信号G3、G4对应的移位寄存器输出SR03、SR04、极性信号CMI3和复位信号RESET,输入到CS电路44的输入信号是与栅极信号G4、G5对应的移位寄存器输出SR04、SR05、极性信号CMIl和复位信号RESET。像这样,在各CS电路输入对应的η行的移位寄存器输出SROn和其下一行的移位寄存器输出SROn+Ι,并且极性信号CMIl和极性信号CMI2被有规律地(从第η行起,CMIl — CMI2 — CMI3 — CMIl — CMI2 — CMI3)输入。极性信号 CMI1、CMI2, CMI3 和复位信号RESET从控制电路50输入。下面,为了便于说明,主要以与第二行和第三行对应的CS电路42、43为例。图46表示实施例12的液晶显示装置4的在CS总线驱动电路40中输入输出的各种信号的波形。首先,对第二行的各种信号的波形的变化进行说明。在初始状态,在CS电路42的D锁存电路4 的数据端子D输入极性信号CMI2,在复位端子CL输入复位信号RESET,根据该复位信号RESET,从D锁存电路42a的输出端子Q输出的CS信号CS2的电位被保持为低电平。之后,与供给到第二行的栅极线12的栅极信号G2对应的移位寄存器输出SR02,被从移位寄存器电路SR2输出,输入到CS电路42中的OR电路42b的一个端子。于是,在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。即,在移位寄存器输出SR02发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR02的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M2变为高电平为止。接着,在OR电路42b的另一个端子输入栅极线驱动电路30中移动到第三行的移位寄存器输出SR03。另外,该移位寄存器输出SR03也被输入到CS电路43中的OR电路4 的一个端子。在D锁存电路42a的时钟端子CK输入信号M2中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。S卩,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS2的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR03的电位变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M2在第二帧中变为高电平为止。在第二帧,在信号M2中的移位寄存器输出SR02为高电平的期间,输入到数据端子D的极性信号CMI2的输入状态(低电平)被传送之后,将输入移位寄存器输出SR02的电位变化(从高到低)时的极性信号CMI2的输入状态(低电平)锁存,保持低电平直到信号M2下一次变为高电平为止。接着,在D锁存电路4 的时钟端子CK输入移位寄存器输出SR03的电位变化(从低到高),传送此时输入到数据端子D的极性信号CMI2的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。然后,输出高电平直到输入到时钟端子CK的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入移位寄存器输出SR02的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M2在第三帧中变为高电平为止。另外,在第一行,用移位寄存器输出SROl、SR02将极性信号CMIl锁存,由此将图46所示的CS信号CSl输出。接着,对第三行的各种信号的波形的变化进行说明。在初始状态,在CS电路43中的D锁存电路43a的端子D输入极性信号CMI3,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路43a的输出端子Q输出的CS信号CS3的电位被保持为低电平。之后,与供给到第三行的栅极线12的栅极信号G3对应的移位寄存器输出SR03,被从移位寄存器电路SR3输出,输入到CS电路43中的OR电路43b的一个端子。于是,在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI3的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMI3的输入状态即高电平锁存。之后,保持高电平直到信号M3变为高电平为止。接着,在OR电路43b的另一个端子输入栅极线驱动电路30中移动到第四行的移位寄存器输出SR04。另外,该移位寄存器输出SR04也被输入到CS电路43中的OR电路4 的一个端子。在D锁存电路43a的时钟端子CK输入信号M3中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到端子D的极性信号CMI3的输入状态即低电平。S卩,在移位寄存器输出SR04发生电位变化(从低到高)的定时,CS信号CS3的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMI3的输入状态即低电平锁存。之后,保持低电平直到信号M3在第二帧中变为高电平为止。在第二帧,在信号M3中的移位寄存器输出SR03为高电平的期间,输入到数据端子D的极性信号CMI3的输入状态(低电平)被传送之后,将输入移位寄存器输出SR03的电位变化(从高到低)时的极性信号CMI3的输入状态(低电平)锁存,保持低电平直到信号M3下一次变为高电平为止。接着,在D锁存电路43a的时钟端子CK输入移位寄存器输出SR04的电位变化(从低到高),传送此时输入到数据端子D的极性信号CMI3的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。然后,输出高电平直到输入到时钟端子CK的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMI3的输入状态即高电平锁存。之后,保持高电平直到信号M3在第三帧中变为高电平为止。接着,对第四行的各种信号的波形的变化进行说明。在初始状态,在CS电路44中的D锁存电路44a的数据端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路4 的输出端子Q输出的CS信号CS4的电位被保持为低电平。之后,第四行的移位寄存器输出SR04被从第四行的移位寄存器电路SR4输出,输入到CS电路44中的OR电路44b的一个端子。于是,在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到数据端子D的极性信号CMIl的输入状态即低电平。然后,输出低电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位存在变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M4变为高电平为止。接着,在OR电路44b的另一个端子输入栅极线驱动电路30中移动到第五行的移位寄存器输出SR05。另外,该移位寄存器输出SR05也被输入到CS电路45中的OR电路4 的一个端子。在D锁存电路44a的时钟端子CK输入信号M4中的移位寄存器输出SR05的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR05发生电位变化(从低到高)的定时,CS信号CS4的电位被从低电平切换到高电平。然后,输出高电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR05的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR05的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M4在第二帧中变为高电平为止。在第二帧,在信号M4中的移位寄存器输出SR04为高电平的期间,输入到数据端子D的极性信号CMIl的输入状态(高电平)被传送之后,将输入移位寄存器输出SR04的电位变化(从高到低)时的极性信号CMI2的输入状态(高电平)锁存,保持高电平直到信号M4下一次变为高电平为止。接着,在D锁存电路4 的时钟端子CK输入移位寄存器输出SR05的电位变化(从低到高),传送此时输入到数据端子D的极性信号CMI1的输入状态即低电平。即,在移位寄存器输出SR05发生电位变化(从低到高)的定时,CS信号CS4的电位被从高电平切换到低电平。然后,输出低电平直到下一个输入到时钟端子CK的移位寄存器输出SR05的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入移位寄存器输出SR05的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M4在第三帧中变为高电平为止。另外,在第五行,通过在移位寄存器输出SR05、SR06将极性信号CMI2锁存,输出图46所示的CS信号CS5。如上所述,在本实施例12中,通过使用按每;3H极性反转且彼此的相位错开的极性信号CMI1、CMI2、CMI3,能够进行3H反转驱动。由此,在进行3倍角显示驱动的液晶显示装置4中,也能够使CS总线驱动电路40适当地动作,因此能够消除成为横条纹的原因的不规则的波形,能够发挥消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高的效果。在此,对输入到CS电路如的极性信号CMI1、CMI2, CMI3与移位寄存器输出SROn的关系进行说明。图47表示输入到CS电路如的极性信号(CMI1、CMI2和CMI3中的任一个)和移位寄存器输出SROn与从CS电路如输出的CS信号CSn的对应关系。关于图47的CMI1,记号A L分别与1水平扫描期间对应,表示各1水平扫描期间的极性(正极性或负极性)。例如,在第一个水平扫描期间“A”为正极性,在第二个水平扫描期间“B”为负极性,在第三个水平扫描期间“C”为负极性,在第四个水平扫描期间“D”为负极性。关于CMI2,记号1 12分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第一个水平扫描期间“1”为正极性,在第二个水平扫描期间“2”为正极性,在第三个水平扫描期间“3”为负极性,在第四个水平扫描期间“4”为负极性。关于CMI3,记号a 1分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第一个水平扫描期间“a”为正极性,在第二个水平扫描期间“b”为正极性,在第三个水平扫描期间“C”为正极性,在第四个水平扫描期间“d”为负极性。像这样,CMI1、CMI2、CMI3按每3水平扫描期间极性反转,并且CMIl和CMI2的相位错开1水平扫描期间,CMI2和CMI3的相位错开1水平扫描期间。另外,CMI1、CMI2、CMI3被有规律地(CS电路41 =CMIl ;CS电路42 =CMI2 ;CS 电路 43 :CMI3 ;CS 电路 44 =CMIl ;CS 电路 45 =CMI2 ;CS 电路 46 =CMI3)输入到各 CS 电路。在CS电路如中,在时钟端子CK输入第η行的移位寄存器输出SROn和下一行的第(η+1)行的移位寄存器输出SROn+Ι,因此在第η个水平扫描期间将输入到数据端子D的CMI锁存,并且在第(η+1)个水平扫描期间将输入到数据端子D的CMI锁存。例如,在CS电路41中,在第一水平扫描期间取入CMIl的“Α”的正极性,并且在第二水平扫描期间取入CMIl的“B”的负极性。在CS电路42中,在第二水平扫描期间取入CMI2的“2”的正极性,并且在第三水平扫描期间取入CMI2的“3”的负极性。在CS电路43中,在第三水平扫描期间取入CMI3的“C”的正极性,并且在第四水平扫描期间取入CMI3的“d”的负极性。在CS电路44中,在第四水平扫描期间取入CMIl的“D”的负极性,并且在第五水平扫描期间取入CMIl的‘ ”的正极性。通过这样的方式,输出图44和图46所示的各CS信号CSn。如上述实施例12所示,通过使用频率不同的多个极性信号CMI1、CMI2、CMI3,能够进行3H反转驱动。而且,4H、……、ηΗ(η线)反转驱动也同样地,能够通过改变频率和极性信号的个数来实现。例如,在4Η反转驱动中,可以利用四个极性信号CMIl CMI4,设定成各极性信号的频率按每4Η极性反转,并且将各极性信号向各CS电路依次输入。由此,能够进行2倍角显示驱动和3倍角显示驱动。而且,4倍角、……、η倍角显示驱动也同样地,能够通过对极性信号CMI1、CMI2的极性反转定时进行调整来实现。(实施例I3)在上述实施例12中,构成为在η行的CS电路如输入对应的η行的移位寄存器输出SROn和下一行(第(η+1)行)的移位寄存器输出SROn+Ι,但本发明的液晶显示装置4并不限定于此,例如图49所示,也可以是在第η行的CS电路如输入对应的第η行的移位寄存器输出SROn和第(η+3)行的移位寄存器输出SROn+3的结构。S卩,在CS电路41输入与第一行对应的行的移位寄存器输出SROl和第四行的移位寄存器输出SR04。图48是表示具有这种结构,进行3倍角显示驱动的液晶显示装置4的各种信号的波形的时序图。另外,在图48中,与实施例12同样地,极性信号CMI1、CMI2、CMI3按每3水平扫描期间(3H)极性反转,并且CMIl和CMI2错开1水平扫描期间(IH),CMI2和CMI3错开1水平扫描期间(IH)。另外,本实施例13的极性信号CMI1、CMI2、CMI3的极性反转定时,与实施例12不同。如图48所示,在初始状态,CS信号CSl CS7均被固定于一方的电位(图48中为低电平)。在第一帧,第一行的CS信号CSl在对应的栅极信号Gl下降的时刻为高电平,第二行的CS信号CS2在对应的栅极信号G2下降的时刻为高电平,第三行的CS信号CS3在对应的栅极信号G3下降的时刻为高电平。另一方面,第四行的CS信号CS4在对应的栅极信号G4下降的时刻为低电平,第五行的CS信号CS5在对应的栅极信号G5下降的时刻为低电平,第六行的CS信号CS6在对应的栅极信号G6下降的时刻为低电平。而且,第七行的CS信号CS7在对应的栅极信号G7下降的时刻为高电平。在此,源极信号S具有与视频信号所示的灰度等级相应的振幅,且为按每3H期间极性反转的信号。另外,源极信号S每3水平扫描期间(3H)为相同的电位。即,图48的记号“ A ” “ ”,分别与i水平扫描期间对应,表示各丨水平扫描期间的信号电位(灰度等级)。例如,在第一帧,第一个、第二个和第三个水平扫描期间,为负极性且相同的信号电位(“ A ”),第四个、第五个和第六个水平扫描期间为正极性且相同的信号电位(“力>”)。另外,在第二帧,第一个、第二个和第三个水平扫描期间为正极性且相同的信号电位(“0”),第四个、第五个和第六个水平扫描期间为负极性且相同的信号电位(“豸”)。另一方面,栅极信号Gl G7,在各帧的有效期间(有效扫描期间)中的各自的第一个 第七个IH期间为栅极导通电位,在其它期间为栅极断开电位。然后,CS信号CSl CS7,在对应的栅极信号Gl G7的下降沿之后电位电平被在高低间切换。具体而言,在第一帧,CS信号CS1、CS2、CS3分别在对应的栅极信号G1、G2、G3下降后下降,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后上升。另外,在第二帧该关系逆转,CS信号CS1、CS2、CS3分别在对应的栅极信号Gl、G2、G3下降后上升,CS信号CS4、CS5、CS6分别在对应的栅极信号G4、G5、G6下降后下降。由此,能够消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高。在此,对用于实现上述控制的栅极线驱动电路30和CS总线驱动电路40的具体例进行说明。 图49表示栅极线驱动电路30和CS总线驱动电路40的结构。输入到CS电路41的输入信号是与栅极信号Gl、G4对应的移位寄存器输出SR01、SR04、极性信号CMIl和复位信号RESET,输入到CS电路42的输入信号是与栅极信号G2、G5对应的移位寄存器输出SR02、SR05、极性信号CMI2和复位信号RESET,输入到CS电路43的输入信号是与栅极信号G3、G6对应的移位寄存器输出SR03、SR06、极性信号CMI3和复位信号RESET,输入到CS电路44的输入信号是与栅极信号G4、G7对应的移位寄存器输出SR04、SR07、极性信号CMIl和复位信号RESET。像这样,在各CS电路输入对应的η行的移位寄存器输出SROn和其下一行的移位寄存器输出SROn+3,并且极性信号CMI1、CMI2、CMI3按每1行依次地(从第η行起,CMIl — CMI2 — CMI3 — CMIl — CMI2 — CMI3)输入。极性信号 CMI1、CMI2, CMI3 和复位信号RESET从控制电路50输入。下面,为了便于说明,主要以与第二行 第四行对应的CS电路42、43、44为例,对第一帧的动作进行说明。首先,对第二行的各种信号的波形的变化进行说明。在初始状态,在CS电路42的D锁存电路42a的端子D输入极性信号CMI2,在复位端子CL输入复位信号RESET,根据该复位信号RESET,从D锁存电路42a的输出端子Q输出的CS信号CS2的电位被保持为低电平。之后,与供给到第二行的栅极线12的栅极信号G2对应的移位寄存器输出SR02,被从移位寄存器电路SR2输出,输入到CS电路42中的OR电路42b的一个端子。于是,在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即高电平。即,在移位寄存器输出SR02发生电位变化(从低到高)的定时,CS信号CS2的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR02的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR02的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即高电平锁存。之后,保持高电平直到信号M2变为高电平为止。接着,在OR电路42b的另一个端子输入栅极线驱动电路30中移动到第五行的移位寄存器输出SR05。另外,该移位寄存器输出SR05也被输入到CS电路45中的OR电路4 的一个端子。
在D锁存电路42a的时钟端子CK输入信号M2中的移位寄存器输出SR05的电位变化(从低到高),传送此时输入到端子D的极性信号CMI2的输入状态即低电平。S卩,在移位寄存器输出SR05发生电位变化(从低到高)的定时,CS信号CS2的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M2中的移位寄存器输出SR05的电位存在变化(从高到低)为止(信号M2为高电平的期间)。接着,当在时钟端子CK输入信号M2中的移位寄存器输出SR05的电位变化(从高到低)时,将此时的极性信号CMI2的输入状态即低电平锁存。之后,保持低电平直到信号M2在第二帧中变为高电平为止。接着,对第三行的各种信号的波形的变化进行说明。在初始状态,在CS电路43中的D锁存电路43a的端子D输入极性信号CMI3,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路43a的输出端子Q输出的CS信号CS3的电位被保持为低电平。之后,与供给到第三行的栅极线12的栅极信号G3对应的移位寄存器输出SR03,被从移位寄存器电路SR3输出,输入到CS电路43中的OR电路43b的一个端子。于是,在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从低到高),传送此时输入到端子D的极性信号CMI3的输入状态即高电平。即,在移位寄存器输出SR03发生电位变化(从低到高)的定时,CS信号CS3的电位被从低电平切换到高电平。输出高电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR03的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR03的电位变化(从高到低)时,将此时的极性信号CMI3的输入状态即高电平锁存。之后,保持高电平直到信号M3变为高电平为止。接着,在OR电路4 的另一个端子输入栅极线驱动电路30中移动到第六行的移位寄存器输出SR06。另外,该移位寄存器输出SR06也被输入到CS电路46中的OR电路46b的一个端子。在D锁存电路43a的时钟端子CK输入信号M3中的移位寄存器输出SR06的电位变化(从低到高),传送此时输入到端子D的极性信号CMI3的输入状态即低电平。S卩,在移位寄存器输出SR06发生电位变化(从低到高)的定时,CS信号CS3的电位被从高电平切换到低电平。输出低电平直到输入到时钟端子CK的信号M3中的移位寄存器输出SR06的电位存在变化(从高到低)为止(信号M3为高电平的期间)。接着,当在时钟端子CK输入信号M3中的移位寄存器输出SR06的电位变化(从高到低)时,将此时的极性信号CMI3的输入状态即低电平锁存。之后,保持低电平直到信号M3在第二帧中变为高电平为止。接着,对第四行的各种信号的波形的变化进行说明。在初始状态,在CS电路44中的D锁存电路44a的数据端子D输入极性信号CMI1,在复位端子CL输入复位信号RESET。通过该复位信号RESET,从D锁存电路4 的输出端子Q输出的CS信号CS4的电位被保持为低电平。之后,第四行的移位寄存器输出SR04被从移位寄存器电路SR4输出,输入到CS电路44中的OR电路44b的一个端子。于是,在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从低到高),传送此时输入到数据端子D的极性信号CMI1的输入状态即低电平。然后,输出低电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR04的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR04的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即低电平锁存。之后,保持低电平直到信号M4变为高电平为止。接着,在OR电路44b的另一个端子输入栅极线驱动电路30中移动到第七行的移位寄存器输出SR07。另外,该移位寄存器输出SR07也被输入到CS电路47中的OR电路47b的一个端子。在D锁存电路44a的时钟端子CK输入信号M4中的移位寄存器输出SR07的电位变化(从低到高),传送此时输入到端子D的极性信号CMIl的输入状态即高电平。即,在移位寄存器输出SR07发生电位变化(从低到高)的定时,CS信号CS4的电位被从低电平切换到高电平。然后,输出高电平直到下一个输入到时钟端子CK的信号M4中的移位寄存器输出SR07的电位存在变化(从高到低)为止(信号M4为高电平的期间)。接着,当在时钟端子CK输入信号M4中的移位寄存器输出SR07的电位变化(从高到低)时,将此时的极性信号CMIl的输入状态即高电平锁存。之后,保持高电平直到信号M4在第二帧中变为高电平为止。根据上述动作,如图49和图50所示,在第一行 第三行,在对应的行的栅极信号下降的时刻(TFT13从导通切换到断开的时刻)的CS信号的电位电平,在该行的栅极信号下降后下降,在第四行 第六行,在对应的行的栅极信号下降的时刻(TFT13从导通切换到断开的时刻)的CS信号的电位电平,在该行的栅极信号下降后上升。如上所述,在本实施例13中,在第η行的CS电路如输入对应的第η行的移位寄存器输出SROn和下一行(第(η+1)行)之后的行(在上述例中为第(η+3)行)的移位寄存器输出SROn+α的结构,通过对极性信号CMI1、CMI2、CMI3的极性反转定时进行调整,也能够进行ηΗ反转驱动(在上述例中为3Η反转驱动)。在此,对输入到CS电路如的极性信号CMI1、CMI2, CMI3与移位寄存器输出SROn的关系进行说明。图51表示输入到CS电路如的极性信号(CMI1、CMI2和CMI3中的任一个)和移位寄存器输出SROn与从CS电路如输出的CS信号CSn的对应关系。关于图51的CMI1,记号A L分别与1水平扫描期间对应,表示各1水平扫描期间的极性(正极性或负极性)。例如,在第一个水平扫描期间“Α”为正极性,在第二个水平扫描期间“B”为正极性,在第三个水平扫描期间“C”为正极性,在第四个水平扫描期间“D”为负极性。关于CMI2,记号1 12分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第一个水平扫描期间“1”为负极性,在第二个水平扫描期间“2”为正极性,在第三个水平扫描期间“3”为正极性,在第四个水平扫描期间“4”为正极性。关于CMI3,记号a 1分别与1水平扫描期间对应,表示各1水平扫描期间的极性。例如,在第一个水平扫描期间“a”为负极性,在第二个水平扫描期间“b”为负极性,在第三个水平扫描期间“C”为正极性,在第四个水平扫描期间“d”为正极性。像这样,CMI1、CMI2、CMI3按每3水平扫描期间极性反转,并且CMIl和CMI2的相位错开1水平扫描期间,CMI2和CMI3的相位错开1水平扫描期间。另外,CMI1、CMI2、CMI3被有规律地(CS电路41 =CMIl ;CS电路42 =CMI2 ;CS 电路 43 :CMI3 ;CS 电路 44 =CMIl ;CS 电路 45 =CMI2 ;CS 电路 46 =CMI3)输入到各 CS 电路。在CS电路如中,在时钟端子CK输入第η行的移位寄存器输出SROn和下一行的第(η+3)行的移位寄存器输出SROn+3,因此在第η个水平扫描期间将输入到数据端子D的CMI锁存,并且在第(η+; )个水平扫描期间将输入到数据端子D的CMI锁存。例如,在CS电路41中,在第一水平扫描期间取入CMIl的“A”的正极性,并且在第四水平扫描期间取入 CMIl的“D”的负极性。在CS电路42中,在第二水平扫描期间取入CMI2的“2”的正极性, 并且在第五水平扫描期间取入CMI2的“5”的负极性。在CS电路43中,在第三水平扫描期间取入CMI3的“C”的正极性,并且在第六水平扫描期间取入CMI3的“f ”的负极性。在CS 电路44中,在第四水平扫描期间取入CMIl的“D”的负极性,并且在第七水平扫描期间取入 CMIl的“G”的正极性。通过这样的方式,输出图48和图50所示的各CS信号CSn。如上述实施例13所示,通过使用频率不同的多个极性信号CMI1、CMI2、CMI3,能够进行3H反转驱动。而且,4H、……、ηΗ(η线)反转驱动也同样地,能够通过改变频率和极性信号的个数来实现。例如,在4Η反转驱动中,可以利用四个极性信号CMIl CMI4,设定成将各极性信号的频率按每4Η极性反转,并且将各极性信号向各CS电路依次输入。由此, 能够进行2倍角显示驱动和3倍角显示驱动。而且,4倍角、……、η倍角显示驱动也同样地,能够通过对极性信号CMI1、CMI2的极性反转定时进行调整来实现。本发明的液晶显示装置的栅极线驱动电路30也可以为图52所示的结构。图53 是表示具有该栅极线驱动电路30的液晶显示装置的结构的框图。图M是表示构成栅极线驱动电路30的移位寄存器电路301的结构的框图。各级的移位寄存器电路301具有触发器RS-FF和开关电路SW1、SW2。图55是表示触发器RS-FF的结构的电路图。如图55所示,触发器RS-FF具有构成CMOS电路的P沟道晶体管p2和N沟道晶体管n3 ;构成CMOS电路的P沟道晶体管pi和N沟道晶体管nl ;P沟道晶体管p3 ;N沟道晶体管n2 ;N沟道晶体管4 ;SB端子;RB端子;INIT端子;和Q端子· QB端子,p2的栅极、n3的栅极、Pl的漏极、nl的漏极和QB端子连接,并且p2的漏极、n3的漏极、ρ3的漏极、pi的栅极、nl的栅极和Q端子连接,π3的源极和η2的漏极连接,SB端子与ρ3的栅极和η2的栅极连接,RB端子与ρ3的源极、ρ2的源极和η4的栅极连接,nl的源极与n4的漏极连接,INIT 端子与η4的源极连接,pi的源极与VDD连接,η2的源极与VSS连接。在此,p2、n3、pi和 nl构成锁存电路LC,p3作为置位晶体管ST起作用,n2、η4作为锁存解除晶体管(release transistor) LRT 起作用。图56是表示触发器RS-FF的动作的时序图。例如,在图56的tl,输出RB端子的 Vdd到Q端子,nl为0N,输出INIT(Low)到QB端子。在t2,SB信号变为High,p3为0FF,n2 为ON,因此维持tl的状态。在t3,由于RB信号变为Low,所以pi导通(ON),输出Vdd (High) 到QB端子。如图M所示,触发器RS-FF的QB端子与开关电路SWl的N沟道侧栅极和开关电路SW2的P沟道侧栅极连接,开关电路SWl的一个导通电极与VDD连接,开关电路SWl的另一个导通电极与作为该级的输出端子的OUTB端子和开关电路SW2的一个导通电极连接,开关电路SW2的另一个导通电极与时钟信号输入用的CKB端子连接。在移位寄存器电路301中,在触发器FF的QB信号为Low的期间,开关SW2为OFF 且开关电路SWl为0N,因此OUTB信号为High,在QB信号为High的期间,开关电路SW2为 0N,开关电路SWl为0FF,因此CKB信号被取入,从OUTB端子输出。在移位寄存器电路301中,本级的OUTB端子与下一级的SB端子连接,下一级的 OUTB端子与本级的RB端子连接。例如,η级的移位寄存器电路Sfoi的OUTB端子与(η+1) 级的移位寄存器电路Sfoi+1的SB端子连接,(η+1)级的移位寄存器电路Sfoi+1的OUTB端子与η级的移位寄存器电路Sfoi的RB端子连接。另外,在移位寄存器电路SR的初级SRl的 SB端子输入GSPB信号。另外,在栅极驱动器GD中,奇数级的CKB端子和偶数级的CKB端子与不同的GCK线(供给GCK的线)连接,各级的INIT端子与共用的INIT线(供给INIT信号的线)连接。例如,η级的移位寄存器电路Sfoi的CKB端子与GCK2线连接,(η+1)级的移位寄存器电路Sfoi+Ι的CKB端子与GCKl线连接,η级的移位寄存器电路Sfoi和(η+1)级的移位寄存器电路Sfoi+Ι各自的INIT端子与INIT信号线连接。本发明的显示驱动电路,其特征在于上述显示驱动电路用于显示装置,该显示驱动电路将视频信号的分辨率转换为高分辨率进行显示,并且对与包含于像素中的像素电极形成电容的保持电容配线供给保持电容配线信号,由此使从数据信号线写入到像素电极的信号电位向与该信号电位的极性相应的方向变化,当以扫描信号线的延伸方向为行方向时,在将视频信号的分辨率至少在列方向上转换为η倍的情况下,对与相邻的η条扫描信号线对应的、在列方向上相邻的η个像素中包含的各像素电极,供给相同极性且相同灰度等级的信号电位,使从数据信号线写入到像素电极的信号电位的变化方向,根据该信号电位的极性按每相邻η行不同,其中,η为2以上的整数。在上述显示驱动电路中,根据保持电容配线信号,使写入到像素电极的信号电位向与该信号电位的极性相应的方向变化。由此,实现CC驱动。另外,在上述显示驱动电路中,将视频信号的分辨率至少在列方向上转换为η倍(η为2以上的整数)进行显示。由此, 实现高分辨率转换驱动(η倍显示驱动)。而且,根据上述结构,从数据信号线写入到像素电极的信号电位的变化方向,根据该信号电位的极性按每η行不同。例如,在将视频信号的分辨率在列方向和行方向上转换为2倍进行显示的情况下O倍角显示驱动),写入到像素电极的信号电位的变化方向,根据信号电位的极性按每相邻2行不同。由此,能够消除显示视频中产生的明暗相间的横条纹 (参照图64)。由此,在进行CC驱动的显示装置中,能够在进行高分辨率转换驱动(η倍显示驱动)的情况下消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高。在上述显示驱动电路中,也能够为如下结构具有包括与多条扫描信号线的各条对应设置的多个级的移位寄存器,与上述移位寄存器的各级对应地各设置有一个保持电路,并且在各保持电路输入保持对象信号,本级的输出信号和本级之后的级的输出信号,输入到与本级对应的逻辑电路,当上述逻辑电路的输出变为有效时,与本级对应的保持电路取入上述保持对象信号并保持,将本级的输出信号供给到和与本级对应的像素连接的扫描信号线,并且将与本级对应的保持电路的输出作为上述保持电容配线信号供给到和与本级对应的像素的像素电极形成电容的保持电容配线,使输入到多个保持电路的保持对象信号的相位,与输入到别的多个保持电路的保持对象信号的相位不同。在上述显示驱动电路中,也能够为如下结构具有包括与多条扫描信号线的各条扫描信号线对应设置的多个级的移位寄存器,与上述移位寄存器的各级对应地各设置有一个保持电路,并且在各保持电路输入保持对象信号,本级的输出信号和下一级之后的级的输出信号,输入到与本级对应的逻辑电路,当上述逻辑电路的输出变为有效时,与本级对应的保持电路取入上述保持对象信号并保持,将本级的输出信号供给到和与本级对应的像素连接的扫描信号线,并且将与本级对应的保持电路的输出作为上述保持电容配线信号供给到和与本级对应的像素的像素电极形成电容的保持电容配线。
在上述显示驱动电路中,也能够为如下结构各保持电路,在上述移位寄存器中的彼此不同的级的输出信号变为有效的各自的保持时刻,将上述保持对象信号保持,上述保持对象信号为极性以规定的时刻反转的信号,并且输入到上述逻辑电路中的本级的输出信号变为有效时的该保持对象信号的极性,与输入到该逻辑电路中的后级的输出信号变为有效时的该保持对象信号的极性彼此不同。在上述显示驱动电路中,也能够为如下结构对于在同一水平扫描期间进行保持动作的两个保持电路,在一个保持电路输入第一保持对象信号,在另一个保持电路输入第二保持对象信号。在上述显示驱动电路中,也能够为如下结构上述第一和第二保持对象信号,各自的极性反转定时彼此不同。在上述显示驱动电路中,也能够为如下结构与本级对应的保持电路具有将本级的移位寄存器的输出信号输入的第一输入部;将上述保持对象信号输入的第二输入部; 和将上述保持电容配线信号输出到与本级对应的保持电容配线的输出部,将输入到上述第一输入部的上述本级的输出信号变为有效时的输入到上述第二输入部的上述保持对象信号的第一电位,作为上述保持电容配线信号的第一电位输出,在输入到上述第一输入部的上述本级的输出信号为有效的期间,上述保持电容配线信号的电位根据输入到上述第二输入部的上述保持对象信号的电位变化而变化,将输入到上述第一输入部的上述本级的输出信号变为无效时的输入到上述第二输入部的上述保持对象信号的第二电位,作为上述保持电容配线信号的第二电位输出。在上述显示驱动电路中,也能够为如下结构上述移位寄存器的第m级的输出信号和第(m+n)级的输出信号被输入到与第m级对应的逻辑电路,并且输入到第m级的保持电路的上述保持对象信号的极性按每η个水平扫描期间反转。在上述显示驱动电路中,也能够为如下结构上述各保持电路作为D锁存电路或存储电路构成。本发明的显示装置的特征在于具有上述任一种显示驱动电路和显示面板。本发明的显示驱动方法,其特征在于其用于驱动显示装置,将视频信号的分辨率转换为高分辨率进行显示,并且对与包含于像素中的像素电极形成电容的保持电容配线供给保持电容配线信号,由此使从数据信号线写入到像素电极的信号电位向与该信号电位的极性相应的方向变化,当以扫描信号线的延伸方向为行方向,在将视频信号的分辨率至少在列方向上转换为η倍(η为2以上的整数)的情况下,对与相邻的η条扫描信号线对应的、 在列方向上相邻的η个像素中包含的各像素电极,供给相同极性且相同灰度等级的信号电位,使从数据信号线写入到像素电极的信号电位的变化方向,根据该信号电位的极性按每相邻η行不同。根据上述显示驱动方法,能够获得与利用上述显示驱动电路的结构发挥的效果同样的效果。另外,本发明的显示装置,优选为液晶显示装置。本发明并不限定于上述实施方式,将上述实施方式基于技术常识进行适当变更后的实施方式和将它们组合而得到的实施方式也包含在本发明的实施方式中。产业上的可利用性
本发明能够特别合适地适用于有源矩阵型液晶显示装置。附图标记说明1液晶显示装置(显示装置)10液晶显示面板(显示面板)11源极总线(数据信号线)12栅极线(扫描信号线)13TFT (开关元件)14像素电极15CS总线(保持电容配线)20源极线驱动电路(数据信号线驱动电路)30栅极线驱动电路(扫描信号线驱动电路)40CS总线驱动电路(保持电容配线驱动电路)4nCS 电路4naD锁存电路(保持电路,保持电容配线驱动电路)4nbOR电路(逻辑电路)50控制电路(控制电路)SR移位寄存器电路CMI极性信号(保持对象信号)
权利要求
1.一种显示驱动电路,其特征在干所述显示驱动电路用于显示装置,该显示驱动电路将视频信号的分辨率转换为高分辨率进行显示,并且对与包含于像素中的像素电极形成电容的保持电容配线供给保持电容配线信号,由此使从数据信号线写入到像素电极的信号电位向与该信号电位的极性相应的方向变化,当以扫描信号线的延伸方向为行方向吋,在将视频信号的分辨率至少在列方向上转换为η倍的情况下,对与相邻的η条扫描信号线对应的、在列方向上相邻的η个像素中包含的各像素电极,供给相同极性且相同灰度等级的信号电位,使从数据信号线写入到像素电极的信号电位的变化方向,根据该信号电位的极性按每相邻的η行不同,其中,η为2以上的整数。
2.如权利要求1所述的显示驱动电路,其特征在干所述显示驱动电路具有包括与多条扫描信号线的各条扫描信号线对应设置的多个级的移位寄存器,与所述移位寄存器的各级对应地各设置有ー个保持电路,并且在各保持电路输入保持对象信号,本级的输出信号和本级之后的级的输出信号,输入到与本级对应的逻辑电路,当所述逻辑电路的输出变为有效吋,与本级对应的保持电路取入所述保持对象信号井保持,将本级的输出信号供给到与和本级对应的像素连接的扫描信号线,并且将与本级对应的保持电路的输出作为所述保持电容配线信号供给到与和本级对应的像素的像素电极形成电容的保持电容配线,使输入到多个保持电路的保持对象信号的相位,与输入到其它多个保持电路的保持对象信号的相位不同。
3.如权利要求1所述的显示驱动电路,其特征在干所述显示驱动电路具有包括与多条扫描信号线的各条扫描信号线对应设置的多个级的移位寄存器,与所述移位寄存器的各级对应地各设置有ー个保持电路,并且在各保持电路输入保持对象信号,本级的输出信号和下一级之后的级的输出信号,输入到与本级对应的逻辑电路,当所述逻辑电路的输出变为有效吋,与本级对应的保持电路取入所述保持对象信号井保持,将本级的输出信号供给到与和本级对应的像素连接的扫描信号线,并且将与本级对应的保持电路的输出作为所述保持电容配线信号供给到与和本级对应的像素的像素电极形成电容的保持电容配线。
4.如权利要求2或3所述的显示驱动电路,其特征在于各保持电路,在所述移位寄存器中的彼此不同的级的输出信号变为有效的各自的保持定时,保持所述保持对象信号,所述保持对象信号为极性以规定的定时反转的信号,并且输入到所述逻辑电路中的本级的输出信号变为有效时的该保持对象信号的极性,与输入到该逻辑电路中的后级的输出信号变为有效时的该保持对象信号的极性彼此不同。
5.如权利要求2所述的显示驱动电路,其特征在干对于在同一水平扫描期间进行保持动作的两个保持电路,在ー个保持电路输入第一保持对象信号,在另ー个保持电路输入第二保持对象信号。
6.如权利要求5所述的显示驱动电路,其特征在于所述第一保持对象信号和第二保持对象信号,各自的极性反转定时彼此不同。
7.如权利要求2或3所述的显示驱动电路,其特征在于与本级对应的保持电路具有将本级的移位寄存器的输出信号输入的第一输入部;将所述保持对象信号输入的第二输入部;和将所述保持电容配线信号输出到与本级对应的保持电容配线的输出部,将输入到所述第一输入部的所述本级的输出信号变为有效时输入到所述第二输入部的所述保持对象信号的第一电位,作为所述保持电容配线信号的第一电位输出,在输入到所述第一输入部的所述本级的输出信号为有效的期间,所述保持电容配线信号的电位根据输入到所述第二输入部的所述保持对象信号的电位的变化而变化,将输入到所述第一输入部的所述本级的输出信号变为无效时输入到所述第二输入部的所述保持对象信号的第二电位,作为所述保持电容配线信号的第二电位输出。
8.如权利要求2或3所述的显示驱动电路,其特征在于所述移位寄存器的第m级的输出信号和第(m+n)级的输出信号被输入到与第m级对应的逻辑电路,并且输入到第m级的保持电路的所述保持对象信号的极性按每η个水平扫描期间反转。
9.如权利要求2至8中任一项所述的显示驱动电路,其特征在于 所述各保持电路作为D锁存电路或存储电路构成。
10.一种显示装置,其特征在干所述显示装置包括权利要求1至9中任一项所述的显示驱动电路和显示面板。
11.ー种显示驱动方法,其特征在干所述显示驱动方法用于驱动显示装置,将视频信号的分辨率转换为高分辨率进行显示,并且对与包含于像素中的像素电极形成电容的保持电容配线供给保持电容配线信号, 由此使从数据信号线写入到像素电极的信号电位向与该信号电位的极性相应的方向变化, 当以扫描信号线的延伸方向为行方向吋,在将视频信号的分辨率至少在列方向上转换为η倍的情况下,对与相邻的η条扫描信号线对应的、在列方向上相邻的η个像素中包含的各像素电极,供给相同极性且相同灰度等级的信号电位,使从数据信号线写入到像素电极的信号电位的变化方向,根据该信号电位的极性按每相邻的η行不同,其中,η为2以上的整数。
全文摘要
将视频信号的分辨率转换为高分辨率进行显示(分辨率转换驱动),并且在进行CC驱动的显示装置中将视频信号的分辨率转换为2倍(2倍角显示)的情况下,以栅极线的延伸方向为行方向,对与相邻的2条扫描信号线对应的、在列方向(扫描方向)上相邻的2个像素中包含的各像素电极,供给相同极性且相同灰度等级的信号电位,使从源极线写入到像素电极的信号电位的变化方向,根据该信号电位的极性按每相邻2行不同。由此,在进行CC驱动的显示装置中,在进行(n倍显示)的情况下消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高。
文档编号G09G3/20GK102576516SQ20108004604
公开日2012年7月11日 申请日期2010年6月2日 优先权日2009年10月16日
发明者业天诚二郎, 古田成, 山本悦雄, 村上祐一郎 申请人:夏普株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1