显示装置的驱动电路及其驱动方法

文档序号:2585928阅读:112来源:国知局
专利名称:显示装置的驱动电路及其驱动方法
技术领域
本发明提出一种用于显示装置的驱动电路及其驱动方法,特别是用于场序色彩 (field sequential color)技术的液晶显示装置的驱动电路及其驱动方法。
背景技术
传统上,薄膜晶体管液晶显示装置(Thin-Film-Transistor Liquid CrystalDisplay,简称TFT-LCD)都需要彩色滤光片(color filter),来产生红(R)、绿(G)、 蓝(B)三原色。当白光背光源的光穿过彩色滤光片后,整个光强度被滤掉或吸收掉约70% 的光,所以光通过彩色滤光片的光利用率仅约30%,造成大量的电能损耗。同时,由于彩色滤光片较低的色彩纯度,造成较窄的色域(color gamma domain) 0目前新兴的场序色彩(field sequential color,简称FSC)技术由于不需要彩色滤光片,所以可以消耗非常低的电能。另一方面,传统的液晶显示装置中的每个像素必须包含3个子像素,其分别需RGB三种颜色的彩色滤光片,但如果采用FSC技术,则每个像素不必再包含3个子像素,因此在制作TFT时,像素可以轻易地达到3倍的精细度,可应用于便携式的显示产品或其它高密度像素(high Pixel Per Inch,简称高PPI)的显示产品。FSC技术通常使用RGB三种颜色的发光二极管(Light Emitting Diode,简称LED) 做为背光源,RGB三种颜色的LED轮流闪亮,利用视觉暂留来混光,以显示出各种颜色。举例来说,如果以往为60Hz的显示方式,即每1/60秒显示一画面,采用FSC技术则必须使用 180Hz的显示方式,即每1/180秒就必须显示一画面。因此,这时往往会发生液晶反应速度不够快的情况,而严重影响到画面质量。因此,目前亟需新的技术或方法来解决液晶反应速度不够快的问题。本发明团队经深入研究分析,及无数次实验及改良,终于开发出崭新的电路结构及其驱动方法,并经多次验证,能有效解决上述问题,满足FSC快速显示画面的要求。

发明内容
本发明提供一种用于显示装置的驱动电路,具有缩短扫描时间,以加快液晶反应速度,并减少电力损耗的优点。本发明提供一种显示装置的像素结构,其包括第一栅极线、第二栅极线和第三栅极线;第一数据线;像素晶体管,分别电性连接所述第一数据线与驱动电路,其中所述驱动电路包含第一晶体管,包括栅极、第一电极端及第二电极端,其中所述第一晶体管的所述栅极及其所述第一电极端共同电连接于所述第一栅极线;第二晶体管,包括栅极、第一电极端及第二电极端,其中所述第二晶体管的所述栅极电连接所述第三栅极线,且其所述第一电极端和所述第二电极端分别与所述第一晶体管的所述第二电极端及所述第二栅极线电连接;以及第一电容,具有第一端及第二端,其中所述第一电容的所述第一端和所述第二端分别与所述第一晶体管的所述第二电极端及所述第二栅极线电连接。根据上述构想,其中所述像素晶体管包括栅极、第一电极端及第二电极端,其中所述像素晶体管的所述栅极与所述第一晶体管的所述第二电极端电连接,所述像素晶体管的所述第一电极端和所述第二电极端分别电连接所述第一数据线和液晶电容。根据上述构想,其中所述的像素结构还包括储存电容,其具有第一端及第二端,其中所述储存电容的所述第一端与所述像素晶体管的所述第二电极端电连接。 根据上述构想,其中所述储存电容的所述第二端与所述第二晶体管的所述栅极电连接。根据上述构想,其中所述液晶电容具有第一端及第二端,所述液晶电容的所述第一端与所述像素晶体管的所述第二电极端和所述储存电容的所述第一端电连接。根据上述构想,其中所述的像素结构还包括公共电极,其与所述液晶电容的所述第二端电连接。本发明还提供一种用于显示装置的驱动电路,所述显示装置包括第一栅极线、第二栅极线、第三栅极线及像素晶体管,所述像素晶体管具有栅极、电连接数据线的第一电极端和电连接像素电极的第二电极端,所述驱动电路与所述第一栅极线、所述第二栅极线、所述第三栅极线及所述像素晶体管的所述栅极电连接,所述驱动电路包括第一控制单元,在第一时间内,当所述第一栅极线被致能时,所述第一控制单元对储存单元,预充泵电压,在第二时间内,当所述第一栅极线被去能,而所述第二栅极线被致能时,所述驱动电路通过所述储存单元将第二栅极线上的致能电压再提升所述泵电压大小,并利用所述提升后的电压导通所述像素晶体管;以及第二控制单元,在第三时间内,当所述第二栅极线被去能,而所述第三栅极线被致能时,所述第二控制单元将所述第二栅极线的电压拉回至去能电压。根据上述构想,其中在所述第三时间内,所述第二控制单元对所述储存单元的泵电压进行放电。根据上述构想,其中在所述第一时间内,所述第一控制单元同时导通所述像素晶体管。根据上述构想,其中在所述第一时间内,所述第一控制单元用以导通所述像素晶体管的电压大致等于所述第一栅极线上的致能电压。根据上述构想,其中在所述第一时间内,所述数据线上的第一像素数据信号经由所述像素晶体管写入所述像素电极。根据上述构想,其中在所述第二时间内,所述数据线上的第二像素数据信号经由所述像素晶体管写入所述像素电极。根据上述构想,其中所述第一控制单元包含第一晶体管,其具有栅极、第一电极端及第二电极端,且所述第一晶体管的所述栅极和其所述第一电极端电连接于所述第一栅极线,而所述第一晶体管的所述第二电极端电连接所述像素晶体管的所述栅极。根据上述构想,其中所述储存单元为电容,其具有第一端与第二端,且其所述第一端与第二端分别电连接所述第一晶体管的所述第二电极端和所述第二栅极线。根据上述构想,其中所述第二控制单元包含第二晶体管,其具有栅极、第一电极端及第二电极端,且所述第二晶体管的所述栅极电连接所述第三栅极线,而所述第二晶体管的所述第一电极端和所述第二电极端分别电连接所述电容的所述第一端和所述第二端。 根据上述构想,其中在所述第三时间内,所述第二晶体管将导通,并对所述电容进行放电。本发明还提供一种用于显示装置的驱动方法,所述显示装置包括第一栅极线、第二栅极线、第三栅极线、数据线、像素晶体管及储存单元,所述像素晶体管具有栅极,其具有栅极电压,以及具有分别电连接所述数据线和像素电极的第一电极端和第二电极端,所述方法包括在第一时间内,致能所述第一栅极线,将所述像素晶体管导通,并对所述储存单元预充泵电压;在第二时间内,去能所述第一栅极线,致能所述第二栅极线,将所述第二栅极线上的致能电压再提升所述泵电压的大小,并利用所述提升后的电压导通所述像素晶体管;以及在第三时间内,去能所述第二栅极线,致能所述第三栅极线,将所述第二栅极线的电压拉回至去能电压。根据上述构想,其中所述的方法还包含在所述第一时间内,经由所述数据线,对所述像素电极写入第一像素数据。根据上述构想,其中所述的方法还包含在所述第二时间内,经由所述数据线,对所述像素电极写入第二像素数据。根据上述构想,其中所述的方法还包含在所述第三时间内对所述储存单元进行放电,以将所述第二栅极线的电压拉回至去能电压。根据上述构想,其中所述储存单元电连接所述第二栅极线,并经由所述储存单元以提升所述第二栅极线上的致能电压。根据上述构想,其中在所述第一时间内,用以导通所述像素晶体管的电压大致等于所述第一栅极线上的致能电压。根据上述构想,其中所述第一栅极线相邻于所述第二栅极线,所述第二栅极线相邻于所述第三栅极线。本发明通过下列详细说明,将得到更深入的了解。


图1为本发明第一实施例的驱动电路的示意图;图2为本发明第一实施例的驱动电压的时序示意图;图3为本发明第一实施例的显示装置的驱动方法的流程图;图4为本发明第二实施例的驱动电路的示意图;以及图5为本发明第二实施例的驱动电压的时序示意图。主要元件符号说明10:泵电路11 第一控制单元12 第二控制单元13、100:像素结构21、22、23 方法步骤(”(;、Ccl:电容D1 数据线
G”G2、G3:栅极线 TFT1、TFT2、TFTp 薄膜晶体管Vg(I), Vg⑵、Vg(3)栅极线电压V-公共电极Vg:栅极电压Vgh:高电压Vgl:低电压Vpump:泵电压
具体实施例方式[第一实施例]本实施例提供一种可用于液晶显示装置的驱动电路,又称泵电路或栅极电压调整电路,其能缩短显示装置所需的扫描时间或增加液晶反应速率,以大幅提升显示装置的画面显示质量。参照图1,其为本发明第一实施例的像素结构示意图。像素结构13中包含有驱动电路,即泵电路(pumpingcircuit) 10。泵电路10适用于显示装置(例如液晶显示器等,未图示)的像素结构,优选适用于场序色彩显示器的像素结构。泵电路10包括第一控制单元11及第二控制单元12,泵电路10与显示装置中的第一栅极线G1、第二栅极线G2、第三栅极线G3及像素晶体管TFTp的栅极电连接。在本实施例中,第二栅极线G2与第三栅极线G3可为相邻的栅极线,也可为不相邻的栅极线,例如间隔一条以上栅极线等。参照图2,其为本发明实施例的驱动电压的时序示意图。本发明第一实施例中,泵电路10在像素结构13中的驱动方式和操作原理将说明如下。参照图1与图2,首先,在第一时间Tl内,当第一栅极线G1由去能(disableor turn-off)状态被驱动至致能(enable or turn-on)状态时,例如第一栅极线G1的电压电平由Vgl提升至Vgh电压电平时,也即在第一时间Tl,第一栅极线G1接收来自栅极驱动器(未图示)的致能信号。此时,泵电路10的第一控制单元11将像素晶体管TFTp的栅极电压Vg由原先的第一电压V1 (即低电压)驱动至第二电压V2 (即高电压),第二电压V2与第一电压V1的压差大致上等于Vgh与Vgl的压差, 也即在第一时间Tl内,像素晶体管TFTp的栅极所接收到栅极电压Vg将大致等于第一栅极线G1上的致能电压;此时像素晶体管TFTp将被导通(turn on),而数据线Dl上的数据信号将被写入至像素电极E中,这时写入至像素电极E中的数据信号,实际上是像素结构13的上一个像素的数据信号。另一方面,在第一时间Tl内,泵电路10还通过其内部的储存单元预充泵电压Vpimp,其中所述储存单元可以例如是电容(未图示)。接着,在第二时间T2内,当第一栅极线G1被去能(disable),而第二栅极线G2接着被致能(enable),也即第二栅极线G2接收来自所述栅极驱动器的致能电压,此时泵电路10 将通过其内的所述储存单元的耦合效应将第二栅极线G2上的电压由第二电压V2拉升至第三电压V3,并且泵电路10通过所述储存单元而与像素晶体管TFTp的栅极电连接,而像素晶体管TFTp的栅极所接收到的栅极电压Vg也相应地由第二电压V2拉升至第三电压V3,其中, 从第二电压V2拉升至第三电压V3的增幅约等于泵电压Vp_的大小。此时像素晶体管TFTp 也将维持在导通状态,而数据线D1上的数据信号将持续被写入至像素电极E,这时(第二时间T2内)写入至像素电极E的数据信号,是像素结构13实际上真正的数据信号。虽然,第一时间Tl内,所写入的是像素结构13的上一个像素的数据信号(称第一像素数据信号), 但由于Tl的时间很短,在第二时间T2时,所述像素便得获得真正的数据信号(第二像素数据信号)。换言之,本发明泵电路10的另一特色即其将使像素晶体管TFTp在两相邻的致能时间(Tl和T2)内均被导通,并先后使像素电极E写入第一像素数据信号与第二像素数据信号。 然后,在第三时间T3内,当第二栅极线G2被去能,而第三栅极线G3接着被致能,即第三栅极线G3接收来自栅极驱动器的致能电压,此时泵电路10接收栅极线G3上的致能电压,并通过其内的第二控制单元12将对泵电路10里的储存单元的泵电压进行放电,并将像素晶体管TFTp的栅极电压Vg以及第二栅极线G2上的电压由第三电压V3拉回到第一电压 V10参照图1 3,其中图3为本实施例的显示装置的驱动方法流程图。首先在步骤 21中,在第一时间内,致能所述第一栅极线,将所述像素晶体管导通,并对所述泵电路内的储存单元预充泵电压。接着在步骤22中,在第二时间内,去能所述第一栅极线,致能所述第二栅极线,将所述第二栅极上的致能电压再提升所述泵电压的大小,并利用所述提升后的电压导通所述像素晶体管。然后在步骤23中,在第三时间内,去能所述第二栅极线,致能所述第三栅极线,将所述第二栅极线的电压拉回至去能电压。本实施例所提出的泵电路及其驱动方法中,其用以驱动像素晶体管TFTp并使像素晶体管TFTp写入真正数据信号的栅极电压Vg将由原来设定的第二电压V2再增加泵电压至第三电压V3,所以能快速地导通像素晶体管TFTp,并相应地使得像素液晶更快速地被驱动到所要的位置,因此能缩短液晶反应时间。对于采用FSC技术或显示高速动画等必须以高频(例如180Hz)显示画面,而产生液晶反应速度不足,造成画面出现残影,而严重影响画面质量的问题,本实施例所提出的泵电路能有效解决这一问题。本实施例中的泵电路可由本领域技术人员做适当的设计,以执行本实施例中的驱动方法。在接下来的实施例中,将提供一种驱动电路,也可用来执行本实施例中的驱动方法。[第二实施例]参照图4,其为本发明第二实施例的像素结构示意图。所述像素结构100包含有驱动电路(或泵电路),所述驱动电路优选可适用于场序色彩显示器的像素结构,但不限于此。本实施例中的像素结构100包括第一栅极线G1、第一数据线D1、第一晶体管TFT1、第二晶体管TFT2及第一电容Q。其中,第一晶体管TFT1及第二晶体管TFT2均各自包括栅极、第一电极端(例如源极)及第二电极端(例如漏极),而第一电容C1包括第一端及第二端。上述的第一晶体管TFT1的栅极和其第一电极端均与第一栅极线G1电连接。第二晶体管TFT2的第一电极端则与第一晶体管TFT1的第二电极端电连接。本实施例的驱动电路还可包括第二栅极线G2,其与第一电容C1的第二端及第二晶体管的第二电极端均电连接。本实施例的驱动电路还可包括像素晶体管TFTp,其具有栅极、 第一电极端(例如源极)及第二电极端(例如漏极)。像素晶体管TFTp的第一电极端与第一数据线D1电连接。像素晶体管TFTp的栅极与第一晶体管TFT1的第二电极端及第二晶体管TFT2的第一电极端电连接。所以第一晶体管TFT1的第二电极端经由像素晶体管TFTp而与第一数据线D1电连接。本实施例的像素结构100还可包括储存电容Cs及液晶电容C『其均具有第一端及第二端。储存电容Cs及液晶电容C^的第一端均与像素晶体管TFTp的第二电极端或像素电极E电连接。而第二栅极线G2则通过第一电容C1而与像素晶体管TFTp 的栅极电连接。另外,本实施例的像素结构还可包括第三栅极线G3,其与储存电容Cs的第二端及第二晶体管TFT2的栅极均电连接。在本实施例中,第三栅极线G3与第二栅极线G2相邻,而第二栅极线G2与第一栅极线G1相邻,但在其它实施例中将不限于此。 同时参考图4及图5,其中图5为本实施例的驱动电压的时序示意图。当在Tl时间内,第一栅极线G1接收来自栅极驱动器(未图示)的高电压Vgh(或致能电压),其它栅极线则接收来自所述栅极驱动器的低电压Vgl (或去能电压),使得第一晶体管TFT1导通,所以电流会流过第一晶体管TFT1的第二电极端,再流到第一电容C1的第一端,进行充电,产生泵电量QP_。因此当第一栅极线G1的电压Vg(I)拉高为高电压Vgh时,第二栅极线G2因电性连接于第一电容C1的第二端,所以其将受第一电容C1的耦合效应影响,其电压Vg(2)在Tl 时间内最后将变为低电压Vgl加上泵电压Vpimp,即Vg(2) = Vgl+Vp_(其中Vp_ = QpimpXC1)。 同时,在Tl时间内,当第一晶体管TFT1导通后,像素晶体管TFTp的栅极端将通过第一晶体管TFT1而接收到第一栅极线G1的电压,因此这时晶体管TFTp的栅极电压Vg将被拉升,且像素晶体管TFTp也将被导通,而数据线Dl上的数据信号将被写入至像素电极E,这时写入至像素电极E的数据信号,实际上是像素结构100的上一个像素的数据信号。在Tl时间结束后的T2时间内,第二栅极线G2接收来自栅极驱动器的高电压 Vgh (致能电压),其它栅极线则接收低电压Vgl,而这时第二栅极线G2上的电压将因第一电容 C1的耦合效应而被拉升泵电压Vpump的大小,像素晶体管TFTp通过第一电容C1而电连接第二栅极线G2的电压,因此像素晶体管TFTp将继续维持在导通(On)状态,而数据线D1I的数据信号将持续被写入至像素电极E,这时写入至像素电极E的数据信号,则为像素结构100实际上真正的数据信号。另一方面,在T2时间内,第一晶体管TFT1及第二晶体管TFT2则将呈截止(Off)状态。在此特别说明的是,由于第二栅极线G2的电压Vg(2),在Tl时间通过第一电容C1已被拉升至Vgl+Vp_,所以在T2时间当对第二栅极线G2提供高电压Vgh(致能电压) 时,第二栅极线G2的电压Vg⑵将为Vgh加上原先已拉升的Vgl+Vp_,即Vg⑵=Vgl+Vgh+Vp_。 换言之,此时第二栅极线G2以Vg(2) = Vgl+Vgh+Vp_的电压来驱动像素晶体管TFTp的栅极, 而不是像传统现有技术是以Vg(2) =Vgl+Vgh的电压驱动。由于,本实施例中,驱动像素晶体管的栅极的电压比现有技术的栅极电压要高(即比现有技术多了泵电压Vpump),所以可以使像素晶体管TFTp更快被导通,由此液晶电容C^内的液晶将更快速地被驱动到所要的位置, 所以可以加快液晶反应速度,缩短栅极线所需扫描时间。另外,在T2时间内,其它栅极线的电压接收低电压Vgl。虽然,第一时间Tl内,所述像素结构100的像素电极E所写入的是上一个像素的数据信号,但Tl的时间很短,在第二时间T2时,便迅速写入所述像素真正的数据信号。在T2时间结束后的T3时间内,第三栅极线G3接收高电压Vgh,其它栅极线则接收低电压Vgl。此时,第一晶体管TFT1及像素晶体管TFTp是呈截止(Off)状态,而第二晶体管 TFT2则导通(On状态),所以第一电容C1内储存的泵电量Qp_会经由第二晶体管TFT2的第一电极端及第二电极端放电,而使得第二栅极线G2上的电压可以回复降到原先的低电压 Vgl,如图5所示。综合上述,本发明所提出的驱动电路,能使用以驱动像素晶体管的栅极电压比先前技术增加泵电压νρ_,所以能使像素晶体管TFTp更快被导通,进而液晶更快速地被驱动到所要的位置,因此能加快画面显示速度,缩短每个栅极线的扫描信号所需的致能时间。因此,当显示器采用FSC技术,而画面播放频率增加3倍时,使用本发明的驱动电路,仍能使液晶快速驱动到所要的位置,尤其对需要播放动态画面的液晶电视 而言,更可有效地突破现有技术瓶颈,解决现有技术液晶反应速度不够快的问题。
权利要求
1.一种用于显示装置的驱动电路,所述显示装置包括第一栅极线、第二栅极线、第三栅极线及像素晶体管,所述像素晶体管具有栅极、电连接数据线的第一电极端和电连接像素电极的第二电极端,所述驱动电路与所述第一栅极线、所述第二栅极线、所述第三栅极线及所述像素晶体管的所述栅极电连接,所述驱动电路包括第一控制单元,在第一时间内,当所述第一栅极线被致能时,所述第一控制单元对储存单元,预充泵电压,在第二时间内,当所述第一栅极线被去能,而所述第二栅极线被致能时, 所述驱动电路通过所述储存单元将第二栅极线上的致能电压再提升所述泵电压大小,并利用所述提升后的电压导通所述像素晶体管;以及第二控制单元,在第三时间内,当所述第二栅极线被去能,而所述第三栅极线被致能时,所述第二控制单元将所述第二栅极线的电压拉回至去能电压。
2.根据权利要求1所述的电路,其中在所述第三时间内,所述第二控制单元对所述储存单元的泵电压进行放电。
3.根据权利要求1所述的电路,其中在所述第一时间内,所述第一控制单元同时导通所述像素晶体管。
4.根据权利要求3所述的电路,其中在所述第一时间内,所述第一控制单元用以导通所述像素晶体管的电压大致等于所述第一栅极线上的致能电压。
5.根据权利要求3所述的电路,其中在所述第一时间内,所述数据线上的第一像素数据信号经由所述像素晶体管写入所述像素电极。
6.根据权利要求5所述的电路,其中在所述第二时间内,所述数据线上的第二像素数据信号经由所述像素晶体管写入所述像素电极。
7.根据权利要求1所述的电路,其中所述第一栅极线相邻于所述第二栅极线,且所述第二栅极线相邻于所述第三栅极线。
8.根据权利要求1所述的电路,其中所述第一控制单元包含第一晶体管,其具有栅极、 第一电极端及第二电极端,且所述第一晶体管的所述栅极和其所述第一电极端电连接于所述第一栅极线,而所述第一晶体管的所述第二电极端电连接所述像素晶体管的所述栅极。
9.根据权利要求8所述的电路,其中所述储存单元为电容,其具有第一端与第二端,且其所述第一端与第二端分别电连接所述第一晶体管的所述第二电极端和所述第二栅极线。
10.根据权利要求9所述的电路,其中所述第二控制单元包含第二晶体管,其具有栅极、第一电极端及第二电极端,且所述第二晶体管的所述栅极电连接所述第三栅极线,而所述第二晶体管的所述第一电极端和所述第二电极端分别电连接所述电容的所述第一端和所述第二端。
11.根据权利要求10所述的电路,其中在所述第三时间内,所述第二晶体管将导通,并对所述电容进行放电。
12.一种用于显示装置的驱动方法,所述显示装置包括第一栅极线、第二栅极线、第三栅极线、数据线、像素晶体管及储存单元,所述像素晶体管具有栅极,其具有栅极电压,以及具有分别电连接所述数据线和像素电极的第一电极端和第二电极端,所述方法包括在第一时间内,致能所述第一栅极线,将所述像素晶体管导通,并对所述储存单元预充泵电压;在第二时间内,去能所述第一栅极线,致能所述第二栅极线,将所述第二栅极线上的致能电压再提升所述泵电压的大小,并利用所述提升后的电压导通所述像素晶体管;以及在第三时间内,去能所述第二栅极线,致能所述第三栅极线,将所述第二栅极线的电压拉回至去能电压。
13.根据权利要求12所述的方法,还包含在所述第一时间内,经由所述数据线,对所述像素电极写入第一像素数据。
14.根据权利要求12所述的方法,还包含在所述第二时间内,经由所述数据线,对所述像素电极写入第二像素数据。
15.根据权利要求12所述的方法,还包含在所述第三时间内对所述储存单元进行放电,以将所述第二栅极线的电压拉回至去能电压。
16.根据权利要求12所述的方法,其中所述储存单元电连接所述第二栅极线,并经由所述储存单元以提升所述第二栅极线上的致能电压。
17.根据权利要求12所述的方法,其中在所述第一时间内,用以导通所述像素晶体管的电压大致等于所述第一栅极线上的致能电压。
18.根据权利要求12所述的方法,其中所述第一栅极线相邻于所述第二栅极线,所述第二栅极线相邻于所述第三栅极线。
全文摘要
本发明提供一种显示装置的像素结构、驱动电路及其驱动方法。该用于显示装置的像素结构,包括第一、第二和第三栅极线、第一数据线、像素晶体管及驱动电路。像素晶体管分别电连接第一数据线与驱动电路。驱动电路包括第一晶体管、第二晶体管及第一电容。第一晶体管及第二晶体管均包括栅极、第一电极端及第二电极端。第一晶体管的栅极及第一电极端与第一栅极线电连接。第二晶体管的栅极电连接第三栅极线,且其所述第一电极端和第二电极端分别与第一晶体管的第二电极端及第二栅极线电连接。第一电容具有第一端及第二端,其分别与第一晶体管的第二电极端及第二栅极线电连接。
文档编号G09G3/20GK102324219SQ201110329250
公开日2012年1月18日 申请日期2009年5月25日 优先权日2009年5月25日
发明者施博盛, 陈柏仰 申请人:瀚宇彩晶股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1