立体图像显示器及其驱动方法

文档序号:2585931阅读:212来源:国知局
专利名称:立体图像显示器及其驱动方法
技术领域
本发明的多个实施方式涉及一种立体图像显示器及其驱动方法。
背景技术
立体图像显示器利用立体技术或自动立体技术来实现三维(3D)图像。立体技术利用了用户左、右眼之间的具有较强立体效果的视差图像,其可以包括眼镜型方法和非眼镜型方法。在眼镜型方法中,通过利用偏振眼镜改变左、右眼之间视差图像的偏振方向而在直视显示器或投影仪上实现立体图像。可选择的是,通过利用液晶快门眼镜以时分方式显示左、右眼之间的视差图像而在直视显示器或投影仪上实现立体图像。在非眼镜型方法中, 通常在显示屏的前面或后面安装用于将左、右眼之间的视差图像的光轴分开的光学部件, 如视差屏障和双凸透镜,从而实现立体图像。图1示出相关技术的图案化延迟器型立体图像显示器。如图1中所示,图案化延迟器型立体图像显示器利用布置于显示板3上的图案化延迟器5的偏振特性以及用户佩戴的偏振眼镜6的偏振特性来实现3D图像。图案化延迟器型立体图像显示器在显示面板3的相邻行上显示左眼图像L和右眼图像R,并且通过图案化延迟器5来切换入射在偏振眼镜6 上的光的偏振特性。图案化延迟器型立体图像显示器允许左眼图像L的偏振特性与右眼图像R的偏振特性不同并且在空间上划分用户看到的左眼图像L和右眼图像R,由此实现3D 图像。在图1中,附图标记1表示向显示面板3提供光的背光单元,附图标记2和4表示偏振膜,其分别附接于显示面板3的上基板和下基板上以便选择线性偏振。在图1所示的图案化延迟器型立体图像显示器中,由于垂直视角的位置处产生串扰,使3D图像的可见性降低。用户的左眼必须仅透射左眼图像L的光并且用户的右眼必须仅透射右眼图像R的光,从而使用户能够充分地体验3D图像的立体感。然而,当左眼图像L 的光和右眼图像R的光均入射在用户的左眼和右眼上时,用户通过其左眼或右眼都能看到左眼图像L的光和右眼图像R的光,从而感觉到串扰。当用户不观看显示面板3的前部的 3D图像而是向下或向上看3D图像时,在等于或大于预定角度的垂直视角处产生串扰。因此,相关技术的图案化延迟器型立体图像显示器具有使用户能够在没有串扰的情况下观看 3D图像的非常窄的垂直视角。因此,如图2中所示,日本特开No. 2002-185983公开了一种通过在图案化延迟器5 中形成黑条BS来拓宽立体图像显示器的垂直视角的方法。当用户在远离立体图像显示器一段预定距离D的位置处观看立体图像显示器时,理论上不会产生串扰的垂直视角α取决于显示面板3的黑矩阵BM的尺寸、图案化延迟器5的黑条BS的尺寸、以及显示面板3与图案化延迟器5之间的距离S。当黑矩阵BM的尺寸和黑条BS的尺寸增大并且当显示面板3 与图案化延迟器5之间的距离S减小时,垂直视角α变宽。
然而,包括形成在图案化延迟器5中的黑条BS的立体图像显示器的亮度由于这些黑条BS而比仅显示二维QD)图像的现有显示设备的亮度低得多。此外,包括形成在图案化延迟器5中的黑条BS的立体图像显示器在将图案化延迟器5附接到显示面板3时需要精确对准。当图案化延迟器5未被精确地对准时,不能顺利地执行黑条BS的操作。因此, 用户可能通过其右眼观看到左眼图像,或者可能通过其左眼观看到右眼图像。结果,用户可能感觉到串扰。

发明内容
因此,提出了一种利用有源黑条来控制显示面板的像素的技术,以便解决在日本特开No. 2002-185983中公开的立体图像显示器的问题。本发明涉及一种立体图像显示器及其驱动方法。本发明的一个目的在于提供一种能够防止晶体管的栅极偏置应力的立体图像显示器及其驱动方法,所述晶体管的栅极连接到级(stage)的Q节点。本发明附加的优点、目的和特点将在随后的描述中部分地进行阐述,并且根据对下文的研究,这些优点、目的和特点在某种程度上对于所属领域技术人员而言是显而易见的,或者可以通过实践本发明而获悉。本发明的这些目的和其他优点可以通过文字描述及其权利要求书以及附图中具体指出的结构来实现和获得。为了实现这些目的和其他优点,依照根据本发明一个方面的目的,提供一种立体图像显示器,包括数据显示单元,该数据显示单元包括第一扫描晶体管,该第一扫描晶体管在2D模式中响应于第On-I)条栅极线的栅极脉冲而向像素电极提供数据线的2D数据电压,并且在3D模式中响应于第On-I)条栅极线的栅极脉冲而向所述像素电极提供所述数据线的3D数据电压,其中η是自然数;有源黑条单元,该有源黑条单元包括第二晶体管和第三晶体管,该第二晶体管在2D模式中响应于第On-I)条栅极线的栅极脉冲而向所述像素电极提供所述数据线的2D数据电压并且在3D模式中响应于第On-I)条栅极线的栅极脉冲而向所述像素电极提供所述数据线的3D数据电压,该第三晶体管在2D模式中响应于第On)条栅极线的低逻辑电平电压而截止并且在3D模式中响应于第Qn)条栅极线的栅极脉冲而将共同施加于公共电极的公共电压提供给所述像素电极;以及移位寄存器,该移位寄存器包括顺序地向第On-I)条栅极线提供栅极脉冲的多个A级和顺序地向第Qn)条栅极线提供栅极脉冲的多个B级。根据本发明的另一个方面,提供一种用于驱动立体图像显示器的方法,包括以下步骤在2D模式中响应于第On-I)条栅极线的栅极脉冲而向数据显示部分的像素电极和有源黑条部分的像素电极提供数据线的2D数据电压,其中η是自然数;在3D模式中响应于第On-I)条栅极线的栅极脉冲而向所述数据显示部分的像素电极和所述有源黑条部分的像素电极提供所述数据线的3D数据电压;在3D模式中响应于第Qn)条栅极线的栅极脉冲而将共同施加于公共电极的公共电压提供给所述像素电极;以及顺序地向第On-I)条栅极线提供栅极脉冲并且顺序地向第On)条栅极线提供栅极脉冲。


所包括的附图提供对本发明的进一步的理解,附图合并到本申请中并构成本申请的一部分。附图示出了本发明的多个实施方式,并且连同说明书一起用来解释本发明的原理。在附图中图1示出相关技术的图案化延迟器型立体图像显示器;图2示出相关技术的立体图像显示器,其中在图案化延迟器中形成黑条;图3是示意性地示出根据本发明示范性实施方式的立体图像显示器的框图;图4是示出显示面板、图案化延迟器以及偏振眼镜的分解立体图;图5是详细地示出基于面板内栅极驱动器IC(GIP)驱动方式的显示设备的配置的框图;图6是详细地示出根据本发明示范性实施方式的由有源黑条控制的显示面板的一些像素的电路图;图7A和7B示出显示面板的每个像素的像素电极和公共电极在2D模式和3D模式中的电压;图8是详细地示出根据本发明示范性实施方式的移位寄存器的配置的框图;图9示出图8中所示的A级的电路配置的例子;图10是示出根据本发明示范性实施方式的处于2D模式的A级和B级的输入信号和输出信号的一个例子的波形图;图11是示出根据本发明示范性实施方式的处于2D模式的A级和B级的输入信号和输出信号的另一个例子的波形图;以及图12是示出根据本发明示范性实施方式的处于3D模式的A级和B级的输入信号和输出信号的波形图。
具体实施例方式在下文将参照附图对本发明进行更全面的描述,附图中示出了本发明的多个示范性实施方式。然而,本发明可以按照许多不同的形式来体现,不应当解释为仅限于本文中阐明的实施方式。在整个说明书中用相似的附图标记表示相似的元件。在下面的描述中,如果确定对与本发明相关的已知功能或配置的详细描述会使本发明的主题不清楚,那么将省略该详细描述。可以在考虑到说明书书写便利的情况下来选择下文中所用的元件的名称。因此, 元件的名称可能不同于实际产品中所用的元件的名称。图3是示意性地示出根据本发明示范性实施方式的立体图像显示器的框图。图4 是示出显示面板、图案化延迟器以及偏振眼镜的分解立体图。图5是详细地示出基于面板内栅极驱动器IC(GIP)驱动方式的显示设备的配置的框图。根据本发明示范性实施方式的立体图像显示器可以被实现为平板显示器,如液晶显示器(LCD)、场致发射显示器(FED)、 等离子体显示面板(PD)以及有机发光二极管(OLED)显示器。在下面的描述中,本发明的示范性实施方式将液晶显示器作为立体图像显示器的例子加以描述。也可以使用其他种类的平板显示器。如图3至5中所示,根据本发明示范性实施方式的立体图像显示器包括显示面板 10、偏振眼镜20、栅极驱动器110、数据驱动器120、时序控制器130、主机系统140等。显示面板10在时序控制器130的控制下显示图像。显示面板10包括薄膜晶体管(TFT)基板、
6滤色器基板、以及在TFT基板和滤色器基板之间的液晶层。TFT基板上形成多条数据线和多条栅极线(或多条扫描线)并使其彼此交叉, 多个液晶单元(cell)以矩阵形式排列在由数据线和栅极线限定的多个单元区域(cell region)中。在数据线和栅极线的每个交叉处形成的TFT响应于通过栅极线接收的栅极脉冲而将经由数据线提供的数据电压传递到液晶单元的像素电极。为此,将TFT的栅极连接到栅极线,将TFT的源极连接到数据线,并且将TFT的漏极连接到液晶单元的像素电极和存储电容器。存储电容器将传递到像素电极的数据电压保持预定时间,直到下一数据电压输入为止。公共电压提供给与像素电极相对的公共电极。滤色器基板包括黑矩阵和滤色器。以垂直电场驱动方式如扭曲向列(TN)模式和垂直对准(VA)模式在滤色器基板上形成公共电极,。以水平电场驱动方式如面内切换 (IPS)模式和边缘场切换(FFS)模式在TFT基板上形成公共电极以及像素电极。如图4中所示,上偏振板Ila附接于显示面板10的滤色器基板上,下偏振板lib 附接于显示面板10的TFT基板上。上偏振板Ila的透光轴rl垂直于下偏振板lib的透光轴r2。在显示面板10的TFT基板和滤色器基板上分别形成用于设定液晶的预倾角的取向层。在显示面板10的TFT基板和滤色器基板之间形成间隔物以便提供液晶层的单元间隙。 显示面板10可以以TN、VA、IPS和FFS模式以及其它任何液晶模式实现。显示面板10的每个像素都包括红色子像素、绿色子像素和蓝色子像素。红色子像素、绿色子像素和蓝色子像素中的每一个都包括数据显示部分和有源黑条部分。下面将参照图6进行详细地描述。在2D模式中,显示面板10的奇数行像素和显示面板10的偶数行像素显示2D图像。在3D模式中,显示面板10的奇数行像素显示左眼图像(或右眼图像),显示面板10的偶数行像素显示右眼图像(或左眼图像)。显示面板10的像素上显示的图像的光通过上偏振板Ila而入射在布置于显示面板10上的图案化延迟器30上。如图4中所示,在图案化延迟器30的奇数行上形成第一延迟器31,并且在图案化延迟器30的偶数行上形成第二延迟器32。这样,显示面板10的奇数行像素位于在图案化延迟器30的奇数行上形成的第一延迟器31的对面,显示面板10的偶数行像素位于在图案化延迟器30的偶数行上形成的第二延迟器32的对面。第一延迟器31使来自显示面板10的光的相位延迟+ λ/4,其中λ是光的波长。 第二延迟器32使来自显示面板10的光的相位延迟-λ /4。第一延迟器31的光轴r3垂直于第二延迟器32的光轴r4。可以将第一延迟器31配置成仅使第一圆偏振光(例如,左旋圆偏振光)通过,并且可以将第二延迟器32配置成仅使第二圆偏振光(例如,右旋圆偏振光)通过。偏振眼镜20的左眼偏振滤光器具有与图案化延迟器30的第一延迟器31相同的光轴,偏振眼镜20的右眼偏振滤光器具有与图案化延迟器30的第二延迟器32相同的光轴。例如,可以选择左旋圆偏振滤光器作为偏振眼镜20的左眼偏振滤光器,并且可以选择右旋圆偏振滤光器作为偏振眼镜20的右眼偏振滤光器。用户在观看3D图像时需要佩戴偏振眼镜20,而在观看2D图像时需要摘下偏振眼镜20。换句话说,在根据本发明示范性实施方式的立体图像显示器中,显示面板10的奇数行像素上显示的左眼图像通过第一延迟器31并且被转变成左旋圆偏振光,显示面板10的偶数行像素上显示的右眼图像通过第二延迟器32并且被转变成右旋圆偏振光。左旋圆偏振光通过偏振眼镜20的左眼偏振滤光器并到达用户的左眼,右旋圆偏振光通过偏振眼镜20的右眼偏振滤光器并到达用户的右眼。因此,用户通过其左眼仅能观看到左眼图像, 并且通过其右眼仅能观看到右眼图像。如图5中所示,数据驱动器120包括多个源极驱动器集成电路(IC)70。源极驱动器IC 70将从时序控制器130接收的图像数据RGB转变成正和负的伽玛补偿电压并且生成正和负的模拟数据电压。然后,源极驱动器IC 70向显示面板10的数据线提供正和负的模拟数据电压。栅极驱动器110在时序控制器130的控制下顺序地向显示面板10的栅极线提供与数据电压同步的栅极脉冲。栅极驱动器Iio包括电平移位器40、移位寄存器50等。电平移位器40将从时序控制器130接收的时钟CLK的晶体管-晶体管逻辑(TTL)电平电压进行电平移位,使其变为栅极高电压VGH和栅极低电压VGL。在GIP方式中,电平移位器40 安装在印刷电路板(PCB)60上,移位寄存器50直接形成在显示面板10的TFT基板上。下面将参照图7和8详细地描述移位寄存器50。通常可以选择对来自背光单元的光进行调制的背部照明液晶显示面板作为显示面板10。背光单元包括多个光源、导光板(或漫射板)、多个光学片等,所述光源基于背光单元驱动器所提供的驱动电流而被开启。背光单元可以以边缘型背光单元和直下型背光单元之一来实现。背光单元的光源可以包括热阴极荧光灯(HCFL)、冷阴极荧光灯(CCFL)、外部电极荧光灯(EEFL)以及发光二极管(LED)中的一种或至少两种。背光单元驱动器生成用于开启背光单元的光源的驱动电流。背光单元驱动器在时序控制器130的控制下导通或断开提供给这些光源的驱动电流。时序控制器130以串行外围接口(SPI)数据格式向背光单元驱动器输出背光控制数据,用于响应于从主机系统140 接收的全局或局部调光信号来调整光源的背光亮度和导通时序。时序控制器130从主机系统140接收图像数据RGB和时序信号,如垂直同步信号 Vsync、水平同步信号Hsync、数据使能信号DE以及时钟CLK。时序控制器130基于时序信号而向栅极驱动器110输出用于控制栅极驱动器110的栅极控制信号并向数据驱动器120输出用于控制数据驱动器120的数据控制信号。栅极控制信号包括第一和第二起始电压VSTl 和VST2、时钟CLK等。第一起始电压VSTl控制移位寄存器50的A级的第一栅极脉冲的输出时序。第二起始电压VST2控制移位寄存器50的B级的第一栅极脉冲的输出时序。时钟 CLK可以是i相时钟,其中i是等于或大于3的自然数。时钟CLK被输入到移位寄存器50 并且控制移位寄存器50的输出。数据控制信号包括源极起始脉冲SSP、源极采样时钟SSC、极性控制信号POL、源极输出使能信号SOE等。源极起始脉冲SSP控制数据驱动器120的数据采样起始时间点。源极采样时钟SSC基于其上升沿或下降沿来控制数据驱动器120的采样操作。如果基于迷你低压差分信令(LVDQ接口标准来传送待输入到数据驱动器120的数字视频数据,那么可以省略源极起始脉冲SSP和源极采样时钟SSC。极性控制信号POL每L个水平周期将数据驱动器120输出的数据电压的极性反转,其中L是自然数。源极输出使能信号SOE控制数据驱动器120的输出时序。主机系统140通过接口诸如LVDS接口和最小化传输差分信令(TMDS)接口向时序CN 102547331 A
控制器130提供图像数据RGB。此外,主机系统140向时序控制器130提供时序信号Vsync、 Hsync、DE和CLK以及模式信号MODE。模式信号MODE区分2D模式和3D模式。图6是详细地示出根据本发明示范性实施方式的由有源黑条控制的显示面板的一些像素的电路图。如图6中所示,显示面板10包括j Xk个像素200,其中j和k都是等于或大于2的正整数。j Xk个像素200中的每一个都包括红色子像素R、绿色子像素G和蓝色子像素B。红色、绿色和蓝色子像素R、G和B中的每一个都包括数据显示部分210和有源黑条部分220。数据显示部分210的液晶单元连接到第一扫描TFT 211且由数据显示部分210 的像素电极240和公共电极250之间的电场驱动。第一扫描TFT 211响应于第Qn-I)条栅极线Gl或G3的栅极脉冲而向数据显示部分210的像素电极240提供数据线Dl、D2或 D3的数据电压,其中η是自然数。第一扫描TFT 211的栅极连接到第Qn-I)条栅极线Gl 或G3,第一扫描TFT 211的漏极连接到数据线D1、D2或D3,第一扫描TFT 211的源极连接到数据显示部分210的像素电极M0。有源黑条部分220的液晶单元连接到第二扫描TFT 221和第三扫描TFT222,且由有源黑条部分220的像素电极240和公共电极250之间的电场驱动。第二扫描TFT 221响应于第On-I)条栅极线Gl或G3的栅极脉冲而向有源黑条部分220的像素电极240提供数据线D1、D2或D3的数据电压。第二扫描TFT 221的栅极连接到第Qn-I)条栅极线Gl 或G3,第二扫描TFT 221的漏极连接到数据线D1、D2或D3,第二扫描TFT 221的源极连接到有源黑条部分220的像素电极M0。在2D模式中,由于没有向第Qn)条栅极线G2或G4提供栅极脉冲,因此第三扫描TFT 222保持截止状态。在3D模式中,第三扫描TFT 222响应于第Qn)条栅极线G2或 G4的栅极脉冲而将公共电压Vcom从公共电压线250提供到有源黑条部分220的像素电极 2400第三扫描TFT 222的栅极连接到第Qn)条栅极线G2或G4,第三扫描TFT 222的漏极连接到公共电压线250,第三扫描TFT 222的源极连接到有源黑条部分220的像素电极 240。移位寄存器50包括多个A级STa(I) ^P STa(2)以及多个B级STb(I)和ST“2)。 A级STa(I)和STaO)顺序地向第On-I)条栅极线Gl和G3输出栅极脉冲,B级STb(I)和 STJ2)顺序地向第On)条栅极线G2和G4输出栅极脉冲。在2D模式中,A级STa(I) ^P STa(2)顺序地向第(2n-l)条栅极线Gl和G3输出栅极脉冲,而B级STJl)和STJ2)不向第Qn)条栅极线G2和G4输出栅极脉冲。可选择的是,在2D模式中,A级STa(I)和STa(2)顺序地向第(2n-l)条栅极线Gl和G3输出栅极脉冲,并且B级STJl)和STJ2)可以顺序地向第On)条栅极线G2和G4输出栅极脉冲。在这种情况下,B级STb(I) ^P STb(2)的输出比A级STa(I) ^P STa(2)的输出要早预定时间。在3D模式中,A级STa(I)和STa(2)顺序地向第(2n-l)条栅极线Gl和G3输出栅极脉冲,并且B级STb(I) ^P STb(2)顺序地向第(2n)条栅极线G2和G4输出栅极脉冲。在这种情况下,A级STa(I) ^P STa (2)的输出比B级STb(I) ^P STb (2)的输出要早预定时间。下面将参照图9至11详细地描述移位寄存器50的输入和输出操作。在2D模式中,数据驱动器120与第Qn-I)条栅极线Gl和G3的栅极脉冲同步地向数据线Dl至D3输出2D图像的数据电压。因此,将2D图像的数据电压提供给数据显示部分210和有源黑条部分220。在3D模式中,数据驱动器120与栅极线Gl至G4的栅极脉冲同步地向数据线Dl至D3输出3D图像的数据电压。因此,将3D图像的数据电压提供给数据显示部分210和有源黑条部分220。此外,通过第On)条栅极线G2和G4的栅极脉冲向有源黑条部分220提供公共电压Vcom。结果,在2D模式中,将数据显示部分210和有源黑条部分220充电达到2D图像的红色、绿色和蓝色数据电压。在3D模式中,将数据显示部分210充电达到3D图像的红色、 绿色和蓝色数据电压,并且将有源黑条部分220充电达到公共电压Vcom。图7A和7B示出数据显示部分和有源黑条部分中的每一个的像素电极和公共电极在2D模式和3D模式中的电压。数据显示单元包括第一扫描晶体管,第一扫描晶体管在2D 模式中响应于第On-I)条栅极线的栅极脉冲而向像素电极提供数据线的2D数据电压,并且在3D模式中响应于第On-I)条栅极线的栅极脉冲而向像素电极提供数据线的3D数据电压,其中η是自然数。有源黑条单元包括第二晶体管和第三晶体管,第二晶体管在2D模式中响应于第On-I)条栅极线的栅极脉冲而向像素电极提供数据线的2D数据电压并且在 3D模式中响应于第On-I)条栅极线的栅极脉冲而向像素电极提供数据线的3D数据电压, 第三晶体管在2D模式中响应于第Qn)条栅极线的低逻辑电平电压而截止并且在3D模式中响应于第On)条栅极线的栅极脉冲而将共同施加于公共电极的公共电压提供给像素电极。具体而言,如图7A中所示,在2D模式中,将数据显示部分210和有源黑条部分220中的每一个的像素电极都充电达到数据电压。如图7B中所示,在3D模式中,将数据显示部分 210的像素电极充电达到数据电压,而将有源黑条部分220的像素电极充电达到公共电压 Vcom。换句话说,在2D模式中,将有源黑条部分220充电达到2D图像的数据电压,由此增加该2D图像的亮度和色度。因此改善了该2D图像的显示质量。在3D模式中,将有源黑条部分220充电达到公共电压Vcom并显示黑色图像,由此可起到黑条的作用。也就是说,下面描述移位寄存器50的配置和操作。更具体地,描述一种用于在2D模式中将数据显示部分210和有源黑条部分220中的每一个的像素电极都充电达到数据电压并且在 3D模式中将数据显示部分210的像素电极充电达到数据电压而将有源黑条部分220的像素电极充电达到公共电压Vcom的方法。图8是详细地示出条据本发明示范性实施方式的移位寄存器的配置的框图。如图 8中所示,移位寄存器50包括多个级联的A级STa(I)至STa(η)和多个级联的B级STb(1) 至 ^Tb (η)。A级STa (1)至STa (η)中的每一个和B级STb (1)至STb (η)中的每一个都具有一个输出通道并输出一个栅极脉冲。该栅极脉冲施加于显示面板10的栅极线,并且同时用作被传输到前级和后级的进位信号(carry signal) 0在下面的描述中,前级被认为是位于基级前面的级,后级被认为是位于基级后面的级。例如,当第k个A级STA(k)是基级时,其中k是在1 <k<n的范围内(即,等于或大于2)的自然数,则前级表示第一个A级STa(I)至第(k-Ι)个A级STA(k-l)中之一,后级表示第(k+Ι)个A级STA(k+l)至第n个A级STA(n)中之一。此外,当第k个B级STb(k)是基级时,前级表示第一个B级STb(I)至第(k-Ι)个B级STB(k-l)中之一,后级表示第(k+1) 个B级STb (k+Ι)至第n个B级STb (η)中之一。多个级联的A级STa(I)至STa(η)中的每一个的输出都用作后级的进位信号。因此,当第一起始电压VSTl提供给A级STa⑴至STa(η)时,A级STa⑴至STa(η)顺序地向第 (2η-1)条栅极线提供栅极脉冲。当没有提供第一起始电压VSTl时,A级STa(I)至STa(η) 不向第On-I)条栅极线提供栅极脉冲。此外,多个级联的B级STb(I)至STB(n)中的每一个的输出都用作后级的进位信号。因此,当第二起始电压VST2提供给B级STb(I)至STb(η) 时,B级STb(I)至STb(η)顺序地向第Qn)条栅极线提供栅极脉冲。当没有提供第二起始电压VST2时,B级STb(I)至STb(η)不向第(2η)条栅极线提供栅极脉冲。A级STa(I)至STa(η)按照从第一个A级STa(I)到第η个A级STA(n)的次序输出栅极脉冲Gout(I) MGout(2n-l)0也就是说,第k个A级STa (k)的输出端子连接到第(2k-l) 条栅极线并输出第Ok-I)个栅极脉冲。A级STa(I)至STa(η)中的每一个都响应于作为起始信号而施加于第一输入端子VST的一个前级的进位信号以及作为复位信号而施加于第二输入端子VRESET的一个后级的进位信号而工作。B级STb(I)至STb (η)按照从第一个B级STb (1)到第η个B级STb (η)的次序输出栅极脉冲Gout O) M Gout (2η) 0也就是说,第k个B级STb (k)的输出端子连接到第(2k) 条栅极线并输出第Ok)个栅极脉冲。B级STb(I)至STb(η)中的每一个都响应于作为起始信号而施加于第一输入端子VST的一个前级的进位信号以及作为复位信号而施加于第二输入端子VRESET的一个后级的进位信号而工作。将具有预定脉冲宽度并且被顺序延迟的i相时钟之一输入到A级STa(I)至STa(η) 中的每一个和B级STb(I)至STb(η)中的每一个。在本发明的示范性实施方式中,图10至 12示出了 6相时钟CLKl至CLK6,但不限于此。6相时钟CLKl至CLK6中的每一个都具有一个水平周期的脉冲宽度并且在栅极高电压VGH和栅极低电压VGL之间摆动。向A级STa⑴至STa (η)中的每一个和B级STb (1)至STb (η)中的每一个提供电源电压VDD和地电平电压GND,或者栅极低电压VGL的低电位电压VSS。将栅极高电压VGH设定为等于或大于在显示面板10的有源阵列中形成的TFT的阈值电压的电压。将栅极低电压VGL设定为低于在显示面板10的TFT阵列中形成的TFT的阈值电压的电压。可以将栅极高电压VGH设定为大约20V至30V,并且可以将栅极低电压VGL设定为大约-5V。图9示出在图8中示出的A级的电路配置的例子。由于B级的电路配置与A级的电路配置基本上相同,因此可以简要地对其进行进一步的描述或者可完全省略进一步描述。如图9中所示,6相时钟之一输入到A级STa(I)至STa(η)中的每一个的时钟端子CLK。A级STa(I)至STa (η)中的每一个都包括响应于通过第一输入端子VST输入的信号而对Q节点充电的Q节点充电单元、用于控制Q节点和QB节点的充电和放电操作的节点控制器、响应于通过第二输入端子VRESET输入的信号而使Q节点放电的Q节点放电单元、 以及用于基于Q节点和QB节点的电压而输出栅极脉冲的输出单元。Q节点充电单元包括用于对Q节点充电的第一 TFT Tl。第一 TFT Tl响应于通过第一输入端子VST输入的起始信号而向Q节点施加电源电压VDD。第(k-;3)个A级STA(k-3) 的输出Gout Qk-7)作为起始信号而输入到第k个A级STa(k)的第一 TFT Tl。第一起始电压VST作为起始信号而输入到第一个和第二个A级STa(I)和STaO)的第一 TFT Tl。第一 TFT Tl的栅极连接到第一输入端子VST,第一 TFT Tl的漏极连接到电源电压VDD的输入端子,第一 TFT Tl的源极连接到Q节点。节点控制器包括用于控制Q节点的第二 TFT T2以及用于控制QB节点的第三至第
11七TFT T3至T7。第二 TFT T2基于QB节点的电压而使Q节点放电达到低电位电压VSS。第二 TFT T2的栅极连接到QB节点,第二 TFT T2的漏极连接到Q节点,第二 TFT T2的源极连接到低电位电压VSS的输入端子。第三TFT T3是二极管连接的并向第一节点m施加电源电压VDD。第三TFTT3的栅极和漏极都连接到电源电压VDD的输入端子,第三TFT T3的源极连接到第一节点W。第四TFT T4基于Q节点的电压来导通或断开在第一节点m与低电位电压VSS的输入端子之间的电流路径。第四TFT T4的栅极连接到Q节点,第四TFT T4的漏极连接到第一节点Ni,第四TFT T4的源极连接到低电位电压VSS的输入端子。第五TFT T5基于Q节点的电压而使QB节点放电达到低电位电压VSS。第五TFT T5的栅极连接到Q 节点,第五TFT T5的漏极连接到QB节点,第五TFT T5的源极连接到低电位电压VSS的输入端子。第六TFT T6基于第一节点m的电压而将QB节点充电达到电源电压VDD。第六 TFT T6的栅极连接到第一节点m,第六TFT T6的漏极连接到电源电压VDD的输入端子VDD 0,第六TFT T6的源极连接到QB节点。第七TFT T7响应于通过第一输入端子VST输入的起始信号而使QB节点放电达到低电位电压VSS。第七TFT T7的栅极连接到第一输入端子 VST,第七TFT T7的漏极连接到QB节点,第七TFT T7的源极连接到低电位电压VSS的输入端子。Q节点放电单元包括用于使Q节点放电的第八TFT T8。第八TFT T8响应于通过第二输入端子VRESET输入的起始信号而使Q节点放电达到低电位电压VSS。第(k+3)个 A级STa(k+3)的输出Gout (2k+5)作为复位信号输入到第k个A级STa(k)的第八TFT T8。 第一起始电压VST作为复位信号输入到第(n-1)个和第η个A级STa(n-1)和STa(η)的第八TFT Τ8。第八TFT Τ8的栅极连接到第二输入端子VRESET,第八TFT Τ8的漏极连接到Q 节点,第八TFT Τ8的源极连接到电源电压VDD的输入端子。输出单元包括上拉TFT TU和下拉TFT TD,其产生栅极脉冲的输出。上拉TFT TU 基于Q节点的电压导通,并将输出节点NO充电达到通过时钟端子CLK输入的时钟。下拉 TFT TD基于QB节点的电压导通,并使输出节点NO放电达到低电位电压VSS。上拉TFT TU由于Q节点的自举(bootstrapping)而导通,于是将输出节点NO充电达到通过时钟端子CLK输入的时钟,从而生成栅极脉冲。上拉TFTTU的栅极连接到Q节点,上拉TFT TU的漏极连接到时钟端子CLK,上拉TFT TU的源极连接到输出节点NO。下拉 TFT TD基于QB节点的电压而将输出节点NO放电达到低电位电压VSS,以便将栅极脉冲的输出保持在下降状态。下拉TFT TD的栅极连接到QB节点,下拉TFT TD的漏极连接到输出节点N0,下拉TFT TD的源极连接到低电位电压VSS的输入端子。从第k个A级STA(k)输出的第Ok-I)个栅极脉冲Gout Qk-I)输入到第(k-!3)个A级STA(k-3)的第二输入端子 VRESET和第(k+3)个A级STa(k+3)的第一输入端子VST。图10是示出根据本发明示范性实施方式的在2D模式中A级和B级的输入和输出信号的一个例子的波形图。如图9和10中所示,生成第一和第二起始电压VSTl和VST2,并且生成6相时钟CLKl至CLK6作为循环时钟,其按照第一时钟CLKl至第六时钟CLK6的次序顺序地发生延迟。下面首先描述第k个A级STa(k)的操作。假定输入到第k个A级STa(k)的时钟端子CLK的时钟是第一时钟CLKl。在Tl周期期间,第一起始电压VSTl或第Qk-7)个输出GoutQk-7)作为起始信号通过第一输入端子VST输入到第k个A级STa(k)。第一 TFT Tl响应于第一起始电压VSTl 或第Qk-7)个输出Gout Qk-7)而导通。结果,将Q节点充电达到栅极高电压VGH,并且将 QB节点放电达到栅极低电压VGL。在T2和T3周期期间,Q节点保持在栅极高电压VGH,QB节点保持在栅极低电压 VGL。在T4周期期间,第一栅极移位时钟CLKl施加于上拉TFT TU的漏极。由于Q节点因上拉TFT TU的栅极和漏极之间的寄生电容而自举,因此Q节点的电压增大到高于栅极高电压VGH的电压电平VGH'并使上拉TFT TU导通。因此,输出节点NO的电压增大到栅极高电压VGH并使第Qk-I)个栅极脉冲Gout Qk-I)上升,QB节点保持在栅极低电压VGL。在T5周期期间,由于没有将第一栅极移位时钟CLKl施加于上拉TFT TU的漏极, 因此Q节点的电压保持在栅极高电压VGH并且上拉TFT TU截止。这样,第Ok-I)个栅极脉冲Gout (2k-l)下降到栅极低电压VGL,并且QB节点保持在栅极低电压VGL。在T6周期期间,Q节点保持在栅极高电压VGH,QB节点保持在栅极低电压VGL。在T7周期期间,第一起始电压VSTl或第Qk+5)个输出GoutQk+5)作为复位信号通过第二输入端子VRESET输入到第k个A级STa (k)。第八TFTT8响应于第一起始电压VSTl 或第Qk+5)个输出GoutQk+5)而导通。结果,将Q节点放电达到栅极低电压VGL。由于第四TFT T4和第五TFT T5因Q节点的放电操作而截止,因此将QB节点充电达到通过第六 TFT T6施加的栅极高电压VGH的电源电压VDD。下拉TFT TD因QB节点的充电操作而导通。 因此,输出节点NO的电压下降到栅极低电压VGL,并且第Qk-I)个栅极脉冲Gout Qk-I)保持在栅极低电压VGL。接着描述第k个B级STb(k)的操作。如图9和10中所示,在2D模式中,第二起始电压VST2没有施加于B级STb(I) MSTB(n)0由于起始信号没有输入到第k个B级STb (k) 的第一输入端子VST,因此第k个B级STb (k)的Q节点保持在栅极低电压VGL并且QB节点保持在栅极高电压VGH。此外,第k个B级STb (k)将第Qk)个栅极脉冲Gout Qk)保持在栅极低电压VGL。如图10中所示,在2D模式中,A级STa⑴至STa(η)中的每一个都向第条栅极线输出栅极脉冲,B级STb(I)至STb(η)不向第Qn)条栅极线输出栅极脉冲。在2D模式中,由于数据显示部分210的第一扫描TFT 211的导通操作,将数据显示部分210的像素电极充电达到如图7Α中所示的数据电压。此外,由于有源黑条部分220的第二扫描TFT 221导通并且有源黑条部分220的第三扫描TFT 222没有导通,因此将有源黑条部分220的像素电极充电达到如图7Α中所示的数据电压。这样,在2D模式中,数据显示部分210和有源黑条部分220显示2D图像。图11是示出根据本发明示范性实施方式在2D模式中A级和B级的输入和输出信号的另一个例子的波形图。如图9和11中所示,生成第一和第二起始电压VSTl和VST2,并且生成6相时钟CLKl至CLK6作为循环时钟,其按照第一时钟CLKl至第六时钟CLK6的次序顺序地发生延迟。图11示出第二起始电压VST2,其比第一起始电压VSTl早生成四个水平周期,但不限于此。例如第二起始电压VST2可以比第一起始电压VSTl早生成三个水平周期至几十个水平周期。下面首先描述第k个A级STa(k)的操作。假定输入到第k个A级STA(k)的时钟端子CLK的时钟是第五时钟CLK5。在Tl至T4周期期间,Q节点保持在栅极低电压VGL,QB节点保持在栅极高电压 VGH。在T5周期期间,第一起始电压VSTl或第Qk-7)个输出GoutQk-7)作为起始信号通过第一输入端子VST输入到第k个A级STa(k)。第一 TFT Tl响应于第一起始电压VSTl 或第Qk-7)个输出Gout Qk-7)而导通。结果,将Q节点充电达到栅极高电压VGH,并且将 QB节点放电达到栅极低电压VGL。在T6和T7周期期间,Q节点保持在栅极高电压VGH,QB节点保持在栅极低电压 VGL。在T8周期期间,第五栅极移位时钟CLK5施加于上拉TFT TU的漏极。由于Q节点因上拉TFT TU的栅极和漏极之间的寄生电容而自举,因此Q节点的电压增大到高于栅极高电压VGH的电压电平VGH'并使上拉TFT TU导通。因此,输出节点NO的电压增大到栅极高电压VGH并使第Qk-I)个栅极脉冲Gout Qk-I)上升,QB节点保持在栅极低电压VGL。在T9周期期间,由于没有将第五栅极移位时钟CLK5施加于上拉TFT TU的漏极, 因此Q节点的电压保持在栅极高电压VGH并且上拉TFT TU截止。这样,第Ok-I)个栅极脉冲Gout (2k-l)下降到栅极低电压VGL,并且QB节点保持在栅极低电压VGL。在TlO周期期间,Q节点保持在栅极高电压VGH,QB节点保持在栅极低电压VGL。在Tll周期期间,第一起始电压VSTl或第Qk+5)个输出GoutQk+5)作为复位信号通过第二输入端子VRESET输入到第k个A级STa (k)。第八TFTT8响应于第一起始电压 VSTl或第Qk+5)个输出Gout Qk+5)而导通。结果,将Q节点放电达到栅极低电压VGL。 由于第四TFT T4和第五TFT T5因Q节点的放电操作而截止,因此将QB节点充电达到通过第六TFT T6施加的栅极高电压VGH的电源电压VDD。下拉TFT TD因QB节点的充电操作而导通。因此,输出节点NO的电压下降到栅极低电压VGL,并且第Qk-I)个栅极脉冲 Gout (2k-l)保持在栅极低电压VGL。接着描述第k个B级STb(k)的操作。假定输入到第k个B级STb(k)的时钟端子 CLK的时钟是第一时钟CLKl。在Tl周期期间,第二起始电压VST2或第Qk-6)个输出GoutQk-6)作为起始信号通过第一输入端子VST输入到第k个B级STb (k)。第一 TFT Tl响应于第二起始电压VST2 或第Qk-6)个输出Gout Qk-6)而导通。结果,将Q节点充电达到栅极高电压VGH,并且将 QB节点放电达到栅极低电压VGL。在T2和T3周期期间,Q节点保持在栅极高电压VGH,QB节点保持在栅极低电压 VGL。在T4周期期间,第一栅极移位时钟CLKl施加于上拉TFT TU的漏极。由于Q节点因上拉TFT TU的栅极和漏极之间的寄生电容而自举,因此Q节点的电压增大到高于栅极高电压VGH的电压电平VGH'并使上拉TFT TU导通。因此,输出节点NO的电压增大到栅极高电压VGH并使第Qk)个栅极脉冲Gout Qk)上升,QB节点保持在栅极低电压VGL。在T5周期期间,由于没有将第一栅极移位时钟CLKl施加于上拉TFT TU的漏极, 因此Q节点的电压保持在栅极高电压VGH并且上拉TFT TU截止。这样,第Ok)个栅极脉冲Gout (2k)下降到栅极低电压VGL,并且QB节点保持在栅极低电压VGL。
在T6周期期间,Q节点保持在栅极高电压VGH,QB节点保持在栅极低电压VGL。在T7周期期间,第二起始电压VST2或第Qk+6)个输出Gout (2k+6)作为复位信号通过第二输入端子VRESET输入到第k个B级STb (k)。第八TFTT8响应于第二起始电压 VST2或第Qk+6)个输出Gout Qk+6)而导通。结果,将Q节点放电达到栅极低电压VGL。由于第四TFT T4和第五TFT T5因Q节点的放电操作而截止,因此将QB节点充电达到通过第六TFT T6施加的栅极高电压VGH的电源电压VDD。下拉TFT TD因QB节点的充电操作而导通。因此,输出节点NO的电压下降到栅极低电压VGL,并且第Qk)个栅极脉冲Gout Qk) 保持在栅极低电压VGL。在T8至Tll周期期间,Q节点保持在栅极低电压VGL,QB节点保持在栅极高电压 VGH。如图11中所示,在2D模式中,B级STb(I)至STb(η)中的每一个都向第(2η)条栅极线输出栅极脉冲。在经过三个水平周期至几十个水平周期之后,A级STa(I)至STa(η)中的每一个都向第On-I)条栅极线输出栅极脉冲。在2D模式中,由于数据显示部分210的第一扫描TFT 211的导通操作,将数据显示部分210的像素电极充电达到如图7Α中所示的数据电压。此外,有源黑条部分220的第三扫描TFT 222导通。在经过三个水平周期至几十个水平周期之后,有源黑条部分220的第二扫描TFT 221导通。因此,将有源黑条部分220 的像素电极放电达到公共电压,然后将其充电达到如图7Α中所示的数据电压。这样,在2D 模式中,数据显示部分210和有源黑条部分220显示2D图像。此外,在2D模式中,当第k个B级STb(k)没有如图10中所示那样操作时,第k个 B级STb (k)的QB节点连续地保持在栅极高电压VGH。因此,连接到QB节点的下拉TFT TD 的阈值电压可能由于栅极偏置应力而移位。因此,当第k个B级STb(k)如图11所示在2D 模式中工作时,可以防止连接到QB节点的下拉TFT TD的栅极偏置压力。图12是示出根据本发明示范性实施方式在3D模式中的A级和B级的输入和输出信号的波形图。如图9和12中所示,生成第一和第二起始电压VSTl和VST2,并且生成6相时钟CLKl至CLK6作为循环时钟,其按照从第一时钟CLKl至第六时钟CLK6的次序顺序地发生延迟。图12示出第一起始电压VST1,其比第二起始电压VST2早生成四个水平周期,但不限于此。例如第一起始电压VSTl可以比第二起始电压VST2早生成三个水平周期至几十个水平周期。下面首先描述第k个A级STa(k)的操作。假定输入到第k个A级STa(k)的时钟端子CLK的时钟是第一时钟CLKl。在Tl周期期间,第一起始电压VSTl或第Qk-7)个输出GoutQk-7)作为起始信号通过第一输入端子VST输入到第k个A级STa(k)。第一 TFT Tl响应于第一起始电压VSTl 或第Qk-7)个输出Gout Qk-7)而导通。结果,将Q节点充电达到栅极高电压VGH,并且将 QB节点放电达到栅极低电压VGL。在T2和T3周期期间,Q节点保持在栅极高电压VGH,QB节点保持在栅极低电压 VGL。在T4周期期间,第一栅极移位时钟CLKl施加于上拉TFT TU的漏极。由于Q节点因上拉TFT TU的栅极和漏极之间的寄生电容而自举,因此Q节点的电压增大到高于栅极高电压VGH的电压电平VGH'并使上拉TFT TU导通。因此,输出节点NO的电压增大到栅极高
15电压VGH并使第Qk-I)个栅极脉冲Gout Qk-I)上升,QB节点保持在栅极低电压VGL。在T5周期期间,由于没有将第一栅极移位时钟CLKl施加于上拉TFT TU的漏极, 因此Q节点的电压保持在栅极高电压VGH并且该上拉TFT TU截止。这样,第Ok-I)个栅极脉冲Gout (2k-l)下降到栅极低电压VGL,并且QB节点保持在栅极低电压VGL。在T6周期期间,Q节点保持在栅极高电压VGH,QB节点保持在栅极低电压VGL。在T7周期期间,第一起始电压VSTl或第Qk+幻个输出Gout 作为复位信号通过第二输入端子VRESET输入到第k个A级STa (k)。第八TFTT8响应于该第一起始电压VSTl或第Qk+5)个输出Gout Qk+5)而导通。结果,将Q节点放电达到栅极低电压VGL。 由于第四TFT T4和第五TFT T5因Q节点的放电操作而截止,因此将QB节点充电达到通过第六TFT T6施加的栅极高电压VGH的电源电压VDD。下拉TFT TD因QB节点的充电操作而导通。因此,输出节点NO的电压下降到栅极低电压VGL,并且第Qk-I)个栅极脉冲 Gout (2k-l)保持在栅极低电压VGL。在T8至Tll周期期间,Q节点保持在栅极低电压VGL,QB节点保持在栅极高电压 VGH。下面接着描述第k个B级STb(k)的操作。假定输入到第k个B级STb(k)的时钟端子CLK的时钟是第五时钟CLK5。在Tl至T4周期期间,Q节点保持在栅极低电压VGL,QB节点保持在栅极高电压 VGH。在T5周期期间,第二起始电压VST2或第Qk-6)个输出GoutQk-6)作为起始信号通过第一输入端子VST输入到第k个B级STb (k)。第一 TFT Tl响应于第二起始电压VST2 或第Qk-6)个输出Gout Qk-6)而导通。结果,将Q节点充电达到栅极高电压VGH,并且将 QB节点放电达到栅极低电压VGL。在T6和T7周期期间,Q节点保持在栅极高电压VGH,QB节点保持在栅极低电压 VGL。在T8周期期间,第五栅极移位时钟CLK5施加于上拉TFT TU的漏极。由于Q节点因上拉TFT TU的栅极和漏极之间的寄生电容而自举,因此Q节点的电压增大到高于栅极高电压VGH的电压电平VGH'并使上拉TFT TU导通。因此,输出节点NO的电压增大到栅极高电压VGH并使第Qk)个栅极脉冲Gout Qk)上升,QB节点保持在栅极低电压VGL。在T9周期期间,由于没有将第五栅极移位时钟CLK5施加于上拉TFT TU的漏极, 因此Q节点的电压保持在栅极高电压VGH并且上拉TFT TU截止。这样,第Ok)个栅极脉冲Gout (2k)下降到栅极低电压VGL,并且QB节点保持在栅极低电压VGL。在TlO周期期间,Q节点保持在栅极高电压VGH,QB节点保持在栅极低电压VGL。在Tll周期期间,第二起始电压VST2或第Qk+6)个输出GoutQk+6)作为复位信号通过第二输入端子VRESET输入到第k个A级STa (k)。第八TFTT8响应于第二起始电压 VST2或第Qk+6)个输出Gout Qk+6)而导通。结果,将Q节点放电达到栅极低电压VGL。由于第四TFT T4和第五TFT T5因Q节点的放电操作而截止,因此将QB节点充电达到通过第六TFT T6施加的栅极高电压VGH的电源电压VDD。下拉TFT TD因QB节点的充电操作而导通。因此,输出节点NO的电压下降到栅极低电压VGL,并且第Qk)个栅极脉冲Gout Qk) 保持在栅极低电压VGL。
如图11中所示,在2D模式中,B级STb(I)至STb(η)中的每一个都向第(2η)条栅极线输出栅极脉冲。在经过三个水平周期至几十个水平周期之后,A级STa(I)至STa(η)中的每一个都向第On-I)条栅极线输出栅极脉冲。在2D模式中,由于数据显示部分210的第一扫描TFT 211的导通操作,将数据显示部分210的像素电极充电达到如图7Α中所示的数据电压。此外,有源黑条部分220的第三扫描TFT 222导通。在经过三个水平周期至几十个水平周期之后,有源黑条部分220的第二扫描TFT 221导通。因此,将有源黑条部分220 的像素电极放电达到公共电压,然后将其充电达到如图7Α中所示的数据电压。这样,在2D 模式中,数据显示部分210和有源黑条部分220显示2D图像。如图12中所示,在3D模式中,A级STJl)至STa(η)中的每一个都向第条栅极线输出栅极脉冲。在经过三个水平周期至几十个水平周期之后,B级STb(I)至STB(n) 中的每一个都向第On)条栅极线输出栅极脉冲。在3D模式中,由于数据显示部分210的第一扫描TFT 211的导通操作,将数据显示部分210的像素电极充电达到如图7B中所示的数据电压。此外,有源黑条部分220的第二扫描TFT 221导通。在经过三个水平周期至几十个水平周期之后,有源黑条部分220的第三扫描TFT 222导通。因此,使有源黑条部分220 的像素电极充电达到数据电压,然后将其放电达到如图7B中所示的公共电压。这样,在3D 模式中,数据显示部分210显示3D图像,有源黑条部分220用作黑条。根据本发明示范性实施方式的立体图像显示器利用第一和第二起始电压来控制用于向连接到数据显示部分和有源黑条部分中每一个的第On-I)条栅极线提供栅极脉冲的A级和用于向仅连接到有源黑条部分的第(2η)条栅极线提供栅极脉冲的B级,由此实现有源黑条。结果,由于根据本发明示范性实施方式的立体图像显示器不需要栅极驱动器IC, 因此可以减少制造成本。此外,根据本发明示范性实施方式的立体图像显示器在2D模式下操作B级,由此防止晶体管的栅极偏置应力,所述晶体管的栅极连接到级的Q节点。尽管已经参考本发明的多个示例性实施方式描述了实施方式,但是应当理解所属领域的技术人员能够设计出落入本申请说明书原理范围之内的多种其它修改和实施方式。 更具体地,在本申请说明书、附图和权利要求书的范围之内,对于组成部件和/或主题组合布置的布置方式可以进行各种变型和修改。除了组成部件和/或布置方式的变型和修改之外,替代使用对于所属领域的技术人员来说也将是显而易见的。
权利要求
1.一种立体图像显示器,包括数据显示单元,该数据显示单元包括第一扫描晶体管,该第一扫描晶体管在2D模式中响应于第On-I)条栅极线的栅极脉冲而向像素电极提供数据线的2D数据电压,并且在3D 模式中响应于第On-I)条栅极线的栅极脉冲而向所述像素电极提供所述数据线的3D数据电压,其中η是自然数;有源黑条单元,该有源黑条单元包括第二晶体管和第三晶体管,该第二晶体管在2D模式中响应于第On-I)条栅极线的栅极脉冲而向所述像素电极提供所述数据线的2D数据电压并且在3D模式中响应于第On-I)条栅极线的栅极脉冲而向所述像素电极提供所述数据线的3D数据电压,该第三晶体管在2D模式中响应于第Qn)条栅极线的低逻辑电平电压而截止并且在3D模式中响应于第Qn)条栅极线的栅极脉冲而将共同施加于公共电极的公共电压提供给所述像素电极;以及移位寄存器,该移位寄存器包括顺序地向第On-I)条栅极线提供栅极脉冲的多个A级和顺序地向第On)条栅极线提供栅极脉冲的多个B级。
2.根据权利要求1所述的立体图像显示器,其中所述多个A级是彼此级联的,并且在所述A级从时序控制器接收到第一起始电压时顺序地向第On-I)条栅极线提供栅极脉冲,其中所述多个B级是彼此级联的,并且在所述B级从所述时序控制器接收到第二起始电压时顺序地向第On)条栅极线提供栅极脉冲。
3.根据权利要求2所述的立体图像显示器,其中在2D模式和3D模式中均生成所述第一起始电压。
4.根据权利要求3所述的立体图像显示器,其中在2D模式中不生成所述第二起始电压。
5.根据权利要求3所述的立体图像显示器,其中在2D模式中,所述第二起始电压比所述第一起始电压早生成三个水平周期至几十个水平周期。
6.根据权利要求3所述的立体图像显示器,其中在3D模式中,所述第一起始电压比所述第二起始电压早生成三个水平周期至几十个水平周期。
7.根据权利要求2所述的立体图像显示器,其中所述多个A级中的每一个包括接收多个i相时钟之一的时钟端子、接收起始信号的第一输入端子和接收复位信号的第二输入端子,其中所述i相时钟的相位顺序地发生延迟,i是等于或大于3的自然数,其中所述起始信号是所述第一起始电压或前级的进位信号,所述复位信号是所述第一起始电压或后级的进位信号。
8.根据权利要求7所述的立体图像显示器,其中所述多个A级中的每一个包括Q节点充电电路,被配置成响应于所述起始信号而将Q节点充电;节点控制器,被配置成控制Q节点和QB节点的充电和放电操作;Q节点放电电路,被配置成响应于所述复位信号而将Q节点放电;以及输出单元,被配置成基于Q节点和QB节点的电压而通过输出节点输出栅极脉冲。
9.根据权利要求2所述的立体图像显示器,其中所述多个B级中的每一个包括接收多个i相时钟之一的时钟端子、接收起始信号的第一输入端子和接收复位信号的第二输入端子,其中所述i相时钟的相位顺序地发生延迟,i是等于或大于3的自然数,其中所述起始信号是所述第二起始电压或前级的进位信号,所述复位信号是所述第二起始电压或后级的进位信号。
10.根据权利要求9所述的立体图像显示器,其中所述多个B级中的每一个包括 Q节点充电电路,被配置成响应于所述起始信号而将Q节点充电;节点控制器,被配置成控制Q节点和QB节点的充电和放电操作; Q节点放电电路,被配置成响应于所述复位信号而将Q节点放电;以及输出单元,被配置成基于Q节点和QB节点的电压而通过输出节点输出栅极脉冲。
11.根据权利要求2所述的立体图像显示器,其中从所述时序控制器接收多个i相时钟,所述i相时钟的相位顺序地发生延迟,其中i是等于或大于3的自然数,其中i相时钟电平的电压被电平移位到栅极高电压和低于该栅极高电压的栅极低电压。
12.一种用于驱动立体图像显示器的方法,包括以下步骤在2D模式中响应于第On-I)条栅极线的栅极脉冲而向数据显示部分的像素电极和有源黑条部分的像素电极提供数据线的2D数据电压,其中η是自然数;在3D模式中响应于第On-I)条栅极线的栅极脉冲而向所述数据显示部分的像素电极和所述有源黑条部分的像素电极提供所述数据线的3D数据电压;在3D模式中响应于第Qn)条栅极线的栅极脉冲而将共同施加于公共电极的公共电压提供给所述像素电极;以及顺序地向第On-I)条栅极线提供栅极脉冲并且顺序地向第On)条栅极线提供栅极脉冲。
全文摘要
公开一种立体图像显示器及其驱动方法。立体图像显示器包括数据显示单元,包括第一扫描晶体管,其在2D模式中响应第(2n-1)条栅极线的栅极脉冲向像素电极提供2D数据电压,在3D模式中响应栅极脉冲提供3D数据电压,n是自然数;有源黑条单元,包括第二和第三晶体管,第二晶体管在2D模式中响应第(2n-1)条栅极线的栅极脉冲向像素电极提供2D数据电压并在3D模式中响应栅极脉冲提供3D数据电压,第三晶体管在2D模式中响应第(2n)条栅极线的低逻辑电平电压而截止并在3D模式中响应栅极脉冲而将公共电压提供给像素电极;及移位寄存器,包括分别顺序地向第(2n-1)和第(2n)条栅极线提供栅极脉冲的A级和B级。
文档编号G09G3/36GK102547331SQ20111032932
公开日2012年7月4日 申请日期2011年10月24日 优先权日2010年12月24日
发明者南大铉, 赵诚鹤, 郑圣勋, 金度成 申请人:乐金显示有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1