扫描驱动电路的制作方法

文档序号:2623454阅读:144来源:国知局
专利名称:扫描驱动电路的制作方法
技术领域
本发明涉及一种扫描驱动电路,其系尤指一种可节省电路面积度的扫描驱动电路。
背景技术
在科技发展日新月异的现今时代中,液晶显示器已广泛地应用在电子显示产品上,例如电视、计算机荧幕、笔记型计算机、行动电话或个人数位助理(PDA)等。液晶显示器包括资料驱动器(Data Driver)、扫描驱动器(Scan Driver)及液晶显示面板。液晶显示面板中具有画素阵列,而扫描驱动器用以依序开启画素阵列中的多个画素列,以将资料驱动器输出的画素资料扫描至画素,进而显示出欲显示的影像。承上所述,一般扫描驱动器包含一译码电路与复数准位转换及驱动器。译码电路会依据译码控制讯号而输出一译码讯号至该些准位转换及驱动器,该些准位转换及驱动器再依据译码讯号而依序产生一扫描讯号,以扫描显示面板,即液晶显示面板的驱动方式用闸极端(Gate)控制内部单元打开,再用源极端(Source)送入准确的电压来控制显示面板的液晶转向,因为闸极端输出的电压为高电源电压(VGH)与低参考电位(VGL),所以必须使用高电压元件,其扫描驱动电路必须经准位转换及驱动器把扫描讯号升到高电源电压(VGH)与低参考电位(VGL),而造成面积较大。请一并图1,为习知技术的一准位转换及驱动器的电路图。如图所示,习知技术的准位转换及驱动器包含一第一准位转换单元10’、一第二准位转换单元20’与一输出驱动单元30’。第一准位转换单元10’用以接收译码讯号GI,而转换译码讯号GI的准位,并将转换后的译码讯号GI传送至第二准位转换单元20’,而再次转换第一准位转换单元10’转换后译码讯号GI的准位,之后,第二准位转换单元20’将二次转换后的译码讯号GI传送至输出驱动单元30’,使输出驱动单元30’依据二次转换后的译码讯号GI产生扫描讯号,以扫描显示面板。然而,习知技术是利用三层的准位转换及驱动器来转变扫描讯号的准位,所以最少要使用10颗以上高电压晶体管和二颗电阻才能完成一组准位转换及驱动器,如此,习知技术增加了扫描驱动电路的面积,进而增加了其成本。 因此,如何针对上述问题而提出一种新颖扫描驱动电路,其藉由一控制电路而减少每个准位转换及驱动电路的电路面积,进而减少成本,使可解决上述的问题。

发明内容
本发明的目的之一,在于提供一种扫描驱动电路,其藉由一控制电路而减少每个准位转换及驱动电路的电路面积,进而减少成本。本发明的扫描驱动电路包含一译码电路、复数准位转换及驱动电路与一控制电路。译码电路依据一译码控制讯号依据一译码控制讯号,而产生一译码讯号;复数准位转换及驱动电路耦接该译码电路,并依据该译码讯号而依序产生一扫描讯号;以及控制电路耦接该些准位转换及驱动电路,该控制电路依据该译码控制讯号而产生一第一控制讯号与一第二控制讯号,并传送该第一控制讯号与该第二控制讯号至该些准位转换及驱动电路,以控制该些准位转换及驱动电路导通或截止。如此,本发明藉由控制电路而减少每个准位转换及驱动电路的电路面积,进而减少成本。


图I为习知技术的一准位转换及驱动器的电路图;图2为本发明的一扫描驱动电路的一实施例的方块图;图3为本发明的准位转换及驱动电路的一实施例的电路图;图4为本发明的扫描驱动电路的一实施例的波形图;以及图5为本发明的偏压产生电路的一实施例的电路图。图号对照说明习知技术10’第一准位转换单元 20’第二准位转换单元30’输出驱动单元本发明10译码电路20准位转换及驱动电路200第一晶体管202第二晶体管204第三晶体管206第四晶体管208第五晶体管210第六晶体管212第七晶体管21准位转换及驱动电路22准位转换及驱动电路 23准位转换及驱动电路24准位转换及驱动电路 25准位转换及驱动电路26准位转换及驱动电路 27准位转换及驱动电路30控制电路32致能电路320延迟单元322逻辑单元34位准转换单元36偏压产生电路360第一阻抗兀件362第一定电流源364第一开关366第二开关
具体实施例方式为使对本发明的结构特征及所达成的功效有更进一步的了解与认识,用以较佳的实施例及附图配合详细的说明,说明如下请参阅图2,其为本发明的一扫描驱动电路的一实施例的方块图。如图所示,本发明的扫描驱动电路包含一译码电路10、复数准位转换及驱动电路20 27与一控制电路30。译码电路10依据一译码控制讯号而产生一译码讯号,于本实施例中,译码控制讯号为一三位元的译码控制讯号D2D1Dtl,而译码电路10依据此三位元的译码控制讯号D2D1Dtl以产生八位元的译码讯号GI7 GItl,译码电路10再将八位元的译码讯号G17 Gra分别传送至该些准位转换及驱动电路20 27,以决定该些准位转换及驱动电路20 27依序输出一个扫描讯号Gtl G7,而扫描显不面板。控制电路30耦接该些准位转换及驱动电路20 27,控制电路30依据译码控制讯号D2D1Dtl而产生一第一控制讯号BOEC与一第二控制讯号0EHB,并控制电路30传送第一控制讯号BOEC与第二控制讯号OEHB至该些准位转换及驱动电路20 27,以控制该些准位转换及驱动电路20 27致能或截 止。即该些准位转换及驱动电路20 27会依据译码讯号G17 Gki配合第一控制讯号BOEC与第二控制讯号OEHB而一次仅有一个准位转换及驱动电路输出扫描讯号,本发明的控制电路30所产生的第一控制讯号BOEC与第二控制讯号OEHB是用以确定该些准位转换及驱动电路20 27截止,才再致能下一级的准位转换及驱动电路产生扫描讯号,例如控制电路30产生第一控制讯号BOEC与第二控制讯号OEHB而致能该些准位转换及驱动电路20 27的第一准位转换及驱动电路20时,在控制电路30再次产生第一控制讯号BOEC与第二控制讯号OEHB会确定第一准位转换及驱动电路20已经截止,而再致能第二准位转换及驱动电路21,如此,本发明可以藉由控制电路30而减少每个准位转换及驱动电路20 27的电路面积,进而减少成本。以下系会针对每个准位转换及驱动电路20 27的结构进行说明。请一并参阅图3与图4,其分别为本发明的准位转换及驱动电路及扫描驱动电路的电路图与波形图。如图所示,以该些准位转换及驱动电路的第一级准位转换及驱动电路20为例,本实施例的准位转换及驱动电路20包含一第一晶体管200、一第二晶体管202、一第三晶体管204、一第四晶体管206、一第五晶体管208、一第六晶体管210与一第七晶体管212。第一晶体管200的一控制端用以接收第一控制讯号B0EC,第一晶体管200的一第一端率禹接一第一电源端,以接收一第一电源VGH,第二晶体管202的一控制端稱接第一晶体管200的一第二端,第二晶体管202的一第一端稱接第一电源端,以接收一第一电源VGH,并第二晶体管202的一第二端I禹接准位转换及驱动电路的一输出端Gout,以输出扫描讯号GO ;第三晶体管204的一控制端用以在一输入端接收译码讯号Gra,第三晶体管204的一第一端耦接第一晶体管200的第二端与第二晶体管202的控制端,第三晶体管204的一第二端耦接一接地端GND ;第四晶体管206的一控制端用以接收译码讯号Gici,该第四晶体管的一第一端耦接一第二电源端而接收第二电源MV ;第五晶体管208的一控制端耦接第四晶体管206的一第二端,第五晶体管208的一第一端耦接第二晶体管202的第二端与输出端Gout,第五晶体管208的一第二端接收一参考电位VGL ;第六晶体管210的一控制端耦接输出端Gout,第六晶体管210的一第一端耦接第四晶体管206的第二端与第五晶体管208的控制端;以及第七晶体管212的一控制端接收第二控制讯号0EHB,第七晶体管212的第一端耦接第六晶体管210的一第二端,第七晶体管212的一第二端接收参考电位VGL。以下系针对准位转换及驱动电路20如何进行运作而进行说明。请一并参阅图4,三位元的译码控制讯号D2D1Dtl依序为000、001、010、...、111,译
码电路10依据这三位元的译码控制讯号D2D1Dtl而依序产生并传送译码讯号Gki G17至该些准位转换及驱动电路20 27,例如当三位元的译码控制讯号D2D1Dtl为000时,译码电路10则产生并输出高位准的译码讯号Gra至第一个准位转换及驱动电路20,其它译码讯号G11 G17为低准位;当三位元的译码控制讯号D2D1Dtl为001时,译码电路10则产生并输出高位准的译码讯号G11至第二个准位转换及驱动电路21,其它译码讯号Gici, G12 G17为低准位,以此类推。
控制电路30会依据译码控制讯号D2D1Dtl中的最低位元Dtl而产生第一控制讯号BOEC与第二控制讯号0EHB,并控制电路30会传送第一控制讯号BOEC与第二控制讯号OEHB至该些准位转换及驱动电路20 27,该些准位转换及驱动电路20 27则会依据译码讯号G10 G17、第一控制讯号BOEC与第二控制讯号OEHB而于输出端Gout产生扫描讯号,于本实施例中,以该些准位转换及驱动电路20 27中的第一个准位转换及驱动电路20为例,当译码控制讯号D2D1Dtl为000时,译码电路10则产生并输出高位准的译码讯号Gra至第一个准位转换及驱动电路20,第一个准位转换及驱动电路20的输入端G1接收译码讯号Gici,此时,译码讯号Gki的准位为高准位讯号,而第一控制讯号BOEC的准位为接地GND的准位与第二控制讯号OEHB的准位为参考电位VGL的准位,使第一晶体管200、第三晶体管204与第五晶体管208为导通状态,而第二晶体管202、第四晶体管206、第六晶体管210与第七晶体管212为截止状态,如此,准位转换及驱动电路20的输出端Gout的扫描讯号GO的准位为低准位讯号,此时,扫描驱动电路的该些准位及驱动电路20 27皆不会输出扫描讯号,以确认该些准位及驱动电路20 27皆关闭。接着,译码讯号Gki的准位仍为高准位讯号,而第一控制讯号BOEC的准位由低准位 (即接地GND)变更为高准位(即BIAS电压)与第二控制讯号OEHB的准位由低准位(即参考电位VGL)变更为高准位讯号(即VGH),使第一晶体管200呈现固定电流流过的导通状态、第三晶体管204为导通状态,让第二晶体管202导通,如此,输出端Gout的扫描讯号GO就会上升。原本第四晶体管206和第六晶体管210为截止状态,第五晶体管208和第七晶体管212为导通状态,当输出端Gout的扫描讯号GO就会上升而第六晶体管210会由截止状态变为导通状态,当第六晶体管210导通会让第五晶体管208变为截止状态,并让输出端Gout的扫描讯号GO的准位变为VGH。当译码控制讯号D2D1Dtl由000转换为001时,译码电路10则产生并输出译码讯号GI7GI6GI5GI4GI3GI2GI1GI(I由00000001变为00000010至第一个准位转换及驱动电路20,其中,译码讯号GI7GI6GI5GI4GI3GI2GI1GI(I中的译码讯号Gn的准位变更为高准位讯号,此时,第一控制讯号BOEC的准位为接地GND准位,使准位转换及驱动电路20 27内的第一晶体管200呈现固定电流流过的导通状态变为全导通状态与第二控制讯号OEHB的准位为参考电位VGL的准位,准位转换及驱动电路20 27内的第七晶体管212为导通状态变为截止状态,译码讯号GI7GI6GI5GI4GI3GI2GI1GI(I中的Giq的准位由高变更为低准位讯号,所以准位转换及驱动电路20内的第三晶体管204由导通状态变为截止状态并使第二晶体管202也由导通状态变为截止状态,第四晶体管206由截止状态变为导通状态,并使第五晶体管208由截止状态变为导通状态,将输出端Gout的扫描讯号GO的准位由第一电源VGH的准位拉到参考电位VGL的准位,并使第六晶体管210由导通状态变为截止状态,此时,该些准位及驱动电路20 27的输出端Gout的扫描讯号G7 G6 G5 G4G3 G2 Gl GO由00000001变为00000000。经一小段时间而第一控制讯号BOEC的准位由低准位(即接地GND)变更为高准位(即BIAS电压)与第二控制讯号OEHB的准位由低准位(即参考电位VGL)变更为高准位(即第一电源VGH),使该些准位转换及驱动电路20 27内的第一晶体管200呈现固定电流流过的导通状态、第三晶体管204为导通状态,但因为译码讯号G11为高准位,所以准位转换及驱动电路21内的第三晶体管204为导通状态,并使第二晶体管202也导通,如此,输出端Gout的扫描讯号GO就会上升,原本第四晶体管206和第六晶体管210为截止状态,第五晶体管208和第七晶体管212为导通状态,因输出端Gout的扫描讯号GO的上升而第六晶体管210会由截止状态变为导通状态,当第六晶体管210导通会让第五晶体管208变为截止状态,并让输出端Gout的扫描讯号Go的准位变为第一电源VGH准位,所以,下一级准位转换及驱动电路21的输出端Gout的扫描讯号Gl的准位会由参考电位VGL变为第一电源VGH,因此,该些准位转换及驱动电路21 27的输出端的扫描讯号G6 G5 G4 G3 G2 Gl GO由00000001变为00000000再变为00000010,以此类推,于此就不再加以赘述。请复参阅图2,本发明的控制电路30包含一致能电路32与一位准转换单元34。致能电路32用以接收并依据译码控制讯号D2D1Dtl而产生一致能讯号0E,位准转换单元34耦接致能电路32,位准转换单元34转换致能讯号OE的准位,以产生第一控制讯号BOEC与第二控制讯号0EHB。其中,致能电路32包含一延迟单元320与一逻辑单元322。延迟单元320用以延迟译码控制讯号D2D1Dtl的最低位元Dtl,而产生一延迟讯号DD0,逻辑单兀322具有一第一输入端与一第二输入端,逻辑单兀322的第一输入端用以接收延迟讯号DD0,而逻辑单元322的第二输入端用以接收译码控制讯号D2D1Dtl的最低位元Dtl,逻辑单元322则依据延迟讯号DDO与译码控制讯号D2D1Dtl的最低位元Dtl而产生致能讯号0E,于本实施例中,逻辑单元322为一互斥或闸,当然逻辑单元322亦可利用其他逻辑电路来取代本实施例的互斥或闸,其为该技术领域中具有通常知识者可依据本实施例的技术内容而可轻易修改,所以,只要利用本实施例的逻辑单元322则依据延迟讯号DDO与译码控制讯号D2D1Dtl的最低位元Dtl而产生致能讯号OE的相关技术内容皆为本发明所要保护的范围。此外,本发明的控制电路30更包含一偏压产生电路36。偏压产生电路36耦接准位转换单元34,并依据准位转换单元34的一输出讯号OEH而产生第一控制讯号B0EC,并于该些准位转换及驱动电路20 27中产生一偏压电流,即一并复参阅图3,由于在第一晶体管200与第三晶体管204同时截止时,第一晶体管200与第三晶体管204之间的节点的电压处于浮动(Floting)的状态,使第二晶体管202的导通与截止状态不明确而影响整个准位转换及驱动电路20-27的运作,所以,本发明的偏压产生电路30让第一晶体管200只会在导通状态或是固定电流的导通状态,与第三晶体管204同时截止时,仍然会产生一偏压电流,并偏压电流会流经第一晶体管200,使第一晶体管200与第三晶体管204之间的节点维持在第一电源VGH或接地GND的固定电压,让第二晶体管202固定在截止或导通状态。如此,本发明可以藉由偏压产生电路36所产生的偏压电流,而避免准位转换及驱动电路20-27产生错误的动作。请一并参阅图5,其为本发明的偏压产生电路的一实施例的电路图。如图所示,本发明的偏压产生电路36包含一第一阻抗兀件360、一第一定电流源362、一第一开关364与一第二开关366。第一阻抗兀件360的一第一端稱接第一电源端,而接收第一电源VGH,第一电流源362的一第一端稱接阻抗兀件360的一第二端,并第一定电流源362的一第二端率禹接于接地端GND,第一开关364的一第一端稱接第一阻抗兀件360的第二端与第一定电流源362的第一端,并第一开关364的第二端稱接偏压产生电路36的一输出端,第一开关 364受控于准位转换单兀34的输出讯号0EH,第二开关366的一第一端稱接偏压产生电路36的输出端,并第二开关366的一第二端耦接接地端GND,且第二开关366受控于准位转换单兀34的输出讯号0EH。此外,本实施例的偏压产生电路36为一电流镜电路。如此,本发明的偏压产生电路36可以产生偏压电流,而避免准位转换及驱动电路20-27产生错误的动作。综上所述,本发明的扫描驱动电路藉由一译码电路依据一译码控制讯号,而产生一译码讯号;复数准位转换及驱动电路耦接译码电路,并依据译码讯号而依序产生一扫描讯号;以及一控制电路耦接该些准位转换及驱动电路,控制电路依据译码控制讯号而产生一第一控制讯号与一第二控制讯号,并传送第一控制讯号与第二控制讯号至该些准位转换及驱动电路,以控制该些准位转换及驱动电路致能或截止。如此,本发明藉由一控制电路而减少每个准位转换及驱动电路的电路面积,进而减少成本。综上所述,仅为本发明的较佳实施例而已,并非用来限定本发明实施的范围,凡依本发明权利要求范围所述的形状、构造、特征及精神所为的均等变化与修饰,均 应包括于本发明的权利要求范围内。
权利要求
1.一种扫描驱动装置,其特征在于,其包含 一译码电路,依据一译码控制讯号,而产生一译码讯号; 复数准位转换及驱动电路,耦接该译码电路,并依据该译码讯号而依序产生 一扫描讯号;以及 一控制电路,耦接该些准位转换及驱动电路,该控制电路依据译码控制讯号而产生一第一控制讯号与一第二控制讯号,并传送该第一控制讯号与该第二控制讯号至该些准位转换及驱动电路,以控制该些准位转换及驱动电路致能或截止。
2.如权利要求I所述的扫描驱动装置,其特征在于,其中该控制电路系依据该译码控制讯号的最低位元而产生该译码讯号。
3.如权利要求I所述的扫描驱动装置,其特征在于,其中该准位转换及驱动电路包含 一第一晶体管,其一控制端接收该第一控制讯号,该第一晶体管的一第一端耦接一第一电源端;一第二晶体管,其一控制端耦接该第一晶体管的一第二端,该第二晶体管的一第一端耦接该第一电源端,并该第二晶体管的一第二端耦接该准位转换及驱动电路的一输出端;一第三晶体管,其一控制端接收该译码讯号,该第三晶体管的一第一端耦接该第一晶体管的该第二端与该第二晶体管的该控制端,该第三晶体管的一第二端耦接一接地端;一第四晶体管,其一控制端接收该译码讯号,该第四晶体管的一第一端耦接一第二电源端; 一第五晶体管,其一控制端耦接该第四晶体管的一第二端,该第五晶体管的一第一端耦接该第二晶体管的该第二端与该输出端,该第五晶体管的一第二端接收一参考电位;一第六晶体管,其一控制端耦接该输出端,该第六晶体管的一第一端耦接该第四晶体管的该第二端与该第五晶体管的该控制端;以及 一第七晶体管,其一控制端接收该第二控制讯号,该第七晶体管的该第一端耦接该第六晶体管的一第二端,该第七晶体管的一第二端接收该参考电位。
4.如权利要求I所述的扫描驱动装置,其特征在于,其中该控制电路包含 一致能电路,接收并依据该译码控制讯号而产生一致能讯号;以及 一位准转换单元,耦接该致能电路,并转换该致能讯号的准位,以产生该第一控制讯号与该第二控制讯号。
5.如权利要求4所述的扫描驱动装置,其特征在于,其中该控制电路更包含 一偏压产生电路,耦接该准位转换单元,并依据该准位转换单元的一输出讯号而产生该第一控制讯号。
6.如权利要求5所述的扫描驱动装置,其特征在于,其中该偏压产生电路为一电流镜电路。
7.如权利要求5所述的扫描驱动装置,其特征在于,其中该偏压产生电路包含 一阻抗兀件,其一第一端稱接一第一电源端; 一定电流源,其一第一端耦接该阻抗元件的一第二端,并该定电流端的一第二端耦接一接地端; 一第一开关,其一第一端耦接该阻抗元件的该第二端与该定电流源的该第一端,并该第一开关的一第二端耦接该偏压产生电路的一输出端,且该第一开关受控于该准位转换单兀的该输出讯号;以及 一第二开关,其一第一端耦接该偏压产生电路的该输出端,并该第二开关的一第二端耦接该接地端,且受控于该准位转换单元的该输出讯号。
8.如权利要求4所述的扫描驱动装置,其特征在于,其中该致能电路包含 一延迟单元,用以延迟该译码控制讯号;以及 一逻辑单元,其一第一输入端耦接该延迟单元而接收延迟后的该译码控制讯号,该逻辑单元的一第二输入端接收该译码控制讯号,该逻辑单元依据该译码控制讯号与延迟后的该译码控制讯号而产生该致能讯号。
全文摘要
本发明是有关于一种扫描驱动电路,其由一译码电路依据一译码控制讯号,而产生一译码讯号;复数准位转换及驱动电路耦接译码电路,并依据译码讯号而依序产生一扫描讯号;以及一控制电路耦接该些准位转换及驱动电路,控制电路依据译码控制讯号而产生一第一控制讯号与一第二控制讯号,并传送第一控制讯号与第二控制讯号至该些准位转换及驱动电路,以控制该些准位转换及驱动电路致能或截止。如此,本发明藉由一控制电路而减少每个准位转换及驱动电路的电路面积,进而减少成本。
文档编号G09G3/36GK102708827SQ20121018272
公开日2012年10月3日 申请日期2012年6月1日 优先权日2012年6月1日
发明者苏忠信 申请人:矽创电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1