显示驱动电路和在显示驱动电路中的传输数据的方法

文档序号:2546237阅读:191来源:国知局
显示驱动电路和在显示驱动电路中的传输数据的方法
【专利摘要】本发明公开了一种显示驱动电路和在显示驱动电路中的传输数据的方法。所述显示驱动电路包括源极驱动器和时序控制器。源极驱动器驱动显示面板的源极线,时序控制器将图像数据发送到源极驱动器并控制源极驱动器以使被发送的图像数据显示在显示面板中。当时序控制器发送包括写入了图像数据的像素数据字段的数据包时,时序控制器在扰频模式下使图像数据随机化。
【专利说明】显示驱动电路和在显示驱动电路中的传输数据的方法
[0001]本申请要求于2013年I月10日提交到韩国知识产权局(KIPO)的第10-2013-0002758号韩国专利申请的优先权,该韩国专利申请的内容通过弓I用被全部包含于此。
【技术领域】
[0002]本公开总体上涉及一种显示装置,更具体地说,涉及一种显示驱动电路和在显示驱动电路中传输数据的方法。
【背景技术】
[0003]为了轻且低能耗的用户装置,可使用诸如液晶显示器(IXD)的平板显示装置来代替阴极射线管(CRT)。平板显示装置可包括用于显示图像的显示面板,显示面板可由多个像素形成。所述像素可以形成在多条栅极线(用于选择像素的栅极)和多条源极线(用于传输诸如灰度数据的颜色数据)的交叉处。
[0004]可以通过将控制信号施加到栅极线并将颜色数据供应到源极线来在显示面板上显示图像。集成显示驱动器的(DDI)电路可以将控制信号和颜色数据供应到显示面板。
[0005]当采用大尺寸的显示面板来显示高质量的图像时,通过长的传输线将控制信号和颜色数据传送给显示面板,因此由于电磁干扰(EMI)而产生的错误可能发生。

【发明内容】

[0006]一些示例实施例提供一种能够减小EMI的显示驱动电路。
[0007]一些示例实施例提供一种能够减小EMI的在显示驱动电路中发送数据的方法。
[0008]根据示例性实施例,一种显示驱动电路包括源极驱动器和时序控制器。源极驱动器驱动显示面板的源极线,时序控制器将图像数据发送到源极驱动器并控制源极驱动器以使被发送的图像数据显示在显示面板中。当时序控制器发送包括写入了图像数据的像素数据字段的数据包时,时序控制器在扰频模式下对图像数据进行随机化。
[0009]在一个实施例中,时序控制器可包括使得图像数据随机化的扰频器,扰频器通过产生单比特扰频代码或者多比特扰频代码来使图像数据随机化。
[0010]源极驱动器可包括被配置为对被发送的图像数据进行去随机化的解扰器,其中,解扰器被配置为通过从时序控制器接收扰频模式信号和启用解扰器的解扰器使能信号来对被发送的图像数据进行去随机化。扰频模式信号可表明是使用单比特扰频代码还是使用多比特扰频代码来使图像数据随机化的。
[0011]所述数据包还包括用于控制源极驱动器的配置字段,解扰器使能信号和扰频模式信号被写入从时序控制器发送到源极驱动器的配置字段中。
[0012]在一个实施例中,当时序控制器发送为使源极驱动器具有驱动显示面板的时间而分配的水平回扫字段时,时序控制器可将随机数据模式写入水平回扫字段,并可将水平回扫字段发送到源极驱动器。随机数据模式可通过将扰频代码施加到时钟模式来产生。[0013]时序控制器可包括:模式发生器,模式发生器被配置为产生时钟模式;扰频器,被配置为产生基于时钟模式的随机数据模式。
[0014]源极驱动器可接收水平回扫字段控制信号,以对随机数据模式进行去随机化,水平回扫字段控制信号可表明扰频代码被施加到被写入到水平回扫字段中的数据模式。
[0015]数据包还可包括用于控制源极驱动器的配置字段,水平回扫字段控制信号被写入从时序控制器传输到源极驱动器的配置字段。
[0016]显示驱动电路还可包括另外的源极驱动器,另外的源极驱动器被配置为驱动显示面板的另外的源极线。时序控制器被配置为使用于另外的源极驱动器的图像数据随机化,并将随机化的图像数据在独立的通道中发送到所述另外的源极驱动器。
[0017]根据示例性实施例,一种传输显示驱动电路的数据的方法,所述方法包括:从时序控制器将配置字段发送到源极驱动器,所述配置字段中写入了用于控制源极驱动器的配置数据;从时序控制器将写入了图像数据的像素数据字段发送到源极驱动器;从时序控制器发送等待字段,等待字段是为使源极驱动器具有用于接收并存储图像数据的第一时间而被分配的;从时序控制器将水平回扫字段发送到源极驱动器,水平回扫字段是为使源极驱动器基于图像数据驱动显示面板而被分配的。时序控制器在扰频模式下使图像数据随机化并将被扰频的图像数据发送到源极驱动器。
[0018]在一个实施例中,所述方法还可包括:在源极驱动器中将被扰频的图像数据去随机化。
[0019]在一个实施例中,所述方法还可包括:通过基于图像数据的状态产生单比特扰频代码或者多比特扰频代码来使图像数据随机化。
[0020]在一个实施例中,时序控制器将扰频模式信号插入在配置字段中并将配置字段发送到源极驱动器,源极驱动器响应于扰频模式信号对被发送的图像数据进行去随机化。扰频模式信号表明是使用单比特扰频代码还是使用多比特扰频代码来使图像数据随机化的。
[0021]在一个实施例中,当时序控制器发送为使源极驱动器具有驱动显示面板的时间而分配的水平回扫字段时,时序控制器可将扰频代码被施加到时钟模式的随机数据模式写入水平回扫字段并将水平回扫字段发送到源极驱动器。
[0022]随机数据模式可以是通过将扰频施加到时钟模式而产生的多个随机数据模式中的一个。
[0023]时序控制器可在配置字段中插入水平回扫字段控制信号并可将配置字段发送到源极驱动器。水平回扫字段控制信号表明扰频代码被施加到在水平回扫字段中写入的数据模式。
[0024]在一个实施例中,显示驱动电路包括:时序控制器,被配置为将第一扰频图像数据发送到第一通道以及将第二扰频图像数据发送到第二通道;多个源极驱动器,结合到时序控制器并被配置为经由各个通道从时序控制器接收扰频图像数据,其中,所述多个源极驱动器中的第一源极驱动器结合到第一通道并被配置为接收第一扰频图像数据并对该图像数据进行解扰,所述多个源极驱动器中的第二源极驱动器结合到第二通道并被配置为接收第二扰频图像数据并对该图像数据进行解扰。
[0025]相应地,图像数据在扰频模式下被随机化,从而减小了通道中的EMI。【专利附图】

【附图说明】
[0026]通过下面结合附图进行的具体描述,本发明的说明性的、非限制性的示例实施例将会被更加清楚地理解。
[0027]图1是根据示例性实施例的包括显示驱动电路的显示装置的框图。
[0028]图2示出了根据示例性实施例的图1的显示面板的像素的等效电路图。
[0029]图3是示出根据示例性实施例的在图1中示出的显示装置的操作模式的示例的状态图。
[0030]图4是示出根据示例性实施例的图1中的时序控制器的框图。
[0031]图5是示出根据示例性实施例的图1中的多个源极驱动器中的一个的框图。
[0032]图6是示出根据示例性实施例的在图1的显示装置中传输的显示数据的示图。
[0033]图7是示出根据示例性实施例的在数据传输期间传输的数据包的示图。
[0034]图8到图10分别示出根据示例性实施例的数据包。
[0035]图11和图12示出根据示例性实施例的图4中的扰频单元(scrambling unit)中包括的第一扰频器的构造和操作。
[0036]图13是示出根据示例性实施例的图4中的扰频单元中包括的第二扰频器的框图。
[0037]图14和图15示出根据示例性实施例的图5中的解扰器的构造和操作。
[0038]图16示出根据示例性实施例的图13中的第二解扰器中产生的随机数据模式和图4中的模式发生器中产生的时钟模式。
[0039]图17是示出根据示例性实施例的图13中的第二解扰器中产生的随机数据模式的序列的状态图。
[0040]图18示出了根据示例性实施例的在包括时钟模式和随机数据模式的水平回扫时段被发送到源极驱动器时的EMI水平。
[0041]图19是示出根据示例性实施例的数据传输时段的控制信号的时序图。
[0042]图20是示出根据示例性实施例的图1的显示装置中的传输数据的方法的流程图。
[0043]图21是示出根据示例性实施例的图20中的传输数据包的步骤的流程图。
[0044]图22是根据示例性实施例的包括图1的显示装置的显示系统。
[0045]图23是示出根据示例性实施例的包括图1的显示装置的电子装置的框图。
【具体实施方式】
[0046]以下,将参照附图来更加充分地描述的各种示例实施例,附图中示出了一些示例实施例。然而,本发明构思可以以许多不同的形式来体现,并不应被解释为局限于这里阐述的示例实施例。在附图中,为了清楚起见,可能夸大层和区域的尺寸和相对尺寸。相同的标号始终表示相同的元件。
[0047]应当理解,虽然在这里可使用术语第一、第二、第三等来描述各个元件,但是这些元件不应受这些术语的限制,除非另外指出。这些术语用来将一个元件与另一个元件区分开来。因此,在不脱离本发明构思的教导的情况下,下面讨论的第一元件可以被称为第二元件。如这里所使用的,术语“和/或”包括一个或多个相关所列项目的任意组合和所有组合。
[0048]将理解的是,当元件被描述为在另一元件“上”,或者被描述为“连接到”或“结合至IJ”另一元件时,该元件可以直接在另一元件上或直接连接或直接结合到另一元件,或者也可以存在中间元件。作为对比,当元件被描述为“直接在”另一元件“上”或“直接连接到”或“直接结合到”另一元件时,不存在中间元件。用于描述元件之间的关系的其他词语应当用相同的方式解释(例如,“在…之间”相对于“直接在…之间”,“与…相邻”相对于“直接与…相邻,等等”)。
[0049]这里使用的术语仅为了描述具体示例实施例的目的,而不意图限制本发明构思。如这里所使用的,除非上下文另外清楚地指出,否则单数形式也意图包括复数形式。还将理解的是,当在说明书中使用术语“包含”和/或“包括”时,说明存在所述特征、整体、步骤、操作、元件和/或组件,但不排除存在或添加一个或多个其它特征、整体、步骤、操作、元件、组件和/或它们的组。
[0050]除非另有定义,否则这里使用的所有术语(包括技术术语和科学术语)具有与本发明所属领域的普通技术人员所通常理解的意思相同的意思。将进一步理解,除非这里明确定义,否则术语(例如在通用的字典中定义的术语)应该被解释为具有与它们在相关领域的上下文中的意思相同的意思,而不是理想地或者过于形式化地解释它们的意思。 [0051]图1是示出根据示例性实施例的包括显示驱动电路的显示装置的框图。
[0052]参照图1,显示装置10包括显示驱动电路100和显示面板110。显示驱动电路100包括时序控制器120、多个源极驱动器130、140、150和栅极驱动器160。
[0053]显示面板110可包括用于显示图像的多个像素。像素可以分别形成在栅极线180和源极线170的交叉处。所述多个像素中的每个像素可包括与栅极线和源极线连接的开关元件、与开关元件连接的液晶电容器、存储电容器(未示出)。下面将参照图2来充分地描述像素。
[0054]时序控制器120可从外部图形处理器接收RGB接口(I/F)信号RGB_IF。RGB I/F信号RGB_IF可包括控制信号和图像数据。例如,RGB I/F信号RGB_IF中包括的控制信号可包括垂直同步信号VSYNC、水平同步信号HSYNC和数据使能信号DE。时序控制器120可基于输入的控制信号向栅极驱动器160以及源极驱动器130、140、150提供用于驱动显示面板的控制信号。因此,时序控制器120可控制显示驱动电路100的整体操作。
[0055]这里,RGB I/F信号RGB_IF中包括的垂直同步信号VSYNC可指示在显示面板110上显示一帧所花费的时间。水平同步信号HSYNC可指示驱动与栅极线180中的一条栅极线连接的像素所花费的时间。因此,水平同步信号HSYNC可以由对应于分别与一条栅极线连接的像素的脉冲形成。数据使能信号DE可指示将图像数据提供给显示面板110的像素所花费的时间。图像数据可根据时序控制器120的控制被存储在存储装置(未示出)中,然后可被提供到源极驱动器130、140和150。
[0056]栅极驱动器160可在时序控制器120的控制下驱动栅极线180。例如,响应于从时序控制器120提供的控制信号,栅极驱动器160可控制栅极线180被顺序地激活。源极驱动器130、140、150可在时序控制器120的控制下驱动源极线170。例如,响应于从时序控制器120提供的控制信号,源极驱动器130、140、150可利用从存储装置提供的图像数据来驱动源极线170。
[0057]可从时序控制器120经由通道CH1、CH2、CH3将控制信号和图像数据作为显示数据TD提供给源极驱动器130、140、150。通道CH1、CH2、CH3的长度可根据显示面板110的尺寸而不同。因此,显示面板的尺寸越大,则通道的长度越长。随着通道的长度变长,被提供到源极驱动器130、140、150的控制信号和图像数据会由于信号延迟或者电磁干扰(EMI)而变得更加有错误。
[0058]根据示例实施例的显示驱动电路100可被配置为在时序控制器120将图像数据发送到源极驱动器130、140、150时将图像数据随机化(进行扰频),从而将随机化的图像数据分别经由通道CH1、CH2、CH3发送到源极驱动器130、140、150,以避免由于规则的数据模式而导致EMI增加。
[0059]图2示出了图1的显示面板的像素的等效电路图。
[0060]参照图2,显示面板可包括下显示板111、上显示板113、以及置于下显示板111和上显示板113之间的液晶层116。下显示板111可以被布置为与上显示板113相对。
[0061 ] 每个像素可包括与栅极线GL和源极线SL连接的开关元件Q、与开关元件Q连接的液晶电容器Clc、以及存储电容器Cst。在另一个实施方式中,存储电容器Cst可以省去。
[0062]开关元件Q可以是例如设置在下显示板111上的诸如薄膜晶体管的三端子元件。开关元件Q的控制端子可以与传输栅极信号(或者,扫描信号)的栅极线GL连接,开关元件Q的输入端子可以与源极线SL连接,开关元件Q的输出端子可以与液晶电容器Clc和存储电容器Cst连接。
[0063]液晶电容器Clc可具有作为其两个端子的下显示板111的像素电极112和上显示板113的公共电极115。液晶层116可用作电极112和电极115之间的介电材料。像素电极112可以与开关元件Q连接。在特定的实施例中,公共电极115可以形成在上显示板113的整个表面上,并且可被供应公共电压。可以通过将设置在下显示板111和像素电极112上的信号线(未示出)与设置在下显示板111和像素电极112之间的绝缘材料叠置来形成存储电容器Cst (作为液晶电容器Clc的辅助角色)。可以通过诸如公共电压的电压来向信号线加偏压。
[0064]显示面板110可以以空分方式、时分方式等来显示颜色。利用空分方式,每个像素可清楚地显示原色中的一种。利用时分方式,每个像素可轮流地显示原色。因此,每个像素可通过原色(例如,红、绿、蓝)的空间总和或者时间总和来显示需要的颜色。
[0065]在图2的示例像素中,可使用空间划分。示例性示出了这样的情况:指示原色中的一种的滤色器114形成在与像素电极112对应的上显示板113的区域中。在其它示例(未示出)中,滤色器114可以形成在下显示板111的像素电极112的上方或者下方。至少一个偏振器可以附着在显示面板110的外表面上,以使光偏振。
[0066]图3是示出根据示例性实施例的在图1中示出的显示装置的操作模式的示例的状态图。
[0067]参照图1和图3,如果显示装置10通电(210),则显示装置10工作在初始化模式220下。显示装置10在初始化时段期间工作在初始化模式220下。初始化模式220可包括初始训练模式。在初始训练模式下,时序控制器120可将时钟训练信号发送到源极驱动器130、140、150,从而时钟复原单元变得被锁定。
[0068]在源极驱动器130、140、150被锁定之后,显示装置10工作在显示数据模式230下。时序控制器120可通过将包括行开始字段SOL的数据发送到源极驱动器130、140、150来向源极驱动器130、140、150通知显示数据模式230的开始。显示装置10可在图像帧的数据传输时段期间工作在显示数据模式230下。在显示数据模式230下,时序控制器120可将与图像帧的行对应的数据包分别发送到源极驱动器130、140、150。
[0069]在一个实施例中,在图像帧的图像数据被传输之后,显示装置10工作在垂直训练模式(vertical training mode)下,直到下一图像巾贞的图像数据被传送为止。时序控制器120可通过将包括帧同步信号FSYNC的数据发送到源极驱动器130、140、150来向源极驱动器130、140、150通知显示数据模式230的结束。显示在10可在垂直回扫模式240期间工作在垂直训练模式下。在垂直回扫模式240下,时序控制器120可将经调制的时钟信号发送到源极驱动器130、140、150。
[0070]每个图像帧可以执行显示数据模式230和垂直回扫模式240。显示数据模式230和垂直回扫模式240可以被反复地执行,直到显示装置10断电为止或者直到源极驱动器130、140、150 (例如,由于软故障)被解锁从而它们异相为止。当显示装置10的工作模式从垂直回扫模式240变为显示数据模式230时,时序控制器120可将包括行开始字段SOL的数据传输到源极驱动器130、140、150。当显示装置10的工作模式从显示数据模式230变为垂直回扫模式240时,时序控制器120可将包括帧同步信号FSYNC的数据传输到源极驱动器 130、140、150。
[0071]如果在执行显示数据模式230或者垂直同步模式240时源极驱动器130、140、150(例如,由于软故障)被解锁,则显示装置10可再次在初始化模式220下工作。在初始化模式220的初始训练模式下,时序控制器120可将时钟训练信号发送给源极驱动器130、140、150,并且时钟复原单元基于时钟训练信号而变成被锁定。在初始化模式220的初始训练模式下,源极驱动器130、140、150可将由于软故障而改变的设置数据再次初始化。
[0072]图4是示出根据示例性实施例的图1中的时序控制器的框图。
[0073]参照图4,时序控制器120可包括控制逻辑121、模式发生器122、复用器(MUX)
123、扰频单元134、串化器(SER) 125以及经由相应的通道CH1、CH2、CH3被连接到相应的源极驱动器 130、140、150 的发送器(TX) 126a、126b、126c。
[0074]图5是示出根据示例性实施例的图1中的多个源极驱动器中的一个源极驱动器的框图。
[0075]参照图5,源极驱动器130可包括控制逻辑131、接收器132、时钟复原单元133、解串器134、解扰器135、数据锁存单元136和数据转换单元137。在图5中,为了简单起见,示出源极驱动器130、140、150中的源极驱动器130。
[0076]以下,将参照图4和图5描述在图1的显示装置10中的时序控制器120和源极驱动器130之间的操作。
[0077]通常,经由通道CHl传输的数字信号可受到根据数据模式的EMI的影响。然而,根据一个实施例,经由通道CHl传输的数据可以被随机化(或者,被扰频),以不受到EMI的影响。因此,时序控制器120可经由扰频单元124将要被提供给源极驱动器130的数据随机化,并可将经随机化的数据发送到源极驱动器130。源极驱动器130可经由解扰器135对经随机化的数据进行解随机化。
[0078]在一个实施例中,模式发生器122在控制逻辑131的控制下在与图像帧的每一行对应的每个数据包中产生将要被包括(嵌入)在水平回扫字段(HBF)中的不规则的时钟模式。
[0079]复用器123响应于来自控制逻辑121的传输模式信号TMS选择将被提供给扰频单元124的时钟模式和图像数据IDTA中的一种。例如,复用器123响应于当写入了图像数据的像素数据字段在数据传输时段被发送到源极驱动器130时的传输模式信号TMS来选择将图像数据IDTA提供给扰频单元124。在一个实施例中,扰频单元124根据图像数据IDTA的状态产生单比特扰频代码以用于所有比特的数据(例如,诸如I比特代码的相同扰频比特可以用于将要被扰频的所有数据比特)或者多比特扰频代码(例如,包括多个扰频比特的代码,其中,每个扰频比特可以用于将要被扰频的数据比特组或者各个数据比特),以响应于来自控制逻辑121的扰频器使能信号SEN和扰频模式信号SMS来使图像数据IDTA随机化。这里,图像数据IDTA的状态与图像数据IDTA的数据转换关联。例如,当图像数据IDTA的数据转换小时,可以使用多比特扰频代码。例如,当在图像数据IDTA中的数据转换大时,可以使用单比特扰频代码。扰频模式信号SMS具有根据图像数据IDTA的状态的逻辑电平。当扰频模式信号SMS具有第一逻辑电平时,扰频单元124产生多比特扰频代码,以对图像数据IDTA的每个比特进行随机化。当扰频模式信号SMS具有第二逻辑电平时,扰频单元124产生单比特扰频代码,以对图像数据IDTA的每个比特进行随机化。经随机化的数据在串化器125中被串化,发送器126将被串化的数据发送到源极驱动器130。
[0080]在一个实施例中,复用器123响应于当水平回扫字段控制在数据传输时段期间被发送到源极驱动器130时的传输模式信号TMS选择将时钟模式提供给扰频单元124。扰频单元124将扰频代码施加到时钟模式,以向串化器125产生随机数据模式。随机数据模式在串化器125中被串化,发送器126将经串化的数据发送到源极驱动器130。
[0081]接收器132向时钟复原单元133提供经由通道CHl发送的经串化的数据。时钟复原单元133从经串化的数据产生复原的时钟信号,并可基于复原的时钟信号产生多相的时钟信号。时钟复原单元133可向解串器134提供复原的时钟信号和多相位的时钟信号。
[0082]解串器134可基于多相位的时钟信号对经串化的数据进行解串。解串器134向解扰器135提供解串的数字数据。解扰器135可基于来自控制逻辑131的解扰器使能信号DSEN和扰频模式信号SMS对经解串的数字数据去随机化,以复原图像数据。在解扰器使能信号DSEN和扰频模式信号SMS在数据传输时段期间被写入配置字段之后,从时序控制器120将解扰器使能信号DSEN和扰频模式信号SMS发送到控制逻辑131。当扰频模式信号SMS具有第一逻辑电平时,解扰器135产生多比特扰频代码以对图像数据IDTA的每个比特进行去随机化。当扰频模式信号SMS具有第二逻辑电平时,解扰器135产生单比特扰频代码,以对图像数据IDTA的每个比特进行去随机化。复原的图像数据被提供给数据锁存单元136。
[0083]数据锁存单元136可包括移位寄存器。数据锁存单元136可在对与图像数据关联的数字数据进行移位的同时存储与图像数据关联的数字数据。在一个实施例中,当数据锁存单元136存储与在显示面板110中包括的一行像素对应的数字数据时,数据锁存单元136将存储的数字数据提供给数据转换单元137。然后数据转换单元137通过基于来自数据锁存单元136的数字数据选择灰度电压产生模拟电压,并经由源极线SL将模拟电压提供给显示面板110。
[0084]在一个实施例中,当接收器132将在水平回扫字段控制中写入的随机数据模式提供给时钟复原单元133时,时钟复原单元133响应于水平回扫字段控制信号HPS对随机数据模式进行去随机化,并复原时钟模式。当数据转换单元137通过基于来自数据锁存单元136的数字数据选择灰度电压来产生模拟电压并经由源极线SL将模拟电压提供给显示面板110时,时钟复原单元133可基于时钟模式执行时钟训练。
[0085]应当注意,上面详细描述了仅一个源极驱动器(130)。然而,源极驱动器130、140、150中的每个源极驱动器可包括与源极驱动器130相同的组件。
[0086]图6是示出根据示例性实施例的在图1的显示装置中传输的显示数据的示图。
[0087]参照图1和图6,时序控制器120可在初始化时段期间将时钟训练信号410发送到源极驱动器130、140、150。在数据传输时段期间,时序控制器120可分别将与图像帧的多个行对应的数据传输到源极驱动器130、140、150。数据420可包括多个数据比特421和被周期性地插入数据比特421的时钟代码422。每N个数据比特421a、421b、…421η可以添加时钟代码422,其中N是大于I的整数。在一些实施例中,如图6中所示,时钟代码422可具有包括第一比特422a和第二比特422b的两个比特。在另一实施例中,时钟代码422可具有一个比特。在图像帧中的数据被传送之后,时序控制器120可在垂直回扫时段期间将经调制的时钟信号430发送到源极驱动器130、140、150。可通过调节时钟训练信号的上升沿或者下降沿中的至少一个来产生经调制的时钟信号430。在垂直回扫时段之后,可以以下一个显示数据模式来传输下一个图像帧的数据。可以重复数据传输时段和垂直回扫时段。
[0088]图7是示出根据示例性实施例的在数据传输期间传输的数据包的示图。
[0089]参照图7,在数据传输期间传输的数据包440包括行开始字段441、配置字段442、像素数据字段443、等待字段444和水平回扫字段445。
[0090]行开始字段441指示图像帧的每行的开始。源极驱动器可响应于行开始字段441操作内部计数器,并可基于内部计数器的计数结果来识别配置字段442、像素数据字段443和等待字段444。行开始字段441可包括具有特定的沿或者模式的时钟代码,以与前一行的水平回扫字段445区分开来,或者与前一图像帧的垂直回扫字段区分开来。
[0091]配置字段442可包括用于控制源极驱动器的配置数据。由于配置数据被写入配置字段442,所以图1的显示装置10可不需要用于传输控制信号的行。当与图像帧的最后一行对应的数据被传输时,被写入数据的配置字段442中的配置数据可包括帧同步信号。源极驱动器可通过接收被写入配置字段442中的帧同步信号而知晓将开始垂直训练模式。配置数据还可包括用于源极驱动器的特定部分的诸如偏压值、均衡值、接收器的端子电阻值等的驱动器设置值。在一些实施例中,配置数据还可包括指示配置数据是否更新的配置更新比特。例如,如果配置更新比特具有逻辑低电平,则源极驱动器可不处理在配置字段442中写入的配置数据,如果配置更新比特具有逻辑高电平,则源极驱动器可基于配置数据改变驱动器设置值。另外,配置数据还可包括指示图像数据是否被扰频的解扰器使能信号DSEN、指示图像数据是利用单比特扰频代码还是利用多比特扰频代码随机化的扰频模式信号SMS、以及指示扰频代码是否被施加到在水平回扫字段中写入的数据模式的水平回扫字段控制信号HPS。
[0092]像素数据字段443包括图像数据。源极驱动器可接收在像素数据字段443中写入的图像数据,并且可驱动显示面板,以基于图像数据显示图像。为使源极驱动器具有足够的时间来接收并存储图像数据而分配等待字段444。
[0093]为使源极驱动器具有足够的时间来基于图像数据驱动显示面板而分配水平回扫字段445。例如,水平回扫字段445可具有与数据锁存单元中存储的图像数据被转换为模拟电压并被施加到显示面板的时间对应的比特长度。水平回扫字段445可具有预定方向的边沿或可具有预定模式的时钟代码,以与行开始字段441区分。
[0094]图8到图10分别示出根据示例性实施例的数据包。
[0095]参照图8,在数据传输时段中传输的数据包440a包括行开始字段441a、配置字段442a、像素数据字段443a、等待字段444a和水平回扫字段445a。
[0096]因为像素数据字段443a包括在扰频单元124中基于图像数据IDTA的状态利用单比特扰频代码或多比特扰频代码进行随机化的扰频数据,所以配置字段440a可包括解扰器使能信号DSEN和扰频模式信号SMS。
[0097]参照图9,在数据传输时段中传输的数据包440b包括行开始字段441b、配置字段442b、像素数据字段443b、等待字段444b和水平回扫字段445b。
[0098]因为水平回扫字段445a包括被施加扰频代码的随机数据模式,所以配置字段440b可包括水平回扫字段控制信号HPS。
[0099]参照图10,在数据传输时段中发送的数据包440c包括行开始字段441c、配置字段442c、像素数据字段443c、等待字段444c和水平回扫字段445c。
[0100]因为像素数据字段443c包括在扰频单元124中基于图像数据IDTA的状态来利用单比特扰频代码或者多比特扰频代码进行随机化的扰频数据、且水平回扫字段445c包括被施加扰频代码的随机数据模式,所以配置字段442c可包括解扰器使能信号DSEN、扰频模式信号SMS和水平回扫字段控制信号HPS。
[0101]图11和图12示出根据一示例性实施例的在图4中的扰频单元中包括的第一扰频器的构造和操作。
[0102]参照图11和图12,第一扰频器124a可包括扰频代码产生器1241以及异或门1242和 1243。
[0103]在图11和图12中示出的实施例中,扰频代码产生器1241可以以线性反馈移位寄存器(LFSR)实现并且可响应于扰频模式信号SMS产生包括多个扰频比特S〈0>?S〈ll>(如图11中所示)的多比特扰频代码或者产生包括单扰频比特S〈0> (如图12中所示)的单比特扰频代码。例如,当扰频模式信号SMS是第一逻辑电平(SMS_L)时,扰频代码产生器1241产生多比特扰频代码S〈0>?S〈ll>。异或门1242和1243中的每个对图像数据ΙΝ<0>?IN〈11>的每个比特与扰频代码S〈0>?S〈ll>的每个比特执行异或操作,以产生随机化的数据0UT〈0>?0UT〈11>。例如,当扰频模式信号SMS是第二逻辑电平(SMS_H)时,扰频代码产生器1241产生单比特扰频代码S〈0>。异或门1242和1243中的每个对图像数据ΙΝ〈0>?IN〈11>的每个比特与扰频代码S〈0>执行异或操作,以产生随机化的数据0UT〈0> ?OUK11>。
[0104]在其他的实施例中,可根据图像数据IDTA的状态来相对于数据间隔产生扰频代码。另外,扰频代码产生器1241可利用PN序列产生器和CRC产生器来实现。
[0105]图13是示出根据一个示例性实施例的在图4中的扰频单元中包括的第二扰频器的框图。
[0106]参照图13,第二扰频器124b响应于HPS控制信号HPS将扰频代码施加到来自模式发生器122的时钟模式C_PAT,以随机地产生将要在水平回扫时段445被写入的彼此不同的随机数据模式HPS_PAT。随机数据模式HPS_PAT在时钟复原单元133中恢复为时钟模式C_PAT,并且在数据转换单元137通过基于来自数据锁存单元136的数字数据选择灰度电压来产生模拟电压并经由源极线SL将模拟电压提供到显示面板110时,时钟复原单元133可基于时钟模式执行时钟训练。
[0107]图14和图15示出图5中的解扰器的示例性构造和操作。
[0108]参照图14和图15,解扰器135可包括扰频代码产生器1351和异或门1352、1353。
[0109]扰频代码产生器1351可以以线性反馈移位寄存器(LFSR)实现并且可响应于扰频模式信号SMS产生多比特的扰频代码S〈0>?S〈ll>或者产生单比特扰频代码S〈0>。例如,当扰频模式信号SMS是第一逻辑电平(SMS_L)时,扰频代码产生器1351产生多比特扰频代码S〈0>?S〈ll>。异或门1352和1353中的每个对随机化的数据0UT〈0>?0UT〈11>中的每个比特与扰频代码S〈0>?S〈ll>中的每个比特执行异或操作,以产生图像数据ΙΝ〈0>?IN〈11>。例如,当扰频模式信号SMS是第二逻辑电平(SMS_H)时,扰频代码产生器1351产生单比特扰频代码S〈0>。异或门1352和1353中的每个对随机化的数据0UT〈0>?0UT〈11>中的每个比特与扰频代码S〈0>执行异或操作,以产生图像数据ΙΝ〈0>?IN〈11>。
[0110]图16示出根据示例性实施例的图13中的第二解扰器中产生的随机数据模式和图4中的模式发生器中产生的时钟模式。
[0111]图17是示出根据实施例的图13中的第二解扰器中产生的随机数据模式的序列的状态图。
[0112]参照图16和图17,第二扰频器124b接收时钟模式C_PAT,对时钟模式C_PAT进行扰频并产生随机数据模式HPS_PAT#1、HPS_PAT#2、HPS_PAT#3和HPS_PAT#4。产生的随机数据模式HPS_PAT#1、HPS_PAT#2、HPS_PAT#3和HPS_PAT#4在水平回扫时段根据图17中的状态图的顺序被写入,并且可被发送到源极驱动器130。即,产生的随机数据模式HPS_PAT#1、HPS_PAT#2、HPS_PAT#3和HPS_PAT#4在水平回扫时段根据图17中的状态图的顺序被随机地写入。因此,由于根据图17中的状态图的顺序发送的随机数据模式时段的不规则性,EMI可减小。
[0113]图18示出了根据一个实施例的在包括时钟模式和随机数据模式的水平回扫时段被发送到源极驱动器时的EMI水平。
[0114]参照图18,应当注意,在包括具有规则的模式的时钟模SC_PAT的水平回扫时段445被发送到源极驱动器130的第一种情况下的EMI水平高于在包括具有不规则的模式的随机数据模式HPS_PAT#1、HPS_PAT#2、HPS_PAT#3和HPS_PAT#4被发送到源极驱动器130的第二种情况下的EMI水平。
[0115]图19是示出根据示例性实施例的数据传输时段中的控制信号的时序图。
[0116]参照图4到图19,当在间隔(Tl)期间完成对行开始字段441a和配置字段442a的传输时,像素数据字段443a的传输在时刻(tl)开始。此时,传输模式信号TMS转换到高电平,复用器123选择将图像数据IDTA提供给扰频单元124。当传输模式信号TMS转换到高电平时,扰频器使能信号SEN转换到高电平,并且第一扰频器124a使图像数据IDTA随机化,以将随机化的数据提供到源极驱动器130。源极驱动器130响应于解扰器使能信号DSEN对来自时序控制器120的图像数据进行去随机化。在时刻(t2),当像素数据字段443a的传输完成时,传输模式信号TMS转换到低电平,复用器123选择将时钟模式提供给扰频单元
124。第二扰频器124b响应于具有高电平的水平回扫时段控制信号HPS,将扰频代码施加到时钟模式,以产生随机数据模式。随机数据模式被发送到源极驱动器130,并且随机数据模式在时钟复原单元133中恢复到时钟模式。在数据转换单元137通过基于来自数据锁存单元136的数字数据选择灰度电压来产生模拟电压并经由源极线SL将模拟电压提供到显示面板110时,时钟复原单元133可基于时钟模式执行时钟训练。
[0117]图20是示出根据示例性实施例的图1的显示装置中传输数据的方法的流程图。
[0118]参照图1、图4到图10,时序控制器120可将时钟训练信号发送到源极驱动器130、140、150,从而时钟复原单元133在初始化时段被锁定(S510)。例如,当显示装置10通电时或者当在源极驱动器130、140、150中发生软故障时,时序控制器120可发送时钟训练信号。源极驱动器130、140、150可以稳定在初始训练模式。例如,在初始训练模式下,响应于时钟训练信号,在各个源极驱动器130、140、150中包括的时钟复原单元133可以被锁定,源极驱动器的设置值可以被初始化。
[0119]时序控制器120将与图像帧的多行对应的多个数据包分别发送到源极驱动器130、140、150 (S520)。数据包可包括数据比特和周期性地插入到数据比特中的时钟代码。通过检测在每个时钟代码与邻近于该时钟代码的数据比特之间的沿,各个源极驱动器130、140,150中的时钟复原单元133可产生恢复的时钟信号。源极驱动器130、140、150可基于复原的时钟信号对数据比特采样,并且可基于被采样的数据比特来驱动显示面板110。如上所述,时序控制器120对将被写入到像素数据字段443中的图像数据进行扰频,并将指示图像数据被扰频的控制信号DSEN和SMS插入在配置字段442中,并在数据传输时段将数据包发送到源极驱动器130中。另外,时序控制器120对时钟模式进行扰频,以产生随机数据模式,在水平回扫时段445中插入随机数据模式并在数据传输时段将数据包发送到源极驱动器 130。
[0120]时序控制器120在垂直回扫时段将经调制的时钟信号发送到源极驱动器130、140,150 (S530)。可以通过调节时钟训练信号的上升沿和下降沿中的至少一个来产生经调制的时钟信号。在一些实施例中,在垂直训练模式下,时序控制器120可在显不数据模式开始之前的预定时间期间发送没有调制的时钟训练信号。
[0121]可以针对每个图像帧重复地执行数据包的传送和经调制的时钟信号的传送。如果在数据包和调制的时钟信号的传输期间源极驱动器130、140、150 (例如,由于软故障)被解锁,则源极驱动器130、140、150可向时序控制器120提供软故障信息。当时序控制器120从源极驱动器130、140、150接收软故障信息时,时序控制器可再次将时钟训练信号发送到所有的源极驱动器130、140、150或者源极驱动器130、140、150中的出现软故障的一部分。
[0122]图21是示出根据示例性实施例的在图20中传输数据包的步骤的流程图。
[0123]参照图1到图21,在数据传输时段,时序控制器120将指示图像帧的每行的开始的行开始字段441a发送到源极驱动器130 (S521)。当行开始字段441a的传输完成时,时序控制器120将包括用于配置源极驱动器130的配置数据的配置字段442a发送到源极驱动器130 (S522)。在配置字段442a中写入的配置数据可包括扰频模式信号SMS和解扰器使能信号DSEN。另外,在配置字段442a中写入的配置数据可包括水平回扫时段控制信号HPS。
[0124]当配置字段442a的传输完成时,时序控制器120将包括经扰频的图像数据的像素数据字段443a发送到源极驱动器130 (S523)。如上所述,根据图像数据IDTA的状态利用多比特扰频代码或者单比特扰频代码将图像数据IDTA随机化为扰频图像数据。当像素数据字段443a的传输完成时,时序控制器120发送为使源极驱动器130具有用于接收并存储图像数据IDTA的第一时间而分配的等待字段444a (S524)。在源极驱动器130接收随机化的图像数据之后,源极驱动器130可将被随机化的图像数据去随机化。当等待数据字段444a的传输完成时,时序控制器120发送为使源极驱动器130具有用于基于图像数据IDTA驱动显示面板110的第二时间而分配的水平回扫字段445a(S525)。在一个实施例中,水平回扫字段445a可包括图13中的时钟模式C_PAT以及将扰频代码施加到时钟模式C_PAT的图 14 中的随机数据模式 HPS_PAT#1、HPS_PAT#2、HPS_PAT#3 和 HPS_PAT#4。
[0125]图22是根据示例性实施例的包括图1的显示装置的显示系统。
[0126]参照图22,显示系统600可包括图形控制器610和显示装置620。图形控制器610可向显示装置620提供包括控制信号和图像数据的RGB接口信号RGB_IF。RGB接口信号RGB_IF中包括的控制信号可包括垂直同步信号VSYNC、水平同步信号HSYNC和数据使能信号DE。显示装置620可包括显示驱动电路100和显示面板110。显示面板110可包括显示图像的多个像素。多个像素可以各自形成在栅极线和源极线的交叉处。显示驱动电路100可包括时序控制器120和源极驱动器130、140、150。如参照图1到图19所描述的,在一些实施例中,时序控制器120在根据图像数据的状态的扰频模式下将图像数据随机化。时序控制器120也可将时钟模式扰频为随机数据模式。在数据传输时段,随机化的数据以及在一个实施例中的随机数据模式被发送到源极驱动器130、140、150,从而减小了通道CH1、CH2、CH3 中的 EMI。
[0127]图23是示出根据示例性实施例的包括图1的显示装置的电子装置的框图。
[0128]参照图23,电子装置700可包括处理器710、存储装置730、输入/输出(I/O)装置720和显示装置740。
[0129]处理器710可执行特定的计算或者用于各种任务的计算功能。例如,处理器710可对应于微处理器、中央处理器(CPU)等。处理器710可以经由总线结合到存储装置730。例如,存储装置730可包括诸如动态随机存取存储器(DRAM)装置、静态随机存取存储器(SRAM)装置等的至少一种易失性存储装置和/或诸如可擦除可编程只读存储器(EPROM)装置、EEPR0M、闪存装置等的至少一种非易失性存储装置。存储装置730可存储由处理器710执行的软件。I/O装置720可以被结合到总线。I/O装置720可包括至少一种输入装置(例如,键盘、键区、鼠标等)和/或至少一种输出装置(例如,打印机、扬声器等)。处理器710可控制I/O装置720的操作。
[0130]显示装置740可以经由总线结合到处理器710。显示装置740可包括显示驱动电路100和显示面板110。显示面板110可包括被结合到栅极线和源极线的像素。显示驱动电路100可包括时序控制器120和源极驱动器130、140、150。如参照图1到图19所描述的,在特定实施例中,时序控制器120在根据图像数据的状态的扰频模式下将图像数据随机化。时序控制器120可额外地将时钟模式扰频为随机数据模式,并可在数据传输时段将随机数据发送到源极驱动器130、140、150以及在一个实施例中在数据传输时段将随机数据模式发送到源极驱动器130、140、150,从而减小通道CH1、CH2、CH3中的EMI。
[0131]电子装置700可对应于例如数字电视机、蜂窝电话、智能电话、个人数字助理(PDA)、便携式多媒体播放器(PMP)、MP3播放器、膝上型计算机、台式计算机、数字相机等。[0132]如上所述,根据特定示例性实施例,在根据图像数据的状态的扰频模式下将图像数据随机化,将时钟模式扰频为随机数据模式,并在数据传输时段将随机化的数据和随机数据模式发送到源极驱动器,从而减小通道中的EMI。
[0133]本实施例可被应用到需要显示装置的各个领域。
[0134]前面的内容是示例实施例的说明,不应被解释为限制示例实施例。虽然已经描述了一些实施例,但是本领域技术人员将容易知道,在没有实质上脱离本公开的新颖性教导和优点的情况下,可以对示例实施例做出许多修改。因此,所有的这些修改意图被包括在如权利要求所限定的本发明构思的范围内。
【权利要求】
1.一种显示驱动电路,包括: 源极驱动器,被配置为驱动显示面板的源极线; 时序控制器,被配置为将图像数据发送到源极驱动器并被配置为控制源极驱动器以使被发送的图像数据显示在显示面板中, 当时序控制器发送包括写入了图像数据的像素数据字段的数据包时,时序控制器被配置为在扰频模式下对图像数据进行随机化。
2.根据权利要求1所述的显示驱动电路,其中, 时序控制器包括扰频器,扰频器被配置为使得图像数据随机化,扰频器被配置为通过产生单比特扰频代码或者多比特扰频代码来使图像数据随机化。
3.根据权利要求2所述的显示驱动电路,其中, 所述单比特扰频代码包括用于对图像数据的每一个比特进行扰频的单比特,多比特扰频代码包括多个扰频比特,所述多个扰频比特中的各个扰频比特用于对图像数据的相应的比特进行扰频。
4.根据权利要求2所述的显示驱动电路,其中, 源极驱动器包括被配置为对被发送的图像数据进行去随机化的解扰器,解扰器被配置为通过从时序控制器接收扰频模式信号和启用解扰器的解扰器使能信号来对被发送的图像数据进行去随机化,扰频模式信号表明是使用单比特扰频代码还是使用多比特扰频代码来使图像数据随机化的。
5.根据权利要求4所述的显示驱动电路,其中, 所述数据包还包括用于控制源极驱动器的配置字段,解扰器使能信号和扰频模式信号被写入配置字段并从时序控制器被发送到源极驱动器。
6.根据权利要求1所述的显示驱动电路,其中, 当时序控制器发送为使源极驱动器具有驱动显示面板的时间而分配的水平回扫字段时,时序控制器将随机数据模式写入水平回扫字段,并将水平回扫字段发送到源极驱动器,所述随机数据模式通过将扰频代码施加到时钟模式来产生。
7.根据权利要求6所述的显示驱动电路,其中,时序控制器包括: 模式发生器,被配置为产生时钟模式; 扰频器,被配置为产生基于时钟模式的随机数据模式。
8.根据权利要求6所述的显示驱动电路,其中, 源极驱动器接收水平回扫字段控制信号,以对随机数据模式进行去随机化,水平回扫字段控制信号表明扰频代码被施加到被写入到水平回扫字段中的数据模式。
9.根据权利要求8所述的显示驱动电路,其中, 数据包还包括用于控制源极驱动器的配置字段,水平回扫字段控制信号被写入从时序控制器传输到源极驱动器的配置字段。
10.根据权利要求1所述的显示驱动电路,还包括: 另外的源极驱动器,被配置为驱动显示面板的另外的源极线,其中, 时序控制器被配置为使得用于另外的源极驱动器的图像数据随机化,并将随机化的图像数据在独立的通道中发送到所述另外的源极驱动器。
11.一种在显示驱动电路中传输数据的方法,所述方法包括:从时序控制器将配置字段发送到源极驱动器,所述配置字段中写入了用于控制源极驱动器的配置数据; 从时序控制器将写入了图像数据的像素数据字段发送到源极驱动器; 从时序控制器将等待字段发送到源极驱动器,等待字段是为使源极驱动器具有用于接收并存储图像数据的第一时间而被分配的; 从时序控制器将水平回扫字段发送到源极驱动器,水平回扫字段是为使源极驱动器基于图像数据驱动显示面板而被分配的, 时序控制器被配置为在扰频模式下使图像数据随机化并将被扰频的图像数据发送到源极驱动器。
12.根据权利要求11所述的方法,还包括: 在源极驱动器中将被扰频的图像数据去随机化。
13.根据权利要求11所述的方法,还包括: 通过产生单比特扰频代 码或者多比特扰频代码来使图像数据随机化。
14.根据权利要求13所述的方法,其中, 时序控制器将扰频模式信号插入在配置字段中并将配置字段发送到源极驱动器,源极驱动器响应于扰频模式信号对被发送的图像数据进行去随机化,扰频模式信号表明是使用单比特扰频代码还是使用多比特扰频代码来使图像数据随机化的。
15.根据权利要求11所述的方法,其中, 当时序控制器发送为使源极驱动器具有驱动显示面板的时间而分配的水平回扫字段时,时序控制器将扰频代码被施加到时钟模式的随机数据模式写入水平回扫字段并将水平回扫字段发送到源极驱动器。
16.根据权利要求15所述的方法,其中, 随机数据模式是通过将扰频施加到时钟模式而产生的多个随机数据模式中的一个。
17.根据权利要求15所述的方法,其中, 时序控制器在配置字段中插入水平回扫字段控制信号并将配置字段发送到源极驱动器,水平回扫字段控制信号表明扰频代码被施加到在水平回扫字段中写入的数据模式。
18.—种显示驱动电路,包括: 时序控制器,被配置为将第一扰频图像数据发送到第一通道以及将第二扰频图像数据发送到第二通道; 多个源极驱动器,结合到时序控制器并被配置为经由各个通道从时序控制器接收扰频图像数据, 其中,所述多个源极驱动器中的第一源极驱动器结合到第一通道并被配置为接收第一扰频图像数据并对该图像数据进行解扰, 所述多个源极驱动器中的第二源极驱动器结合到第二通道并被配置为接收第二扰频图像数据并对该图像数据进行解扰。
19.根据权利要求18所述的显示驱动电路,其中,第一源极驱动器包括解扰器,解扰器被配置为对被发送的扰频图像数据进行解扰,解扰器被配置为通过从时序控制器接收扰频模式信号和启用解扰器的解扰器使能信号来对图像数据进行解扰,扰频模式信号表明是使用单比特扰频代码还是使用多比特扰频代码来使图像数据随机化的。
20.根据权利要求19所述的显示驱动电路,其中: 利用数据包发送扰频数据,每个数据包还包括用于控制源极驱动器的配置字段, 解扰器使能信号和扰频模式信号被写入配置字段并被从时序控制器发送到源极驱动器。
【文档编号】G09G3/36GK103928004SQ201410012331
【公开日】2014年7月16日 申请日期:2014年1月10日 优先权日:2013年1月10日
【发明者】白东勋, 李在烈, 裴汉秀, 李东明, 李善益, 崔荣敏 申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1