一种像素电路、有机电致发光显示面板及显示装置制造方法

文档序号:2547867阅读:203来源:国知局
一种像素电路、有机电致发光显示面板及显示装置制造方法
【专利摘要】本发明公开了一种像素电路、有机电致发光显示面板及显示装置,包括:发光器件、第一电容、复位控制模块、驱动控制模块、补偿控制模块以及发光控制模块;在复位阶段,复位控制模块将复位信号端的复位信号写入到第一电容的第二端;在补偿阶段,复位控制模块将数据信号端的数据信号写入到第一电容的第一端,驱动控制模块通过补偿控制模块对第一电容进行充电;在发光阶段,发光控制模块和第一电容共同控制驱动控制模块驱动发光器件发光。由于驱动控制模块驱动发光器件发光的工作电流与驱动控制模块中的阈值电压无关,因此能避免阈值电压对发光器件的影响,从而使驱动发光器件发光的工作电流保持稳定,提高了显示装置显示区域图像亮度的均匀性。
【专利说明】一种像素电路、有机电致发光显示面板及显示装置

【技术领域】
[0001] 本发明涉及有机电致发光【技术领域】,尤其涉及一种像素电路、有机电致发光显示 面板及显示装置。

【背景技术】
[0002] 有机发光显示器(Organic Light Emitting Diode, 0LED)是当今平板显示器研究 领域的热点之一,与液晶显示器相比,0LED具有低能耗、生产成本低、自发光、宽视角及响应 速度快等优点,目前,在手机、PDA、数码相机等显示领域0LED已经开始取代传统的IXD显示 屏。其中,像素电路设计是0LED显示器核心技术内容,具有重要的研究意义。
[0003] 与LCD利用稳定的电压控制亮度不同,0LED属于电流驱动,需要稳定的电流来控 制发光。由于工艺制程和器件老化等原因,会使像素电路的驱动晶体管的阈值电压V th存在 不均匀性,这样就导致了流过每个像素点0LED的电流发生变化使得显示亮度不均,从而影 响整个图像的显示效果。
[0004] 例如现有的2T1C的像素电路中,如图1所示,该电路由1个驱动晶体管T2,一个开 关晶体管T1和一个存储电容Cs组成,当扫描线Scan选择某一行时,扫描线Scan输入低电 平信号,P型的开关晶体管T1导通,数据线Data的电压写入存储电容Cs ;当该行扫描结束 后,扫描线Scan输入的信号变为高电平,P型的开关晶体管T1关断,存储电容Cs存储的栅 极电压使驱动晶体管T2产生电流来驱动0LED,保证0LED在一帧内持续发光。其中,驱动晶 体管T2的饱和电流公式为I_ D = K(Vse-Vth)2,正如前述,由于工艺制程和器件老化等原因, 驱动晶体管T2的阈值电压V th会漂移,这样就导致了流过每个0LED的电流因驱动晶体管的 阈值电压Vth的变化而变化,从而导致图像亮度不均匀。


【发明内容】

[0005] 有鉴于此,本发明实施例提供了一种像素电路、有机电致发光显示面板及显示装 置,用以提高显示装置显示区域图像亮度的均匀性。
[0006] 本发明实施例提供的一种像素电路,包括:发光器件、第一电容、复位控制模块、驱 动控制模块、补偿控制模块以及发光控制模块;其中,
[0007] 所述复位控制模块的第一信号端与数据信号端相连,所述复位控制模块的第二信 号端与复位控制信号端相连,所述复位控制模块的第三信号端分别与所述第一电容的第一 端和所述发光控制模块的第一信号端相连;所述复位控制模块的第四信号端与第一扫描信 号端相连,所述复位控制模块的第五信号端与复位信号端相连,所述复位控制模块的第六 信号端分别与所述第一电容的第二端、所述补偿控制模块的第一信号端、以及所述驱动控 制模块的第一信号端相连;
[0008] 所述驱动控制模块的第二信号端与第一参考信号端相连,所述驱动控制模块的第 三信号端分别与所述补偿控制模块的第二信号端和所述发光控制模块的第二信号端相连; 所述补偿控制模块的第三信号端与第二扫描信号端相连;
[0009] 所述发光控制模块的第三信号端与发光控制信号端相连,所述发光控制模块的第 四信号端与第二参考信号端相连,所述发光控制模块的第五信号端与所述发光器件的第一 端相连;所述发光器件的第二端与第三参考信号端相连;
[0010] 在复位阶段,在所述第一扫描信号端的控制下,所述复位控制模块将所述复位信 号端发送的复位信号写入到所述第一电容的第二端。
[0011] 本发明实施例提供的上述像素电路中,由于补偿控制模块在补偿阶段可以补偿驱 动控制模块中的阈值电压的漂移,因此,在发光阶段,可以使驱动控制模块驱动发光器件发 光的工作电流仅与数据信号端输入的数据信号的电压和第二参考信号端的电压有关,与驱 动控制模块中的阈值电压无关,能避免阈值电压对发光器件的影响,从而使驱动发光器件 发光的工作电流保持稳定,提高了显示装置显示区域图像亮度的均匀性。
[0012] 本发明实施例提供的一种像素电路,包括:发光器件、第一电容、驱动晶体管、第一 开关器件、第二开关器件、第三开关器件、第四开关器件和第五开关器件;其中,
[0013] 所述驱动晶体管的源极与第一参考信号端相连,所述驱动晶体管的漏极分别与所 述第一开关器件的信号输入端和所述第五开关器件的信号输入端相连,所述驱动晶体管的 栅极分别与所述第一电容的第二端、所述第三开关器件的信号输出端、以及所述第一开关 器件的信号输出端相连;所述第一开关器件的控制端与第二扫描信号端相连;
[0014] 所述第二开关器件的信号输入端与数据信号端相连,所述第二开关器件的信号输 出端分别与所述第一电容的第一端和所述第四开关器件的信号输出端相连,所述第二开关 器件的控制端与复位控制信号端相连;
[0015] 所述第三开关器件的信号输入端与复位信号端相连,所述第三开关器件的控制端 与第一扫描信号端相连;
[0016] 所述第四开关器件的信号输入端与第二参考信号端相连,所述第四开关器件的控 制端分别与所述第五开关器件的控制端和发光控制信号端相连;
[0017] 所述发光器件的第一端与所述第五开关器件的信号输出端相连,所述发光器件的 第二端与第三参考信号端相连。
[0018] 本发明实施例提供的上述像素电路,由于第三开关器件的信号输入端与驱动晶体 管的漏极相连,第三开关晶体管的信号输出端与驱动晶体管的栅极和第一电容相连,因此 利用第三开关器件和第一电容可以补偿驱动控制模块中的阈值电压的漂移,从而使驱动晶 体管驱动发光器件发光的工作电流仅与数据信号端输入的数据信号的电压和第二参考信 号端的电压有关,与驱动晶体管的阈值电压无关,能避免阈值电压对发光器件的影响,从而 使驱动发光器件发光的工作电流保持稳定,提高了显示装置显示区域图像亮度的均匀性。
[0019] 相应地,本发明实施例还提供了 一种有机电致发光显示面板,包括多个本发明实 施例提供的上述任一种像素电路。
[0020] 相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述任 一种有机电致发光显示面板。
[0021] 本发明实施例提供的上述像素电路、有机电致发光显示面板极显示装置,由于像 素电路在补偿阶段可以补偿阈值电压的漂移,因此,在发光阶段,可以使驱动发光器件发光 的工作电流仅与数据信号端输入的数据信号的电压和第二参考信号端的电压有关,与阈值 电压无关,能避免阈值电压对发光器件的影响,从而使驱动发光器件发光的工作电流保持 稳定,提高了显示装置显示区域图像亮度的均匀性。

【专利附图】

【附图说明】
[0022] 图1为现有的2T1C的像素电路的结构示意图;
[0023] 图2a为本发明实施例提供的像素电路的结构示意图之一;
[0024] 图2b为本发明实施例提供的像素电路的结构示意图之二;
[0025] 图3a为本发明实施例提供的像素电路的具体结构示意图之一;
[0026] 图3b为本发明实施例提供的像素电路的具体结构示意图之二;
[0027] 图4a为本发明实施例提供的像素电路的具体结构示意图之三;
[0028] 图4b为本发明实施例提供的像素电路的具体结构示意图之四;
[0029] 图5a为本发明实施例提供的像素电路的具体结构示意图之五;
[0030] 图5b为本发明实施例提供的像素电路的具体结构示意图之六;
[0031] 图6a为本发明实施例提供的像素电路的具体结构示意图之七;
[0032] 图6b为本发明实施例提供的像素电路的具体结构示意图之八;
[0033] 图7为本发明实例一和实例二提供的像素电路的电路时序图;
[0034] 图8为本发明实例三和实例四提供的像素电路的电路时序图;
[0035] 图9a为本发明实施例提供的像素电路的结构示意图之一;
[0036] 图9b为本发明实施例提供的像素电路的结构示意图之二;
[0037] 图10a为本发明实施例提供的像素电路的具体结构示意图之一;
[0038] 图10b为本发明实施例提供的像素电路的具体结构示意图之二;
[0039] 图11为本发明实例五和实例六提供的像素电路的电路时序图;
[0040] 图12a为本发明实施例提供的有机电致发光显示面板中的像素电路的结构示意 图之一;
[0041] 图12b为本发明实施例提供的有机电致发光显示面板中的像素电路的结构示意 图之二。

【具体实施方式】
[0042] 下面结合附图,对本发明实施例提供的像素电路、有机电致发光显示面板及显示 装置的【具体实施方式】进行详细地说明。
[0043] 本发明实施例提供的一种像素电路,如图2a所示,包括:发光器件D1、第一电容 C1、复位控制模块1、驱动控制模块2、补偿控制模块3以及发光控制模块4 ;其中,
[0044] 复位控制模块1的第一信号端la与数据信号端Data相连,复位控制模块1的第 二信号端lb与复位控制信号端RS相连,复位控制模块1的第三信号端lc分别与第一电容 C1的第一端ml和发光控制模块4的第一信号端4a相连;复位控制模块1的第四信号端Id 与第一扫描信号端Scanl相连,复位控制模块1的第五信号端le与复位信号端Rset相连, 复位控制模块1的第六信号端If分别与第一电容C1的第二端m2、补偿控制模块3的第一 信号端3a、以及驱动控制模块2的第一信号端2a相连;
[0045] 驱动控制模块2的第二信号端2b与第一参考信号端Ref 1相连,驱动控制模块2 的第三信号端2c分别与补偿控制模块3的第二信号端3b和发光控制模块4的第二信号端 4b相连;补偿控制模块3的第三信号端3c与第二扫描信号端Scan2相连;
[0046] 发光控制模块4的第三信号端4c与发光控制信号端EM相连,发光控制模块4的 第四信号端4d与第二参考信号端Ref2相连,发光控制模块4的第五信号端4e与发光器件 D1的第一端〇1相连;发光器件D1的第二端〇2与第三参考信号端Ref3相连;
[0047] 在复位阶段,在第一扫描信号端Scanl的控制下,复位控制模块1将复位信号端 Rset发送的复位信号写入到第一电容C1的第二端m2 ;在补偿阶段,在复位控制信号端RS 的控制下,复位控制模块1将数据信号端Data发送的数据信号写入到第一电容C1的第一 端ml,在第二扫描信号端Scan2的控制下,驱动控制模块2通过补偿控制模块3对第一电容 C1进行充电;在发光阶段,在发光控制信号端EM的控制下,发光控制模块4和第一电容C1 共同控制驱动控制模块2驱动发光器件D1发光。
[0048] 本发明实施例提供的上述像素电路中,由于补偿控制模块在补偿阶段可以补偿驱 动控制模块中的阈值电压的漂移,因此,在发光阶段,可以使驱动控制模块驱动发光器件发 光的工作电流仅与数据信号端输入的数据信号的电压和第二参考信号端的电压有关,与驱 动控制模块中的阈值电压无关,能避免阈值电压对发光器件的影响,从而使驱动发光器件 发光的工作电流保持稳定,提高了显示装置显示区域图像亮度的均匀性。
[0049] 较佳地,为了便于实施,在本发明实施例提供的上述像素电路中,如图2a和图2b 所示,驱动控制模块2具体可以包括:驱动晶体管M0 ;其中,
[0050] 驱动晶体管M0的栅极为驱动控制模块2的第一信号端2a,驱动晶体管M0的源极 为驱动控制模块2的第二信号端2b,驱动晶体管M0的漏极为驱动控制模块2的第三信号端 2c〇
[0051] 在具体实施时,本发明实施例提供的上述像素电路中的发光器件D1 -般为有机 发光二极管(0LED)。发光器件D1在驱动晶体管M0的饱和电流的作用下实现发光显示。
[0052] 在具体实施时,本发明实施例提供的上述像素电路中,驱动发光器件发光的驱动 晶体管M0 -般为P型晶体管。由于P型晶体管的阈值电压Vth为负值,为了保证驱动晶体 管M0能正常工作,对应的第一参考信号端Ref 1的电压需要为正电压,第三参考信号端Ref3 的电压需要低于第一参考信号端Ref 1的电压。下面都是以第三参考信号端Ref3的电压为 零值为例进行说明。
[0053] 在具体实施时,在本发明实施例提供的上述像素电路中,如图2a至图6b所示,补 偿控制模块具体可以包括:第一开关晶体管Ml ;其中,
[0054] 第一开关晶体管Ml的栅极与第二扫描信号端Scan2相连,第一开关晶体管Ml的 源极与驱动晶体管M0的漏极相连,第一开关晶体管Ml的漏极与第一电容C1的第二端m2 相连。
[0055] 具体地,在具体实施时,第一开关晶体管可以为N型晶体管,也可以为P型晶体管, 在此不作限定。当第一开关晶体管为N型晶体管时,第二扫描信号端的信号为高电平时,第 一开关晶体管处于导通状态;当第一开关晶体管为P型晶体管时,第二扫描信号端的信号 为低电平时,第一开关晶体管处于导通状态。
[0056] 具体地,当本发明实施例提供的上述像素电路中的补偿控制模块采用上述第一 开关晶体管作为具体结构时,其工作原理为:在补偿阶段,第二扫描信号端控制第一开关 晶体管处于导通状态,导通的第一开关晶体管使驱动晶体管变为二极管,从而第一参考信 号端的电压VMfl导通该二极管后,对第一电容进行充电,直至第一电容的第二端的电压为 vrefl-|vth|为止,从而在驱动晶体管的栅极处实现了驱动晶体管的阈值电压|v th|的存储。 在复位阶段和发光控制阶段,第一开关晶体管均处于截止状态。
[0057] 在具体实施时,在本发明实施例提供的上述像素电路中,如图2a至图6b所示,复 位控制模块具体可以包括:第二开关晶体管M2和第三开关晶体管M3 ;其中,
[0058] 第二开关晶体管M2的栅极与复位控制信号端RS相连,第二开关晶体管M2的源极 与数据信号端Data相连,第二开关晶体管M2的漏极与第一电容C1的第一端ml相连;
[0059] 第三开关晶体管M3的栅极与第二扫描信号端Scan2相连,第三开关晶体管M3的 源极与复位信号端Rset相连,第三开关晶体管M3的漏极与第一电容C1的第二端m2相连。
[0060] 具体地,在具体实施时,第二开关晶体管可以为N型晶体管,也可以为P型晶体管, 在此不作限定。当第二开关晶体管为N型晶体管时,复位控制信号端的信号为高电平时,第 二开关晶体管处于导通状态;当第二开关晶体管为P型晶体管时,复位控制信号端的信号 为低电平时,第二开关晶体管处于导通状态。
[0061] 具体地,在具体实施时,第三开关晶体管可以为N型晶体管,也可以为P型晶体管, 在此不作限定。当第三开关晶体管为N型晶体管时,第一扫描信号端的信号为高电平时,第 三开关晶体管处于导通状态;当第三开关晶体管为P型晶体管时,第一扫描信号端的信号 为低电平时,第三开关晶体管处于导通状态。
[0062] 具体地,当本发明实施例提供的上述像素电路中的复位控制模块采用上述第二开 关晶体管和第三开关晶体管作为具体结构时,其工作原理为:在复位阶段,第一扫描信号端 控制第三开关晶体管处于导通状态,导通的第三开关晶体管将复位信号端发送的复位信号 v_t写入到第一电容的第二端,使第一电容的第二端的电压为,从而保证在此阶段中驱 动晶体管的栅极处的电压为v_ t。在此阶段,第二开关晶体管可以处于导通状态,也可以处 于截止状态。在补偿阶段,复位控制信号端控制第二开关晶体管处于导通状态,导通的第二 开关晶体管将数据信号端发送的数据信号v data写入到第一电容的第一端,使第一电容的第 一端的电压为vdata,此阶段中第三开关晶体管处于截止状态。在发光控制阶段,第二开关晶 体管和第三开关晶体管均处于截止状态。
[0063] 较佳地,为了降低制作工艺,在本发明实施例提供的上述像素电路中,第一开关晶 体管、第二开关晶体管和第三开关晶体管均可以为P型晶体管或均可以为N型晶体管,在此 不作限定。
[0064] 较佳地,为了简化电路结构,在本发明实施例提供的上述像素电路中,当第一开关 晶体管、第二开关晶体管和第三开关晶体管均为P型晶体管或均为N型晶体管时,如图3a 和图3b所示,复位控制信号端RS可以为第二扫描信号端Scan2,即第二扫描信号端同时控 制第一开关晶体管Ml和第二开关晶体管M2的导通与截止;或者,当第一开关晶体管、第二 开关晶体管和第三开关晶体管均为P型晶体管或均为N型晶体管时,如图4a和图4b所示, 复位信号端Rset可以为第一扫描信号端Scanl或者可以为第二参考信号端Ref2。当复位 信号端Rset为第一扫描信号端Scanl时,第一扫描信号端Scanl既控制第三开关晶体管M3 的导通与截止,又作为复位信号输入到第三开关晶体管M3的源极。
[0065] 较佳地,为了近一步简化电路结构,在本发明实施例提供的上述像素电路中,当第 一开关晶体管、第二开关晶体管和第三开关晶体管均为P型晶体管或均为N型晶体管时,如 图5a和图5b所示,复位控制信号端RS为第二扫描信号端Scan2,同时,复位信号端Rset为 第一扫描信号端Scanl ;或者,复位控制信号端RS为第二扫描信号端Scan2,同时,复位信号 端Rset为第二参考信号端Ref2。
[0066] 在具体实施时,在本发明实施例提供的上述像素电路中,如图2a至图6b所示,发 光控制模块具体可以包括:第四开关晶体管M4和第五开关晶体管M5 ;其中,
[0067] 第四开关晶体管M4的栅极和第五开关晶体管M5的栅极均与发光控制信号端EM 相连,第四开关晶体管M4的源极与第二参考信号端Ref2相连,第四开关晶体管M4的漏极 与第一电容C1的第一端ml相连;
[0068] 第五开关晶体管M5的源极与驱动晶体管M0的漏极相连,第五开关晶体管M5的漏 极与发光器件D1的第一端相连。
[0069] 较佳地,为了降低制作工艺,在本发明实施例提供的上述像素电路中,第四开关晶 体管和第五开关晶体管均为P型晶体管或均为N型晶体管,在此不作限定。当第四开关晶 体管和第五开关晶体管均为N型晶体管时,当发光控制信号端的信号为高电平时,第四开 关晶体管和第五开关晶体管处于导通状态;当第四开关晶体管和第五开关晶体管均为P型 晶体管时,当发光控制信号端的信号为低电平时,第四开关晶体管和第五开关晶体管处于 导通状态。
[0070] 具体地,当本发明实施例提供的上述像素电路中的发光控制模块采用上述第四开 关晶体管和第五开关晶体管作为具体结构时,其工作原理为:在发光控制阶段,发光控制信 号端控制第四开关晶体管和第五开关晶体管处于导通状态,导通的第四开关晶体管将第二 参考信号端的电压V Mf2写入到第一电容的第一端,使第一电容的第一端的电压由补偿阶段 时的Vdata变为由于电容的自举作用,根据电容电量守恒原理,第一电容的第二端的电 压由补偿阶段时的v Mfl-|vth|变为vMfl-|vth|+vMf2-v data,此阶段由于驱动晶体管工作处于 饱和状态,根据饱和状态电流特性可知,流过驱动晶体管且用于驱动发光器件发光的工作 电流 ι_ 满足公式:ι_ = κ (vsg - | vth |)2 = κ [vrefl - (vrefl-1 vth |+vref2-vdata) - | vth | ]2 = K(vdata-vMf2)2,其中κ为结构参数,相同结构中此数值相对稳定,可以算作常量。可以看出发 光器件的工作电流I MD已经不受驱动晶体管的阈值电压vth影响,仅与数据信号端输入的 数据信号的电压v data和第二参考信号端的电压VMf2有关,彻底解决了由于驱动晶体管由于 工艺制程以及长时间的操作造成的阈值电压v th漂移,影响发光器件D1的工作电流1_,从 而保证了发光器件D1的正常工作。
[0071] 较佳地,为了简化电路结构,在本发明实施例提供的上述像素电路中,如图6a和 6b所示,第一参考信号端Refl为第二参考信号端Ref2。
[0072] 较佳地,在本发明实施例提供的上述像素电路中,为使驱动晶体管的栅极处的电 压稳定,如图2b、图3b、图4b、图5b和图6b所示,补偿控制模块还可以包括:第二电容C2 ; 其中,
[0073] 第二电容C2的第一端nl与第一参考信号端Ref 1相连,第二电容C2的第二端n2 与驱动晶体管M0的栅极相连。
[0074] 具体地,当本发明实施例提供的上述像素电路中的补偿控制模块采用上述第一开 关晶体管和第二电容作为具体结构时,其工作原理为:在补偿阶段,第二扫描信号端控制第 一开关晶体管处于导通状态,导通的第一开关晶体管使驱动晶体管变为二极管,从而第一 参考信号端的电压vrafl导通该二极管后,对第一电容和第二电容进行充电,直至第一电容 的第二端的电压为vMfl-1 vth |为止,此时,第一电容两端的电压差为vdata-vMfl+1 vth |,第二电 容两端的电压差为|vth|,从而在驱动晶体管的栅极处实现了驱动晶体管的阈值电压|v th| 的存储。在复位阶段和发光控制阶段,第一开关晶体管均处于截止状态。
[0075] 需要说明的是本发明上述实施例中提到的驱动晶体管和开关晶体管可以是薄膜 晶体管(TFT, Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal Oxide Semiconductor),在此不做限定。在具体实施中,这些晶体管的源极和漏极可以互换, 不做具体区分。在描述具体实施例是以驱动晶体管和开关晶体管都为薄膜晶体管为例进行 说明的。
[0076] 并且,较佳地,本发明实施例提供的上述像素电路中提到的驱动晶体管和开关晶 体管可以全部采用P型晶体管设计,这样可以简化像素电路的制作工艺流程。
[0077] 下面以上述像素电路中的驱动晶体管和开关晶体管全部为P型晶体管为例对像 素电路的工作原理进行详细的说明。
[0078] 实例一:
[0079] 以图2a所示的像素电路为例,图7为对应的电路时序图。
[0080] 在复位阶段T1 :复位控制信号端RS和第一扫描信号端Scanl的信号均为低电平 信号,第二开关晶体管M2和第三开关晶体管M3处于导通状态;第二扫描信号端Scan2和 发光控制信号端EM的信号均为高电平信号,第一开关晶体管Ml、第四开关晶体管M4、第五 开关晶体管M5和驱动晶体管M0处于截止状态。数据信号端Data的数据信号V data通过第 二开关晶体管M2写入到第一电容C1的第一端ml,复位信号端Rset的复位信号Vreet通过 第三开关晶体管M3写入到第一电容C1的第二端m2,使第一电容C1的第一端ml的电压为 V data,第一电容C1的第二端m2的电压为V_t,实现了在复位阶段使驱动晶体管M0的栅极处 的电压为
[0081] 在补偿阶段T2 :复位控制信号端RS和第二扫描信号端Scan2的信号均为低电平 信号,第一开关晶体管Ml和第二开关晶体管M2处于导通状态,同时导通的第一开关晶体管 Ml使驱动晶体管M0变为二极管;第一扫描信号端Scanl和发光控制信号端EM的信号均为 高电平信号,第三开关晶体管M3、第四开关晶体管M4和第五开关晶体管M5均处于截止状 态。数据信号端Data发送的数据信号V data写入到第一电容C1的第一端ml,使第一电容C1 的第一端ml的电压为Vdata ;同时,第一参考信号端Refl的电压Vrafl导通二极管后,对第一 电容C1进行充电,直至第一电容C1的第二端m2的电压为V rafl-|Vth|为止。此时,第一电 容的两端的电压差为Vdata-V iefl+| Vth|,从而在驱动晶体管M0的栅极处实现了驱动晶体管M0 的阈值电压|Vth|的存储。
[0082] 在发光阶段T3 :发光控制信号端EM的信号端为低电平信号,第四开关晶体管M4、 第五开关晶体管M5和驱动晶体管M0处于导通状态,复位控制信号端RS、第一扫描信号端 Scanl和第二扫描信号端Scan2的信号均为高电平信号,第一开关晶体管Ml、第二开关晶体 管M2和第三开关晶体管M3处于截止状态。第二参考信号端的电压V ief2写入到第一电容C1 的第一端,使第一电容C1的第一端ml的电压由Vdata变为V raf2,根据电容电量守恒原理,为 了保证第一电容C1的两端的电压差仍为Vdata-V Mfl+1 Vth |,第一电容C1的第二端m2的电压 由VMfl-|Vth|跳变为VMfl-|V th|+VMf2-Vdata。由于驱动晶体管M0工作处于饱和状态,根据饱 和状态电流特性可知,流过驱动晶体管MO且用于驱动发光器件D1发光的工作电流I_D满 足公式:ι_ = κ (vsg - | vth |)2 = κ [vrefl - (v此-1 vth | +vref2-vdata) - | vth | ]2 = κ (vdata-vref2)2, 其中K为结构参数,相同结构中此数值相对稳定,可以算作常量。可以看出发光器件D1的 工作电流I_ D已经不受驱动晶体管M0的阈值电压Vth影响,仅与数据信号端输入的信号电 压Vdata和第二参考信号端的电压V Mf2有关,彻底解决了由于驱动晶体管由于工艺制程以及 长时间的操作造成的阈值电压Vth漂移,影响发光器件D1的工作电流1_,从而保证了发光 器件D1的正常工作。
[0083] 实例二:
[0084] 以图2b所不的像素电路为例,图7为对应的电路时序图。
[0085] 在复位阶段T1 :工作原理与实例一中复位阶段的工作原理相同。在该阶段,第一 电容C1的第一端ml的电压Svdata,第一电容C1的第二端m2的电压为,实现了在复位 阶段使驱动晶体管M0的栅极处的电压为V_ t。
[0086] 在补偿阶段T2 :工作原理与实例一中补偿阶段的工作原理相同。但是由于在补 偿控制模块中增加了第二电容C2,因此在该阶段,第一参考信号端Ref 1的电压VMfl对第 一电容C1进行充电的同时,也对第二电容C2进行充电,使第一电容C1的两端的电压差为 Vdata_VMfl+1 Vth |,第二电容C2两端的电压差为| Vth |,从而在驱动晶体管M0的栅极处实现了 驱动晶体管M0的阈值电压|Vth|的存储。
[0087] 在发光阶段T3:工作原理与实例一中发光阶段的工作原理相同。但是由于 有第一电容C1和第二电容C2的耦合作用,因此驱动晶体管M0的栅极处的电压为 Vrefl-1 VthI + (Vref2-VdaJCst^(Cstl+C st2),并且由于第二电容C2的增力口,驱动晶体管M0的 栅极处的电压会比较稳定。由于驱动晶体管M0工作处于饱和状态,根据饱和状态电流 特性可知,流过驱动晶体管M0且用于驱动发光器件D1发光的工作电流I_ D满足公式: Ioled = K(vsg- |vth|)2 = K{vrefl- [vrefl-|vth| + (vref2-vdata)cstl/(cstl+c st2)] - |vth|]}2 = K[(Vdata-VMf2)Cst/(Cstl+C st2)]2,其中K、cstl和cst2均为结构参数,相同结构中此数值相对稳 定,可以算作常量。可以看出发光器件D1的工作电流I MD已经不受驱动晶体管M0的阈值 电压vth影响,仅与数据信号端输入的信号电压vdata和第二参考信号端的电压V Mf2有关,彻 底解决了由于驱动晶体管由于工艺制程以及长时间的操作造成的阈值电压vth漂移,影响 发光器件D1的工作电流I_ D,从而保证了发光器件D1的正常工作。
[0088] 实例三:
[0089] 以图6a所示的像素电路为例,图8为对应的电路时序图。
[0090] 在复位阶段T1 :第一扫描信号端Scanl的信号为低电平信号,第三开关晶体管M3 变为二极管处于导通状态;第二扫描信号端Scan2和发光控制信号端EM的信号均为高电平 信号,第一开关晶体管Ml、第二开关晶体管M2、第四开关晶体管M4、第五开关晶体管M5和驱 动晶体管M0均处于截止状态。第二扫描信号端Scan2的扫描信号V sc;an2通过导通的二极管 写入到第一电容C1的第二端m2,使第一电容C1的第二端m2的电压为Vs_ 2-1 Vth31,实现了 在复位阶段使驱动晶体管M0的栅极处的电压为Vsean2,其中V th3为第三开关晶体管M3的阈 值电压。
[0091] 在补偿阶段T2 :第二扫描信号端Scan2的信号为低电平信号,第一开关晶体管Ml 和第二开关晶体管M2处于导通状态,同时导通的第一开关晶体管Ml使驱动晶体管M0变为 二极管;第一扫描信号端Scanl和发光控制信号端EM的信号均为高电平信号,第三开关晶 体管M3、第四开关晶体管M4和第五开关晶体管M5均处于截止状态。数据信号端Data发 送的数据信号1_写入到第一电容C1的第一端ml,使第一电容C1的第一端ml的电压为 Vdata ;同时,第二参考信号端Ref2的电压VMf2导通二极管后,对第一电容C1进行充电,直至 第一电容C1的第二端m2的电压为V Mf2-|Vth|为止。此时,第一电容C1的两端的电压差为 Vdata_Vief2+|Vth|,从而在驱动晶体管M0的栅极处实现了驱动晶体管M0的阈值电压|V th|的 存储。
[0092] 在发光阶段T3 :发光控制信号端EM的信号为低电平信号,第四开关晶体管M4、第 五开关晶体管M5和驱动晶体管M0处于导通状态,第一扫描信号端Scanl和第二扫描信号 端Scan2的信号均为高电平信号,第一开关晶体管Ml、第二开关晶体管M2和第三开关晶体 管M3均处于截止状态。第二参考信号端Ref2的电压V Mf2写入到第一电容C1的第一端ml, 使第一电容Cl的第一端ml的电压由Vdata变为V raf2,根据电容电量守恒原理,为了保证第一 电容C1的两端的电压差仍为Vdata-V Mf2+1 Vth |,第一电容C1的第二端m2的电压由VMf2-1 Vth | 跳变为VMf2-1 Vth I +VMf2-Vdata。由于驱动晶体管M0工作处于饱和状态,根据饱和状态电流特 性可知,流过驱动晶体管M0且用于驱动发光器件D1发光的工作电流满足公式:I MD = K(vsg- |vthl)2 = K[vref2- (vref2-|vth|+vref2-vdata) - |vth|]2 = K(vdata-vref2)2,其中κ为结构参 数,相同结构中此数值相对稳定,可以算作常量。可以看出发光器件D1的工作电流I_ D已 经不受驱动晶体管M0的阈值电压Vth影响,仅与数据信号端输入的信号电压Vdata和第二参 考信号端的电压v Mf2有关,彻底解决了由于驱动晶体管由于工艺制程以及长时间的操作造 成的阈值电压vth漂移,影响发光器件D1的工作电流,从而保证了发光器件D1的正常 工作。
[0093] 实例四:
[0094] 以图6b所不的像素电路为例,图8为对应的电路时序图。
[0095] 在复位阶段T1 :工作原理与实例三中复位阶段的工作原理相同。在该阶段,第一 电容C1的第二端m2的电压为v_n2-1 Vth31,实现了在复位阶段使驱动晶体管M0的栅极处的 电压为
[0096] 在补偿阶段T2 :工作原理与实例三中补偿阶段的工作原理相同。但是由于在补 偿控制模块中增加了第二电容C2,因此在该阶段,第二参考信号端Ref2的电压VMf2对第 一电容C1进行充电的同时,也对第二电容C2进行充电,使第一电容C1的两端的电压差为 Vdata_WI Vth |,第二电容C2两端的电压差为| Vth |,从而在驱动晶体管M0的栅极处实现了 驱动晶体管M0的阈值电压|Vth|的存储。
[0097] 在发光阶段T3:工作原理与实例三中发光阶段的工作原理相同。但是由于 有第一电容C1和第二电容C2的耦合作用,因此驱动晶体管M0的栅极处的电压为 Vref2-1 VthI + (Vref2-VdaJCst^(Cstl+C st2),并且由于第二电容C2的增力口,驱动晶体管M0的 栅极处的电压会比较稳定。由于驱动晶体管M0工作处于饱和状态,根据饱和状态电流 特性可知,流过驱动晶体管M0且用于驱动发光器件D1发光的工作电流I_ D满足公式: Ioled = K(vsg- |vth|)2 = K{vref2- [vref2-|vth| + (vref2-vdata)cstl/(cstl+c st2)] - |vth|]}2 = K[(Vdata-VMf2)Cst/(Cstl+C st2)]2,其中K、cstl和cst2均为结构参数,相同结构中此数值相对稳 定,可以算作常量。可以看出发光器件D1的工作电流I MD已经不受驱动晶体管M0的阈值 电压vth影响,仅与数据信号端输入的信号电压vdata和第二参考信号端的电压VMf2有关,彻 底解决了由于驱动晶体管由于工艺制程以及长时间的操作造成的阈值电压vth漂移,影响 发光器件D1的工作电流I_ D,从而保证了发光器件D1的正常工作。
[0098] 在此,只是以本发明实施例提供的像素电路中的四种结构为例进行了工作原理的 说明,上述本发明实施例提供的其它结构的像素电路的工作原理与上述实例一至实例四相 同,在此不作赘述。
[0099] 基于同一发明构思,本发明实施例还提供了一种像素电路,如图9a和图9b所示, 包括:发光器件D1、第一电容C1、驱动晶体管M0、第一开关器件T1、第二开关器件T2、第三 开关器件T3、第四开关器件T4和第五开关器件T5 ;其中,
[0100] 驱动晶体管M0的源极与第一参考信号端Ref 1相连,驱动晶体管M0的漏极分别与 第一开关器件T1的信号输入端la和第五开关器件T5的信号输入端相连5a,驱动晶体管 M0的栅极分别与第一电容C1的第二端m2、第三开关器件T3的信号输出端3b、以及第一开 关器件T1的信号输出端lb相连;第一开关器件T1的控制端lc与第二扫描信号端Scan2 相连;
[0101] 第二开关器件T2的信号输入端2a与数据信号端Data相连,第二开关器件T2的 信号输出端2b分别与第一电容C1的第一端ml和第四开关器件T4的信号输出端4b相连, 第二开关器件T2的控制端2c与复位控制信号端RS相连;
[0102] 第三开关器件T3的信号输入端3a与复位信号端Rset相连,第三开关器件T3的 控制端3c与第一扫描信号端Scanl相连;
[0103] 第四开关器件T4的信号输入端4a与第二参考信号端Ref 2相连,第四开关器件T4 的控制端4c分别与第五开关器件T5的控制端5c和发光控制信号端EM相连;
[0104] 发光器件D1的第一端〇1与第五开关器件T5的信号输出端5b相连,发光器件D1 的第二端〇2与第三参考信号端Ref3相连。
[0105] 本发明实施例提供的上述像素电路,由于第三开关器件的信号输入端与驱动晶体 管的漏极相连,第三开关晶体管的信号输出端与驱动晶体管的栅极和第一电容相连,因此 利用第三开关器件和第一电容可以补偿驱动控制模块中的阈值电压的漂移,从而使驱动晶 体管驱动发光器件发光的工作电流仅与数据信号端输入的数据信号的电压和第二参考信 号端的电压有关,与驱动晶体管的阈值电压无关,能避免阈值电压对发光器件的影响,从而 使驱动发光器件发光的工作电流保持稳定,提高了显示装置显示区域图像亮度的均匀性。
[0106] 下面对本发明实施例提供的上述像素电路的工作原理进行简要介绍。
[0107] 具体地,本发明实施例提供的上述像素电路的工作分为三个阶段,分别为:复位阶 段、补偿阶段和发光阶段;其中,
[0108] 在复位阶段,在第一扫描信号端的控制下,第三开关器件将复位信号端发送的复 位信号写入到第一电容的第二端。即在此阶段,第一扫描信号端控制第三开关器件处于导 通状态,导通的第三开关器件将复位信号端发送的复位信号V_ t写入到第一电容的第二 端,使第一电容的第二端的电压为,从而保证在此阶段中驱动晶体管的栅极处的电压 为 Vrset。
[0109] 在补偿阶段,在复位控制信号端的控制下,第二开关器件将数据信号端发送的数 据信号写入到第一电容的第一端,在第二扫描信号端的控制下,驱动晶体管块通过第一开 关器件对第一电容进行充电。即在此阶段,第二扫描信号端控制第一开关器件处于导通状 态,导通的第一开关器件使驱动晶体管变为二极管,从而第一参考信号端的电压VMfl导通 该二极管后,对第一电容进行充电,直至第一电容的第二端的电压为v Mfl-1vth|为止,从而 在驱动晶体管的栅极处实现了驱动晶体管的阈值电压|vth|的存储。
[0110] 在发光阶段,在发光控制信号端的控制下,第四开关器件、第五开关器件和第一电 容共同控制驱动控制晶体管驱动发光器件发光;即在此阶段,发光控制信号端控制第四开 关器件和第五开关器件处于导通状态,导通的第四开关器件将第二参考信号端的电压vMf2 写入到第一电容的第一端,并且使驱动晶体管工作处于饱和状态,导通的第五开关器件将 驱动晶体管的漏极与发光器件导通,驱动发光器件发光。
[0111] 本发明实施例提供的上述像素电路中,驱动晶体管驱动发光器件发光的工作电流 仅与数据信号端处输入的数据信号的电压和第二参考信号端的电压有关,与驱动晶体管的 阈值电压无关,能避免阈值电压对发光器件的影响,即在使用相同的数据信号和相同的第 二参考信号加载到不同的像素单元时,能够得到亮度相同的图像,提高了显示装置显示区 域图像亮度的均匀性。
[0112] 在具体实施时,本发明实施例提供的上述像素电路中的发光器件D1-般为有机 发光二极管(0LED)。发光器件D1在驱动晶体管M0的饱和电流的作用下实现发光显示。
[0113] 在具体实施时,本发明实施例提供的上述像素电路中,驱动发光器件发光的驱动 晶体管M0 -般为P型晶体管。由于P型晶体管的阈值电压Vth为负值,为了保证驱动晶体 管M0能正常工作,对应的第一参考信号端Ref 1的电压需要为正电压,第三参考信号端Ref3 的电压需要低于第一参考信号端Ref 1的电压。下面都是以第三参考信号端Ref3的电压为 零值为例进行说明。
[0114] 具体地,在具体实施时,在本发明实施例提供的上述像素电路中,第一开关器件、 第二开关器件、第三开关器件、第四开关器件和第五开关器件均为开关晶体管。
[0115] 需要说明的是本发明上述实施例中提到的驱动晶体管和开关晶体管可以是薄膜 晶体管(TFT, Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal Oxide Semiconductor),在此不做限定。在具体实施中,这些晶体管的源极和漏极可以互换, 不做具体区分。在描述具体实施例是以驱动晶体管和开关晶体管都为薄膜晶体管为例进行 说明的。
[0116] 具体地,在具体实施时,在本发明实施例提供的上述像素电路中,开关晶体管的源 极一般为开关器件的信号输入端,开关晶体管的漏极一般为开关器件的信号输出端,开关 晶体管的栅极一般为开关器件的控制端。
[0117] 在具体实施时,在本发明实施例提供的上述像素电路中,作为第一开关器件、第二 开关器件、第三开关器件、第四开关器件或第五开关器件的开关晶体管可以为N型晶体管, 也可以为P型晶体管,在此不作限定。当开关晶体管为N型晶体管时,开关晶体管的栅极接 收的信号为高电平时,开关晶体管处于导通状态;当开关晶体管为P型晶体管时,开关晶体 管的栅极接收的信号为低电平时,开关晶体管处于导通状态。
[0118] 较佳地,为了简化像素电路的制作工艺流程,在本发明实施例提供的上述像素电 路中,如图9a至图10b所示,第一开关器件T1、第二开关器件T2和第三开关器件T3可以 均为N型晶体管,当然第一开关器件T1、第二开关器件T2和第三开关器件T3也可以均为P 型晶体管。
[0119] 较佳地,为了简化电路结构,在本发明实施例提供的上述像素电路中,如图l〇a和 图10b所示,当第二开关器件T2和第三开关器件T3均为P型晶体管或均为N型晶体管时, 复位控制信号端RS可以为第二扫描信号端Scan2,即第二扫描信号端Scan2同时控制第一 开关器件T1和第二开关器件T2的导通与截止。
[0120] 较佳地,为了简化电路结构,在本发明实施例提供的上述像素电路中,如图10a和 图l〇b所示,复位信号端Rset可以为第一扫描信号端Scanl或者可以为第二参考信号端 Ref2。当复位信号端Rset为第一扫描信号端Scanl时,第一扫描信号端Scanl既控制第三 开关器件T3的导通与截止,又作为复位信号输入到第三开关器件T3的信号输入端。
[0121] 较佳地,为了进一步简化电路结构,在本发明实施例提供的上述像素电路中,如图 10a和图10b所示,当第二开关器件T2和第三开关器件T3均为P型晶体管或均为N型晶体 管时,复位控制信号端RS为第二扫描信号端Scan2,同时,复位信号端Rset为第一扫描信号 端Scanl ;或者,复位控制信号端RS为第二扫描信号端Scan2,同时,复位信号端Rset为第 二参考信号端Ref2。
[0122] 较佳地,为了降低制作工艺,在本发明实施例提供的上述像素电路中,第四开关器 件和第五开关器件均为P型晶体管或均为N型晶体管,在此不作限定。较佳地,为了简化电 路结构,在本发明实施例提供的上述像素电路中,如图l〇a和图10b所示,第一参考信号端 Refl为第二参考信号端Ref2。
[0123] 较佳地,在本发明实施例提供的上述像素电路中,为使驱动晶体管的栅极处的电 压稳定,如图9b和图10b所示,还可以包括:第二电容C2 ;其中,
[0124] 第二电容C2的第一端nl与第一参考信号端Ref 1相连,第二电容C2的第二端n2 与驱动晶体管M0的栅极相连。
[0125] 较佳地,本发明实施例提供的上述像素电路中提到的驱动晶体管和作为开关器件 的开关晶体管可以全部采用P型晶体管的设计,这样可以简化像素电路的制作工艺流程。 当然,在具体实施时,本发明实施例提供的上述像素电路中,驱动晶体管采用P型晶体管, 作为开关器件的开关晶体管可以全部采用N型晶体管的设计。
[0126] 下面以上述像素电路中的驱动晶体管为P型晶体管、开关晶体管全部为N型晶体 管为例对像素电路的工作原理进行详细的说明。
[0127] 实例五:
[0128] 以图9a所不的像素电路为例,图11为对应的电路时序图。
[0129] 在复位阶段T1 :复位控制信号端RS和第一扫描信号端Scanl的信号均为高电平 信号,第二开关器件T2和第三开关器件T3处于导通状态;第二扫描信号端Scan2和发光控 制信号端EM的信号均为低电平信号,第一开关器件T1、第四开关器件T4、第五开关器件T5 和驱动晶体管M0处于截止状态。数据信号端Data的数据信号V data通过第二开关器件T2 写入到第一电容C1的第一端,复位信号端Rset的复位信号V_t通过第三开关器件T3写入 到第一电容C1的第二端,使第一电容C1的第一端的电压为V data,第一电容C1的第二端的 电压为V_t,实现了在复位阶段使驱动晶体管M0的栅极处的电压为V_ t。
[0130] 在补偿阶段T2 :复位控制信号端RS和第二扫描信号端Scan2的信号均为高电平 信号,第一开关器件T1和第二开关器件T2处于导通状态,同时导通的第一开关器件T1使 驱动晶体管MO变为二极管;第一扫描信号端Scanl和发光控制信号端EM的信号均为低电 平信号,第三开关器件T3、第四开关器件T4和第五开关器件T5处于截止状态。数据信号 端Data发送的数据信号Vdata写入到第一电容C1的第一端,使第一电容C1的第一端ml的 电压为V data ;同时,第一参考信号端Refl的电压VMfl导通二极管后,对第一电容C1进行充 电,直至第一电容C1的第二端m2的电压为V Mfl-|Vth|为止。此时,第一电容C1的两端的 电压差为Vdata-V Mfl+|Vth|,从而在驱动晶体管M0的栅极处实现了驱动晶体管M0的阈值电压 |v thl的存储。
[0131] 在发光阶段T3 :发光控制信号端EM的信号端为高电平信号,第四开关器件T4、第 五开关器件T5和驱动晶体管M0处于导通状态,复位控制信号端RS、第一扫描信号端Scanl 和第二扫描信号端Scan2的信号均为低电平信号,第一开关器件T1、第二开关器件T2和 第三开关器件T3处于截止状态。第二参考信号端Ref2的电压V ief2写入到第一电容C1的 第一端,使第一电容C1的第一端ml的电压由Vdata变为V Mf2,根据电容电量守恒原理,为了 保证第一电容C1的两端的电压差仍为Vdata-V Mfl+1 Vth |,第一电容C1的第二端m2的电压由 VMfl-1 vth|跳变为VMfl-1 VthI +VMf2-Vdata。由于驱动晶体管M0工作处于饱和状态,根据饱和 状态电流特性可知,流过驱动晶体管M0且用于驱动发光器件D1发光的工作电流满足 公式:i 0LED = κ (vsg - | vth|)2 = κ[vrefl - (vref「| vth | +vref2-vdata) - | vth | ]2 = κ (vdata-vref2)2,其 中K为结构参数,相同结构中此数值相对稳定,可以算作常量。可以看出发光器件D1的工 作电流I_ D已经不受驱动晶体管M0的阈值电压Vth影响,仅与数据信号端输入的信号电压 Vdata和第二参考信号端的电压VMf2有关,彻底解决了由于驱动晶体管由于工艺制程以及长 时间的操作造成的阈值电压V th漂移,影响发光器件D1的工作电流1_,从而保证了发光器 件D1的正常工作。
[0132] 实例六:
[0133] 以图9b所不的像素电路为例,图11为对应的电路时序图。
[0134] 在复位阶段T1 :工作原理与实例五中复位阶段的工作原理相同。在该阶段,第一 电容C1的第一端ml的电压Svdata,第一电容C1的第二端m2的电压为,实现了在复位 阶段使驱动晶体管M0的栅极处的电压为V_ t。
[0135] 在补偿阶段T2 :工作原理与实例五中补偿阶段的工作原理相同。但是由于在补 偿控制模块中增加了第二电容C2,因此在该阶段,第一参考信号端Ref 1的电压VMfl对第 一电容C1进行充电的同时,也对第二电容C2进行充电,使第一电容C1的两端的电压差为 Vdata_VMfl+1 Vth |,第二电容C2两端的电压差为| Vth |,从而在驱动晶体管M0的栅极处实现了 驱动晶体管M0的阈值电压|Vth|的存储。
[0136] 在发光阶段T3:工作原理与实例五中发光阶段的工作原理相同。但是由于 有第一电容C1和第二电容C2的耦合作用,因此驱动晶体管M0的栅极处的电压为 Vrefl-1 VthI + (Vref2-VdaJCst^(Cstl+C st2),并且由于第二电容C2的增力口,驱动晶体管M0的 栅极处的电压会比较稳定。由于驱动晶体管M0工作处于饱和状态,根据饱和状态电流 特性可知,流过驱动晶体管M0且用于驱动发光器件D1发光的工作电流I_ D满足公式: Ioled = K(vsg- |vth|)2 = K{vrefl- [vrefl-|vth| + (vref2-vdata)cstl/(cstl+c st2)] - |vth|]}2 = K[(vref2-vdata)cst/(cstl+c st2)]2,其中K、cstl和cst2均为结构参数,相同结构中此数值相对稳 定,可以算作常量。可以看出发光器件D1的工作电流I MD已经不受驱动晶体管M0的阈值 电压vth影响,仅与数据信号端输入的信号电压vdata和第二参考信号端的电压VMf2有关,彻 底解决了由于驱动晶体管由于工艺制程以及长时间的操作造成的阈值电压vth漂移,影响 发光器件D1的工作电流I_ D,从而保证了发光器件D1的正常工作。
[0137] 在此,只是以本发明实施例提供的像素电路中的两种结构为例进行了工作原理的 说明,上述本发明实施例提供的其它结构的像素电路的工作原理与上述实例五和实例六相 同,在此不作赘述。
[0138] 基于同一发明构思,本发明实施例还提供了一种有机电致发光显示面板,包括多 个本发明实施例提供的上述任一种像素电路。由于该有机电致发光显示面板解决问题的原 理与前述一种像素电路相似,因此该有机电致发光显示面板的实施可以参见像素电路的实 施,重复之处不再赘述。
[0139] 较佳地,为了简化电路结构,在本发明实施例提供的上述有机电致发光显示面板 中,如图12a和图12b所示,除了位于有机电致发光显示面板最后一行的像素电路之外,位 于其余行的像素电路的第一扫描信号端Scanl均与像素电路所在行的扫描线scan n(其中, η为大于或等于1且小于N的正整数,N为有机电致发光显示面板中扫描线的数量)相连, 第二扫描信号端Scan2均与像素电路所在行的下一行的扫描线scan η+1相连。
[0140] 较佳地,为了简化电路结构,在本发明实施例提供的上述有机电致发光显示面板 中,当像素电路的具体结构为上述本发明实施例提供的上述5个开关晶体管和1个驱动晶 体管的结构时,除了位于有机电致发光显示面板第一行的像素电路之外,位于其余行的像 素电路的复位信号端也可以连接至上一级像素电路中第五开关晶体管的漏极,或第五开关 管器件的信号输出端。
[0141] 基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提 供的上述有机电致发光显示面板,该显示装置可以是显示器、手机、电视、笔记本、一体机 等,对于显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有 的,在此不做赘述,也不应作为对本发明的限制。
[0142] 本发明实施例提供的一种像素电路、有机电致发光显示面板及显示装置,包括:发 光器件、第一电容、复位控制模块、驱动控制模块、补偿控制模块以及发光控制模块;在复位 阶段,在第一扫描信号端的控制下,复位控制模块将复位信号端发送的复位信号写入到第 一电容的第二端;在补偿阶段,在复位控制信号端的控制下,复位控制模块将数据信号端发 送的数据信号写入到第一电容的第一端,在第二扫描信号端的控制下,驱动控制模块通过 补偿控制模块对第一电容进行充电;在发光阶段,在发光控制信号端的控制下,发光控制模 块和第一电容共同控制驱动控制模块驱动发光器件发光。由于补偿控制模块在补偿阶段可 以补偿驱动控制模块中的阈值电压的漂移,因此,在发光阶段,可以使驱动控制模块驱动发 光器件发光的工作电流仅与数据信号端输入的数据信号的电压和第二参考信号端的电压 有关,与驱动控制模块中的阈值电压无关,能避免阈值电压对发光器件的影响,从而使驱动 发光器件发光的工作电流保持稳定,提高了显示装置显示区域图像亮度的均匀性。
[0143] 显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精 神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围 之内,则本发明也意图包含这些改动和变型在内。
【权利要求】
1. 一种像素电路,其特征在于,包括:发光器件、第一电容、复位控制模块、驱动控制模 块、补偿控制模块以及发光控制模块;其中, 所述复位控制模块的第一信号端与数据信号端相连,所述复位控制模块的第二信号端 与复位控制信号端相连,所述复位控制模块的第三信号端分别与所述第一电容的第一端和 所述发光控制模块的第一信号端相连;所述复位控制模块的第四信号端与第一扫描信号端 相连,所述复位控制模块的第五信号端与复位信号端相连,所述复位控制模块的第六信号 端分别与所述第一电容的第二端、所述补偿控制模块的第一信号端、以及所述驱动控制模 块的第一信号端相连; 所述驱动控制模块的第二信号端与第一参考信号端相连,所述驱动控制模块的第三信 号端分别与所述补偿控制模块的第二信号端和所述发光控制模块的第二信号端相连;所述 补偿控制模块的第三信号端与第二扫描信号端相连; 所述发光控制模块的第三信号端与发光控制信号端相连,所述发光控制模块的第四信 号端与第二参考信号端相连,所述发光控制模块的第五信号端与所述发光器件的第一端相 连;所述发光器件的第二端与第三参考信号端相连; 在复位阶段,在所述第一扫描信号端的控制下,所述复位控制模块将所述复位信号端 发送的复位信号写入到所述第一电容的第二端。
2. 如权利要求1所述的像素电路,其特征在于,在补偿阶段,在所述复位控制信号端的 控制下,所述复位控制模块将所述数据信号端发送的数据信号写入到所述第一电容的第一 端,在所述第二扫描信号端的控制下,所述驱动控制模块通过所述补偿控制模块对所述第 一电容进行充电。
3. 如权利要求2所述的像素电路,其特征在于,在发光阶段,在所述发光控制信号端的 控制下,所述发光控制模块和所述第一电容共同控制所述驱动控制模块驱动所述发光器件 发光。
4. 如权利要求3所述的像素电路,其特征在于,所述驱动控制模块具体包括:驱动晶体 管;其中, 所述驱动晶体管的栅极为所述驱动控制模块的第一信号端,所述驱动晶体管的源极为 所述驱动控制模块的第二信号端,所述驱动晶体管的漏极为所述驱动控制模块的第三信号 端。
5. 如权利要求4所述的像素电路,其特征在于,所述驱动晶体管为P型晶体管,所述第 一参考信号端的电压为正电压,所述第三参考信号端的电压低于所述第一参考信号端的电 压。
6. 如权利要求5所述的像素电路,其特征在于,所述补偿控制模块具体包括:第一开关 晶体管;其中, 所述第一开关晶体管的栅极与所述第二扫描信号端相连,所述第一开关晶体管的源 极与所述驱动晶体管的漏极相连,所述第一开关晶体管的漏极与所述第一电容的第二端相 连。
7. 如权利要求5所述的像素电路,其特征在于,所述复位控制模块具体包括:第二开关 晶体管和第三开关晶体管;其中, 所述第二开关晶体管的栅极与所述复位控制信号端相连,所述第二开关晶体管的源极 与所述数据信号端相连,所述第二开关晶体管的漏极与所述第一电容的第一端相连; 所述第三开关晶体管的栅极与所述第二扫描信号端相连,所述第三开关晶体管的源极 与所述复位信号端相连,所述第三开关晶体管的漏极与所述第一电容的第二端相连。
8. 如权利要求7所述的像素电路,其特征在于,所述第一开关晶体管、所述第二开关晶 体管和所述第三开关晶体管均为P型晶体管或均为N型晶体管。
9. 如权利要求8所述的像素电路,其特征在于,所述复位控制信号端为所述第二扫描 信号端;和/或 所述复位信号端为所述第一扫描信号端或所述第二参考信号端。
10. 如权利要求5所述的像素电路,其特征在于,所述发光控制模块具体包括:第四开 关晶体管和第五开关晶体管;其中, 所述第四开关晶体管的栅极和所述第五开关晶体管的栅极均与所述发光控制信号端 相连,所述第四开关晶体管的源极与所述第二参考信号端相连,所述第四开关晶体管的漏 极与所述第一电容的第一端相连; 所述第五开关晶体管的源极与所述驱动晶体管的漏极相连,所述第五开关晶体管的漏 极与所述发光器件的第一端相连。
11. 如权利要求4-10任一项所述的像素电路,其特征在于,所述补偿控制模块还包括: 第二电容;其中, 所述第二电容的第一端与所述第一参考信号端相连,所述第二电容的第二端与所述驱 动晶体管的栅极相连。
12. -种像素电路,其特征在于,包括:发光器件、第一电容、驱动晶体管、第一开关器 件、第二开关器件、第三开关器件、第四开关器件和第五开关器件;其中, 所述驱动晶体管的源极与第一参考信号端相连,所述驱动晶体管的漏极分别与所述第 一开关器件的信号输入端和所述第五开关器件的信号输入端相连,所述驱动晶体管的栅极 分别与所述第一电容的第二端、所述第三开关器件的信号输出端、以及所述第一开关器件 的信号输出端相连;所述第一开关器件的控制端与第二扫描信号端相连; 所述第二开关器件的信号输入端与数据信号端相连,所述第二开关器件的信号输出端 分别与所述第一电容的第一端和所述第四开关器件的信号输出端相连,所述第二开关器件 的控制端与复位控制信号端相连; 所述第三开关器件的信号输入端与复位信号端相连,所述第三开关器件的控制端与第 一扫描信号端相连; 所述第四开关器件的信号输入端与第二参考信号端相连,所述第四开关器件的控制端 分别与所述第五开关器件的控制端和发光控制信号端相连; 所述发光器件的第一端与所述第五开关器件的信号输出端相连,所述发光器件的第二 端与第三参考信号端相连。
13. 如权利要求12所述的像素电路,其特征在于, 在复位阶段,在所述第一扫描信号端的控制下,所述第三开关器件将所述复位信号端 发送的复位信号写入到所述第一电容的第二端;在补偿阶段,在所述复位控制信号端的控 制下,所述第二开关器件将所述数据信号端发送的数据信号写入到所述第一电容的第一 端,在所述第二扫描信号端的控制下,所述驱动晶体管块通过所述第一开关器件对所述第 一电容进行充电;在发光阶段,在所述发光控制信号端的控制下,所述第四开关器件、所述 第五开关器件和所述第一电容共同控制所述驱动控制晶体管驱动所述发光器件发光。
14. 如权利要求13所述的像素电路,其特征在于,所述驱动晶体管为P型晶体管,所述 第一参考信号端的电压为正电压,所述第三参考信号端的电压低于所述第一参考信号端的 电压。
15. 如权利要求14所述的像素电路,其特征在于,所述第一开关器件、所述第二开关器 件、所述第三开关器件、所述第四开关器件和所述第五开关器件均为开关晶体管。
16. 如权利要求15所述的像素电路,其特征在于,所述第一开关器件、所述第二开关器 件和所述第三开关器件均为P型晶体管或均为N型晶体管。
17. 如权利要求16所述的像素电路,其特征在于,所述复位控制信号端为所述第二扫 描信号端;和/或 所述复位信号端为所述第一扫描信号端或所述第二参考信号端。
18. 如权利要求15所述的像素电路,其特征在于,所述第四开关器件和所述第五开关 器件均为P型晶体管或均为N型晶体管。
19. 如权利要求18所述的像素电路,其特征在于,所述第一参考信号端为所述第二参 考信号端。
20. 如权利要求12-19任一项所述的像素电路,其特征在于,还包括:第二电容;其中, 所述第二电容的第一端与所述第一参考信号端相连,所述第二电容的第二端与所述驱 动晶体管的栅极相连。
21. -种有机电致发光显示面板,其特征在于,包括多个如权利要求1-20任一项所述 的像素电路。
22. 如权利要求21所述的有机电致发光显示面板,其特征在于,除了位于所述有机电 致发光显示面板最后一行的像素电路之外,位于其余行的所述像素电路的第一扫描信号端 均与所述像素电路所在行的扫描线相连,第二扫描信号端均与所述像素电路所在行的下一 行的扫描线相连。
23. -种显示装置,其特征在于,包括如权利要求21或22所述的有机电致发光显示面 板。
【文档编号】G09G3/32GK104050917SQ201410253894
【公开日】2014年9月17日 申请日期:2014年6月9日 优先权日:2014年6月9日
【发明者】陈丹, 钱栋 申请人:上海天马有机发光显示技术有限公司, 天马微电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1