显示装置和驱动该显示装置的方法与流程

文档序号:13681904阅读:178来源:国知局
本申请要求2014年12月24日提交的韩国专利申请第10-2014-0188924号的权益,将其全部内容对于所有目的通过引用合并于此。技术领域本发明涉及显示装置和驱动该显示装置的方法。

背景技术:
随着信息定位技术发展,作为用户和信息之间的连接媒介的显示装置的市场增大。因此,诸如有机发光显示器(OLED)、液晶显示器(LCD)、以及等离子显示面板(PDP)的显示装置的使用增大。前述显示装置的OLED和LCD包括:包括以矩阵形式布置的多个子像素的显示面板、驱动显示面板的驱动器、以及控制驱动器的定时控制器。驱动器包括扫描驱动器和数据驱动器,其中,扫描驱动器将扫描信号(或栅极信号)提供到显示面板,数据驱动器将数据信号提供到显示面板。为了当关断电力时阻隔从电源单元输出的电压以及对在显示面板中充电的电荷进行放电,前述显示装置将与栅极高电压相对应的栅极信号提供到整个栅极线。按惯例所建议的显示装置被实现为在电源单元由于断电而停止操作的状态下,将栅极信号触发到栅极高电压。因此,以比正常操作的电平低的电平输出栅极高电压。然而,当栅极高电压的电平如此低时,放电操作可以被人眼识别或者会出现图像质量劣化(屏幕闪烁)。因此,按惯例所建议的显示装置不能以稳定的电压执行放电,因此要求其改进。

技术实现要素:
本发明提供一种显示装置,其包括显示面板、栅极驱动器、数据驱动器以及电源单元。显示面板显示图像。栅极驱动器将栅极信号提供到显示面板。数据驱动器将数据信号提供到显示面板。电源单元生成并输出提供到栅极驱动器和数据驱动器的电压。电源单元具有虚拟切换周期,即使从外部输入的输入电压由于断电而降低到欠压锁定(在下文中,称为UVLO)的电平以下,在该虚拟切换周期中,生成栅极高电压的开关信号也维持预定时间。根据本发明的另一方面,提供了一种驱动显示装置的方法。该方法包括:在显示面板中显示图像;对电源单元进行监视以及检测输入到电源单元的输入电压是否降低到欠压锁定(UVLO)的电平以下,其中,电源单元将电压提供到驱动显示面板的数据驱动器和栅极驱动器;以及如果输入到电源单元的输入电压由于断电而降低到UVLO的电平以下,则执行虚拟切换以便将开关信号维持预定时间,该开关信号生成被提供到显示面板的栅极高电压。附图说明被包括以提供本发明的进一步理解、被合并以及构成该说明的一部分的附图连同用于说明本发明的原理的说明书一起示出本发明的实施例。图1是示出显示装置的框图;图2是示出图1的子像素的配置的图;图3是示出驱动根据本发明的第一示例性实施例的装置的方法的波形图;图4示出根据本发明的第一示例性实施例的电源单元的一部分的电路配置的图;图5是示出图4的栅极电压驱动器的电路配置的图;图6(a)和6(b)是示出根据本发明的第二示例性实施例的图4的栅极电压驱动器的电路配置的图;图7是示出驱动根据本发明的第三示例性实施例的装置的方法的波形图;图8是示出根据本发明的第三示例性实施例的电源单元的一部分的电路配置的图;图9和图10是示出根据本发明的第三示例性实施例的效果的图;图11是示出驱动根据本发明的第四示例性实施例的装置的方法的波形图;图12(a)和12(b)是示出根据本发明的第四示例性实施例的电源单元的一部分的电路配置的图;以及图13是示出图12的栅极电压驱动器的电路配置的图。具体实施方式现在将详细参照本发明的实施例,在附图中示出本发明的实施例的示例。在下文中,将参照附图详细描述本发明的示例性实施例。在下文中描述的本发明的显示装置可以选择诸如液晶显示面板、有机发光显示面板、电泳显示面板、以及等离子显示面板的显示面板,但是显示装置不限于此。然而,在以下描述中,为了方便描述,作为示例将描述基于液晶显示面板的显示装置。<第一示例性实施例>图1是示出显示装置的框图,以及图2是示出图1的子像素的配置的图。如图1所示,显示装置包括图像提供单元110、定时控制器120、栅极驱动器130、数据驱动器140、显示面板150、信号输出单元160、以及电源单元180。图像提供单元110执行数据信号的图像处理,并且连同垂直同步信号、水平同步信号、数据使能信号、以及时钟信号一起输出数据信号。图像提供单元110通过低压差分信号(LVDS)接口或最小化传输差分信号(TMDS)接口将垂直同步信号、水平同步信号、数据使能信号、时钟信号以及数据信号提供到定时控制器120。定时控制器120从图像提供单元110接收数据信号DATA的提供,并且输出用于控制栅极驱动器130的操作定时的栅极定时控制信号GDC和用于控制数据驱动器140的操作定时的数据定时控制信号DDC。定时控制器120通过通信接口(例如,EPI)连同栅极定时控制信号GDC和数据定时控制信号DDC输出数据信号DATA,并且控制栅极驱动器130和数据驱动器140的操作定时。栅极驱动器130响应于从定时控制器120提供的栅极定时控制信号GDC,在对栅极电压的电平进行偏移的同时,输出栅极信号(或扫描信号)。栅极驱动器30包括电平移位器和移位寄存器。栅极驱动器130通过栅极线GL1-GLm将栅极信号提供到显示面板150中包括的子像素SP。栅极驱动器130以集成电路(IC)形式形成,或在显示面板150中以面板中的栅极的方法而形成。栅极驱动器130中的以面板中的栅极的方法形成的部分是移位寄存器。数据驱动器140响应于从定时控制器120提供的数据定时控制信号DDC而对数据信号DATA进行采样和锁存,并且对应于伽马参考电压将模拟信号转换成数据信号并进行输出。数据驱动器140通过数据线DL1-DLn将数据信号DATA提供到显示面板150中包括的子像素SP。以集成电路(IC)的形式形成数据驱动器140。信号输出单元160生成并输出栅极全高信号ALL-H其中,栅极全高信号ALL-H将通过显示面板150的整个栅极线GL1-GLm提供的整个栅极信号改变为栅极高电压。信号输出单元160可监视输入到电源单元180的输入电压Vin或从电源单元180输出的输出电压VCC。当输入电压或输出电压的电平下降时,信号输出单元160可将栅极信号触发到栅极高电压。然而,这是示例,并且信号输出单元160可包括在电源单元180或其他电路中。信号输出单元160可基于从电源单元180输出的栅极高电压VGH而生成并输出栅极全高信号ALL_H。电源单元180基于输入电压Vin,生成并输出电源诸如第一电源电压VDD、第二电源电压VCC、栅极高电压VGH、栅极低电压VGL、以及低电势电压GND。从电源单元180输出的输出电压被划分并且被提供到定时控制器120、栅极驱动器130、数据驱动器140、以及显示面板150。显示面板150对应于从栅极驱动器130提供的栅极信号和从数据驱动器140提供的数据信号DATA而显示图像。显示面板150包括子像素SP,子像素SP本身发光以显示图像或控制外部的光。如图2所示,一个子像素包括开关薄膜晶体管SW和像素电路PC,开关薄膜晶体管SW连接到栅极线GL1和数据线DL1(或者形成在相交区域中),像素电路PC对应于通过开关薄膜晶体管SW提供的数据信号DATA而操作。利用包括根据像素电路PC的配置的液晶元件的液晶显示面板或包括有机发光元件的有机发光显示面板,形成子像素SP。当利用液晶显示面板形成显示面板150时,以扭转向列(TN)模式、垂直对齐(VA)模式、平面切换(IPS)模式、边缘场切换(FFS)模式、或电控双折射(ECB)模式实现显示面板150。当利用有机发光显示面板形成显示面板150时,以顶部发光方法、底部发光方法、或双发光方法实现显示面板150。在阻隔从电源单元180输出的电压的断电时,为了对在显示面板150处充电的电荷进行放电,前述显示装置将与栅极高电压VGH相对应的栅极信号提供到整个栅极线GL1-GLn。在下文中,将描述按惯例建议的显示装置的问题和用于改进该问题的本发明的示例性实施例。按惯例建议的显示装置的电源单元被实现为在电源单元由于断电而停止操作的状态下,将栅极信号触发到栅极高电压。因此,从电源单元输出的栅极高电压被输出为比正常操作的电平低的电平。然而,当栅极高电压的电平如此低时,人眼可以识别面板的放电操作或者会出现图像质量劣化(屏幕抖动)。因此,按惯例所建议的显示装置不能以稳定的电压执行面板的放电,因此要求其改进。图3是示出驱动根据本发明的第一示例性实施例的装置的方法的波形图,图4是示出根据本发明的第一示例性实施例的电源单元的一部分的电路配置的图,以及图5是示出图4的栅极电压驱动器的电路配置的图。如图3和图4所示,在根据本发明的第一示例性实施例的显示装置中,即使在输入到电源单元的输入电压Vin由于断电而降低到欠压锁定(在下文中,UVLO)的电平以下之后,用于驱动开关晶体管SWA和SWB的开关信号SWS不停止而是维持(或延迟)预定时间。在图3中,全高意味着栅极全高信号。在传统技术中,当输入电压Vin由于断电而降低到UVLO以下,停止用于驱动开关晶体管SWA和SWB的开关信号SWS。因此,传统技术在电源单元停止操作的状态下,以在电源单元的内部充电的电压形成栅极高电压VGH。然而,在本发明的第一示例性实施例中,即使输入电压Vin由于断电而降低到UVLO以下,用于驱动第一开关晶体管SWA的开关信号SWS还维持虚拟切换周期ES。因此,在本发明的第一示例性实施例中,在电源单元对于预定时间维持操作的状态下,生成电压并且基于所生成的电压而形成栅极高电压VGH。因此,在本发明的第一示例性实施例中,基于虚拟切换周期ES出现的高电平栅极高电压VGH,生成栅极全高信号(全高)。因此,在本发明的第一示例性实施例中,当关断电力(在UVLO锁定之后)时,可以稳定地执行面板的放电。在下文中,将基于图4和图5的电路配置进行描述。根据本发明的第一示例性实施例的电源单元基于输入电压Vin,生成并且输出第一电源电压VDD和栅极高电压VGH。电源单元包括UVLO电路单元(UVLO)、栅极电压驱动器(GD)、以及第一开关晶体管SWA和第二开关晶体管SWB。电源单元包括第一电源电压生成器和栅极高电压生成器,第一电源电压生成器生成并输出第一电源电压VDD,栅极高电压生成器生成并输出栅极高电压VGH。UVLO监视输入电压Vin,并且当输入电压改变为比用于电源单元的操作的操作电压低的电平时,UVLO执行停止开关操作以保护电路的功能。例如,当输入电压Vin由于装置的断电而改变(降低)到比操作电压低的电平时,UVLO立即停止第二开关晶体管SWB的开关操作。然而,即使输入电压Vin由于断电而降低到比操作电压低的电平,UVLO也将第一开关晶体管SWA的开关操作维持预定时间(虚拟切换周期)。GD输出控制第一开关晶体管SWA的开关信号SWS以提高从第一电源电压生成器传递的第一电源电压VDD,以将第一电源电压VDD转换为栅极高电压VGH。GD对应于从UVLO传递的开关延迟信号DSS,输出对于预定时间(虚拟切换周期)维持第一开关晶体管SWA的开关操作的开关信号SWS。当从UVLO传递开关延迟信号DSS时,GD可输出如下开关信号:该开关信号使用输入电压Vin作为电源来生成栅极高电压VGH。第一开关晶体管SWA对应于从GD输出的开关信号SWS而切换第一电源电压VDD,以及生成并输出栅极高电压VGH。第一开关晶体管SWA可对应于从UVLO传递的开关延迟信号DSS,对于预定时间(虚拟切换周期)生成并输出栅极高电压VGH。第二开关晶体管SWB对应于从内部电路输出的信号而切换输入电压Vin,以及生成并输出第一电源电压VDD。第二开关晶体管SWB对应于从UVLO传递的开关停止信号SS而停止开关操作。当输入电压Vin改变为比用于电源单元的操作的操作电压的电平低的电平时,从UVLO输出开关停止信号SS。如图5所示,GD包括对应于从UVLO输出的开关延迟信号DSS和开关占空比控制信号SDC而操作的第一晶体管T1和第二晶体管T2。第一晶体管T1和第二晶体管T2位于输入电压Vin被提供至的输入电压线和低电势电压GND被提供至的低电势电压线之间。在第一晶体管T1中,栅电极连接到开关延迟信号DSS被提供至的开关延迟信号线,第一电极连接到输入电压线,以及第二电极连接到第一开关晶体管SWA的栅电极。在第二晶体管T2中,栅电极连接到开关占空比控制信号SDC被提供至的开关占空比控制信号线,第一电极连接到低电势电压线,以及第二电极连接到第一开关晶体管SWA的栅电极。第一晶体管T1和第二晶体管T2对应于开关延迟信号DSS和开关占空比控制信号SDC而控制第一开关晶体管SWA。控制第一开关晶体管SWA的开关操作的开关信号根据第一晶体管T1和第二晶体管T2的接通/关断操作,改变脉冲宽度或占空比。然而,这是示例,为了筹备仅利用输入电压Vin而GD的电源不足够的情况,可如下形成GD的电源。然而,根据下文中描述的第二示例性实施例的栅极电压驱动器不同于图4的栅极电压驱动器,在下文中详细描述栅极电压驱动器,与其他配置相关的部分与第一示例性实施例的部分相同或相对应,因此省略其详细描述。<第二示例性实施例>图6是示出根据本发明的第二示例性实施例的图4的栅极电压驱动器的电路配置的图。如图6(a)所示,栅极电压驱动器(GD)包括对应于从UVLO输出的开关占空比控制信号SDC和开关延迟信号DSS而操作的第一晶体管T1和第二晶体管T2。如图6(b)所示,GD连同上述电路还包括栅极电压补偿单元(PGD)。PGD是通过筹备仅利用输入电压Vin而GD的电力不足够的情况、对电压进行补偿的电路。PGD接收第一电源电压VDD或栅极高电压VGH的供给作为电力,GD基于第一电源电压VDD或栅极高电压VGH,将可以对于预定时间稳定地执行提高切换的电压提供给GD的电源端子。PGD包括比较电路单元(OP放大电路单元)(OP)、第一二极管DA、电压补偿晶体管(TV)、第一电阻器(R1)、以及第二电阻器(R2)。在OP中,非反相端子(+)连接到参考电压VREF被提供至的参考线,反相端子(-)连接到R1和R2之间的节点,以及输出端子连接到TV。OP对预设参考电压VREF与其输出端子的电压进行比较,并当提供至GD的电源端子的电压不充足时,OP操作为输出第一电源电压VDD或栅极高电压VGH。在TV中,栅电极连接到OP,第一电极连接到第一二极管DA的另一端,以及第二电极连接到R1的一端。TV的第二电极成为如下输出端子:该输出端子对从PGD输出的电压进行输出并且连接到GD的电源端子。在第一二极管DA中,阳极连接到提供第一电源电压VDD或栅极高电压VGH的电压线,以及阴极连接到TV的第一电极。在R1中,其一端连接到TV的第二电极,并且其另一端连接到R2的一端。在R2中,其一端连接到R1的另一端和OP的反向端子(-),并且其另一端连接到低电势电压GND被提供至的低电势电压线。在第二二极管DA中,阳极连接到输入电压Vin被提供至的输入电压线,并且阴极连接到PGD的输出端子。第二二极管DA执行如下功能:防止输入电压Vin与通过PGD的输出端子输出的栅极高电压VGH或第一电源电压VDD之间的冲突。然而,第二二极管DA可用其他的无缘元件或电路替换。在本发明的第二示例性实施例中,作为示例描述了对于虚拟切换周期、基于输入电压Vin或第一电源电压VDD的栅极高电压VGH的生成和输出。然而,这是示例性实施例,电源单元对于虚拟切换周期通过电压检测单元来检测输入电压Vin、第一电源电压VDD、或其他高电势电压并且确定其电平,以及可以使用它们当中的最高电平的电压来暂时生成并输出栅极高电压VGH。当要转换到栅极高电压VGH的源电压不足时,可以使用上述。在这种情况下,在电源单元的内部,进一步包括可以检测并比较输入电压或输出电压的电压检测单元。<第三示例性实施例>图7是示出驱动根据本发明的第三示例性实施例的装置的方法的波形图,图8是示出根据本发明的第三示例性实施例的电源单元的一部分的电路配置的图,以及图9和图10是示出根据本发明的第三示例性实施例的效果的图。如图7和图8所示,在根据本发明的第三示例性实施例的显示装置中,即使在输入到电源单元180的输入电压Vin由于断电而降低到欠压锁定(在下文中,UVLO)的电平以下之后,也出现对显示面板150进行放电的放电脉冲。在图7中,VGH意味着栅极高电压,并且SWS意味着开关信号(将参照第一示例性实施例描述与其相关的描述)。输入到电源单元180的输入电压Vin由于断电而降低到欠压锁定(在下文中,UVLO)的电平之下。在这种情况下,UVLO电路单元输出从逻辑低信号改变为逻辑高信号的锁定信号(UVLO-Lock)。当从UVLO电路单元输出逻辑高的锁定信号(UVLO-Lock)时,UVLO电路单元在被施加UVLO的状态下。在这种情况下,利用放电使从电源单元180输出的电压下降。当由于断电而UVLO被施加到电源单元180时,电源单元180将对其输出端子进行放电(对输出电压进行放电)的放电脉冲从逻辑低信号改变到逻辑高信号。即,电源单元180在进入到UVLO之后激活对其输出端子进行放电的放电脉冲。如图8所示,电源单元180包括放电电路单元185。放电电路单元185包括对放电进行控制的放电控制器(DC)、对栅极高电压VGH进行放电的栅极高电压放电单元(SWDA1)、以及对栅极低电压VGL进行放电的栅极低电压放电单元(SWDA2)。放电电路单元185执行对栅极信号进行放电的功能。栅极高电压VGH和栅极低电压VGL对应于被提供到显示面板150的栅极信号。栅极高电压VGH是接通包括在显示面板150的子像素中的晶体管的电压,以及栅极低电压VGL是关断包括在显示面板150的子像素中的晶体管的电压。在SWDA1中,栅电极连接到DC的第A1个放电信号线,第一电极连接到栅极高电压生成器的输出端子,以及第二电极连接到低电势电压线。当提供从DC输出的第A1个放电信号DCA1时,SWDA1对栅极高电压生成器的输出端子进行放电。SWDA1执行如下功能:对位于栅极高电压生成器的输出端子处的输出电容器Ch的冗余电荷(以及存在于显示面板的VGH的冗余电荷)进行放电。当提供从DC输出的第A2个放电信号DCA2时,SWDA2对栅极低电压生成器的输出端子进行放电。SWDA2执行如下功能:对位于栅极低电压生成器的输出端子处的输出电容器Cl的冗余电荷(以及存在于显示面板的VGL的冗余电荷)进行放电。如图9所示,在本发明的第三示例性实施例中,可如在D1-D4中改变SWDA1的接通时间(放电开启波形)。在这种情况下,当关断电力时,如在D1-D4中,对应于显示面板或用户环境,翻转(turn)栅极高电压(断电时的vgh)的放电斜率。这对SWDA2也成立。如图10所示,在本发明的第三示例性实施例中,通过改变SWDA1的接通电阻(放电开关Ron)值,可以如在D1-D4中,翻转栅极高电压的放电波形。如上所示,利用晶体管(或开关元件)形成SWDA1和SWDA2。利用晶体管形成的SWDA1和SWDA2可快速地对在电源单元的输出端子处存在的显示面板或输出电容器处剩余的电荷进行放电。按惯例,建议了使用电阻器进行放电的技术。然而,在传统技术中,当装置正常操作以及当关断电力时,存在如下问题:电流流动、因此出现不必要的电力损失。然而,如在本发明的第三示例性实施例中,当利用晶体管而不是电阻器形成SWDA1和SWDA2时,可以调整放电加速度和放电速度,并且可以防止相对于电阻器的电流泄露,因此可以改进装置的消耗功率。<第四示例性实施例>图11是示出驱动根据本发明的第四示例性实施例的装置的方法的波形图,图12是示出根据本发明的第四示例性实施例的电源单元的一部分的电路配置的图,以及图13是示出图12的栅极电压驱动器的电路配置的图。如图11和图12所示,在根据本发明的第四示例性实施例的显示装置中,即使在输入到电源单元的输入电压Vin由于断电而降低到欠压锁定(在下文中,UVLO)的电平以下之后,用于驱动开关晶体管SWA和SWB的开关信号SWS不停止而是维持(或延迟)预定时间。在图11中,全高意味着栅极全高信号。在传统技术中,当输入电压Vin由于断电降低到UVLO以下,停止用于驱动开关晶体管SWA和SWB的开关信号SWS。因此,在电源单元停止操作的状态下,传统技术以在电源单元的内部充电的电压形成栅极高电压VGH。然而,在本发明的第四示例性实施例中,即使输入电压Vin由于断电降低到UVLO以下,用于驱动第一开关晶体管SWA的开关信号SWS还维持虚拟切换周期ES。因此,在本发明的第四示例性实施例中,在电源单元对于预定时间维持操作的状态下,生成电压,并且基于所生成的电压形成栅极高电压VGH。因此,在本发明的第四示例性实施例中,基于对于虚拟切换周期ES出现的高电平的栅极高电压VGH,生成栅极全高信号(全高)。因此,在本发明的第四示例性实施例中,当(在UVLO锁定之后)关断电力时,稳定地执行面板的放电。此外,在根据本发明的第四示例性实施例的显示装置,在虚拟切换周期ES之后激活对显示面板的冗余电荷进行放电的放电周期PDS。在下文中,将基于图11和图12的电路结构进行描述。根据本发明的第四示例性实施例的电源单元基于输入电压Vin而生成并输出第一电源电压VDD和栅极高电压VGH。电源单元包括UVLO电路单元(UVLO)、栅极电压驱动器(GD)、第一开关晶体管SWA和第二开关晶体管SWB、以及放电电路单元185。电源单元包括生成并输出第一电源电压VDD的第一电源电压生成器和生成并输出栅极高电压VGH的栅极高电压生成器。UVLO监视输入电压Vin,并且当输入电压Vin改变为比用于电源单元的操作的操作电压低的电平时,UVLO执行停止开关操作以便保护电路的功能。例如,当输入电压Vin由于装置的断电而改变(降低)为比操作电压低的电平时,UVLO立即停止第二开关晶体管SWB的开关操作。然而,即使输入电压Vin由于断电而降低为比操作电压低的电平时,UVLO也对于预定时间(虚拟切换周期)维持第一开关二极管SWA的开关操作。GD输出开关信号SWS,该开关信号SWS控制第一开关晶体管SWA来提高从第一电源电压生成器传递的第一电源电压VDD,以将第一电源电压VDD转换为栅极高电压VGH。GD输出开关信号SWS,该开关信号SWS可对应于从UVLO传递的开关延迟信号DSS而将第一开关晶体管SWA的开关操作维持预定时间(虚拟切换周期)。当从UVLO传递开关延迟信号DSS时,GD可对输入电压Vin进行转换,生成并输出栅极高电压VGH。第一开关晶体管SWA对应于从GD输出的开关信号SWS而对第一电源电压VDD进行切换,生成并输出栅极高电压VGH。第一开关晶体管SWA可对应于从UVLO传递的开关延迟信号DSS而对于预定时间(虚拟切换周期)生成并输出栅极高电压VGH。第二开关晶体管SWB对应于从内部电路输出的信号而对输入电压Vin进行切换,生成并输出第一电源电压VDD。第二开关晶体管SWB对应于从UVLO传递的开关停止信号SS而停止开关操作。当输入电压Vin改变为比用于电源单元的操作的操作电压低的电平时,从UVLO输出开关停止信号SS。如图12(a)中所示,电源单元包括放电电路单元185,其对显示面板的冗余电荷进行放电。放电电路单元185生成并输出放电信号DCA和DCB,其用于对显示面板的冗余电荷(通过VGH累积在显示面板中的冗余电荷)进行放电。放电电路单元185包括:放电控制器(DC);对从栅极高电压生成器输出的栅极高电压VGH进行放电的栅极高电压放电单元(SWDA);以及对从第一电源电压生成器输出的第一电源电压VDD进行放电的第一电源电压放电单元(SWDB)。在SWDA中,栅电极连接到DC的第一放电信号线,第一电极连接到栅极高电压生成器的输出端子,以及第二电极连接到低电势电压线。当从DC提供与逻辑高相对应的第一放电信号DCA时,SWDA对栅极高电压生成器的输出端子进行放电。在SWDB中,栅电极连接到DC的第二放电信号线,第一电极连接到第一电源电压生成器的输出端子,以及第二电极连接到低电势电压线。当从DC提供与逻辑高相对应的第二放电信号DCB时,SWDB对第一电源电压生成器的输出端子进行放电。电源单元的放电电路单元185用于改进显示装置的电力消耗。然而,当放电电路单元185独立地工作时,用于对显示面板进行放电而激活的周期可能与虚拟切换周期ES冲突。如图12(b)所示,放电电路单元185生成并输出用于对显示面板的冗余电荷进行放电的第一放电信号DCA和第二放电信号DCB,但是在从UVLO输出的开关延迟信号DSS终止之后,生成第一放电信号DCA和第二放电信号DCB。即,在位于虚拟切换周期ES的放电周期PDS,激活第一放电信号DCA和第二放电信号DCB。例如,第一放电信号DCA和第二放电信号DCB对于显示图像的显示周期和虚拟切换周期ES,维持逻辑低信号。然而,在虚拟切换周期ES终止之后,放电电路单元185对于放电周期PDS维持逻辑高信号。在本发明的第四示例性实施例中,当生成用于在虚拟切换周期ES终止之后、在放电周期PDS对显示面板进行放电的放电接通时间,在断电时,以正常流程执行使用栅极高电压VGH的操作。如图13所示,GD包括第一晶体管T1和第二晶体管T2,其对应于从UVLO输出的开关延迟信号DSS和开关占空比控制信号SDC进行操作。第一晶体管T1和第二晶体管T2位于第一电源电压VDD或栅极高电压VGH被提供至的电压线和低电势电压GND被提供至的低电势电压线之间。在第一晶体管T1中,栅电极连接到开关延迟信号DSS被提供至的开关延迟信号线,第一电极连接到第一电源电压VDD或栅极高电压VGH被提供至的电压线,以及第二电极连接到第一开关晶体管SWA的栅电极。在第二晶体管T2中,栅电极连接到开关占空比控制信号SDC被提供至的开关占空比控制信号线,第一电极连接到低电势电压线,以及第二电极连接到第一开关晶体管SWA的栅电极。第一晶体管T1和第二晶体管T2对应于开关延迟信号DSS和开关占空比控制信号SDC而控制第一开关晶体管SWA。控制第一开关晶体管SWA的开关操作的开关信号根据第一晶体管T1和第二晶体管T2的接通/关断操作,改变脉冲宽度或占空比。然而,这是示例,并且可以参照图6所描述地形成GD。如上所述,本发明可以在装置的电力关断时、通过利用稳定电压对显示面板和电源单元的输出端子进行放电来防止如下问题(可以改进装置的可靠性):人眼识别到面板的放电操作或者出现图像质量劣化(屏幕抖动)。此外,本发明可以通过基于有效地操作的放电电路、在正常操作的同时、移除不必要的电力损失,改进电力消耗。
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1