一种显示装置及其分屏显示方法与流程

文档序号:12128523阅读:200来源:国知局
一种显示装置及其分屏显示方法与流程

本发明属于显示控制技术领域,具体地说,尤其涉及一种显示装置及其分屏显示方法。



背景技术:

GOA(Gate Driver On Array,集成在阵列基板上的行扫描)是利用现有薄膜晶体管液晶显示器阵列制程将扫描驱动信号电路制作在阵列基板上,实现对栅极线逐行扫描的驱动方式的一项技术。

随着手机智能化进程日益加快,一些特殊的显示需求在设计端渐渐提上日程,例如分屏显示,如图1所示。分屏显示的目的比较多样化,省电、便于使用、应用要求等等。



技术实现要素:

本发明提供了一种显示装置及其分屏显示方法,用以实现显示器屏幕的分屏显示。

根据本发明的一个方面,提供了一种显示装置,包括:

应用处理器,用于在分屏显示时向暗态分屏部分提供作为数据信号的公共电压信号;

GOA电路,用于在应用处理器的控制下输出扫描信号;

驱动电路,用于将所述公共电压信号转换为公共电压驱动信号,以及将所述扫描信号转换为扫描驱动信号;

背光源组件,用于提供背光,并在应用处理器的控制下与所述公共电压驱动信号和所述扫描驱动信号配合来进行分屏显示。

根据本发明的一个实施例,所述分屏包括主屏和副屏两个分屏。

根据本发明的一个实施例,所述背光源组件包括与各分屏一一对应的子背光源组件。

根据本发明的一个实施例,所述GOA电路包括:

第一晶体管,其栅极输入第二时钟信号,源极分别连接第九晶体管的漏极和第十晶体管的漏极,漏极连接第二晶体管的栅极;

第二晶体管,其源极输入第二时钟信号,漏极连接第三晶体管的漏极;

第三晶体管,其源极输入高电平信号,栅极输入第一时钟信号;

第四晶体管,其栅极输入第一时钟信号,源极连接第五晶体管的漏极,漏极连接第一晶体管的漏极;

第五晶体管,其栅极连接第二晶体管的漏极,源极输入低电平信号;

第六晶体管,其栅极输入低电平信号,源极连接第一晶体管的漏极,漏极连接第七晶体管的栅极;

第七晶体管,其源极输入第一时钟信号,漏极连接第八晶体管的漏极并输出本级GOA电路的扫描信号;

第八晶体管,其栅极连接第二晶体管的漏极,源极输入低电平信号;

第九晶体管,其栅极输入第一控制信号,源极输入向上隔一级GOA模块输出的扫描信号;

第十晶体管,其栅极输入第二控制信号,源极输入向下隔一级GOA模块输出的扫描信号;

第十一晶体管,其栅极和源极输入第一复位信号,漏极连接第二晶体管的漏极;

第一电容,其一端连接第七晶体管的栅极,另一端连接第七晶体管的漏极;

第二电容,其一端连接第八晶体管的栅极,另一端连接第八晶体管的源极;

第十二晶体管,其栅极输入第二复位信号,源极输入低电平信号,漏极连接第八晶体管的栅极;

第十三晶体管,其栅极输入第二复位信号,源极输入高电平信号,漏极连接第八晶体管的漏极。

根据本发明的一个实施例,在分屏连接处的GOA电路包括:

第一晶体管,其栅极输入第一时钟信号,源极分别连接第九晶体管的漏极和第十晶体管的漏极,漏极连接第二晶体管的栅极;

第二晶体管,其源极输入第二时钟信号,漏极连接第三晶体管的漏极;

第三晶体管,其源极输入高电平信号,栅极输入第一时钟信号;

第四晶体管,其栅极输入第一时钟信号,源极连接第五晶体管的漏极,漏极连接第一晶体管的漏极;

第五晶体管,其栅极连接第二晶体管的漏极,源极输入低电平信号;

第六晶体管,其栅极输入低电平信号,源极连接第一晶体管的漏极,漏极连接第七晶体管的栅极;

第七晶体管,其源极输入第一时钟信号,漏极连接第八晶体管的漏极并输出本级GOA电路的扫描信号;

第八晶体管,其栅极连接第二晶体管的漏极,源极输入低电平信号;

第九晶体管,其栅极输入第一控制信号,源极输入向上隔一级GOA模块输出的扫描信号;

第十晶体管,其栅极输入第二控制信号,源极输入向下隔一级GOA模块输出的扫描信号;

第十一晶体管,其栅极和源极输入第一复位信号,漏极连接第二晶体管的漏极;

第一电容,其一端连接第七晶体管的栅极,另一端连接第七晶体管的漏极;

第二电容,其一端连接第八晶体管的栅极,另一端连接第八晶体管的源极;

第十四晶体管,其栅极输入第一启动信号,源极输入向上隔一级GOA电路输出的扫描信号,漏极连接第九晶体管的源极,其中,所述第一启动信号用于关闭第十四晶体管并开启第十四晶体管所在分屏的第一级GOA电路。

根据本发明的另一个方面,还提供了一种分屏显示方法,包括:

应用处理器控制向暗态分屏部分提供作为数据信号的公共电压信号;

驱动电路将所述公共电压信号转换为公共电压驱动信号;

将所述公共电压驱动信号输入至暗态分屏部分。

根据本发明的另一个方面,还提供了第二种分屏显示方法,包括:

应用处理器控制向暗态分屏部分提供作为数据信号的公共电压信号;

驱动电路将所述公共电压信号转换为公共电压驱动信号;

将所述公共电压驱动信号输入暗态分屏,同时关闭对应暗态分屏的子背光源组件。

根据本发明的另一个方面,还提供了第三种分屏显示方法,包括:

应用处理器控制向暗态分屏部分提供作为数据信号的公共电压信号;

驱动电路将所述公共电压信号转换为公共电压驱动信号;

分屏显示时,向GOA电路输入第一复位信号并持续输入高电平的第一时钟信号以使得GOA电路保持输出高电平扫描信号;

在保持输出高电平扫描信号条件下,将所述公共电压驱动信号输入至暗态分屏。

根据本发明的另一个方面,还提供了第四种分屏显示方法,包括:

应用处理器控制向暗态分屏部分提供作为数据信号的公共电压信号;

驱动电路将所述公共电压信号转换为公共电压驱动信号;

通过所述公共电压驱动信号使暗态分屏部分显示黑画面,其中,分屏显示时,不同分屏部分的第一级GOA电路由不同启动信号控制,分屏连接处的GOA电路的第十四晶体管由第一启动信号控制关闭来限制暗态分屏和非暗态分屏之间的启动信号传输。

根据本发明的另一个方面,还提供了第五种分屏显示方法,包括:

应用处理器控制按预定时间间隔向显示屏输入黑屏信号,其余时间向暗态分屏部分提供作为数据信号的公共电压信号;

驱动电路将所述公共电压信号转换为公共电压驱动信号,或将黑屏信号转换为黑屏驱动信号;

分屏显示时,利用第二复位信号拉低对应暗态分屏的所有GOA电路输出的扫描信号至低电平,同时驱动电路拉低输入至对应暗态分屏的所有GOA电路的时钟信号至低电平。

本发明的有益效果:

本发明提供了几种不同的方案来实现分屏显示,使生产具有多样选择性。

本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。

附图说明

为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要的附图做简单的介绍:

图1是一种显示器分屏显示示意图;

图2是根据本发明的一个实施例的显示装置结构图;

图3是现有技术中一种GOA电路结构图;

图4是对应图3的时序图;

图5是根据本发明的第一和第二个实施例的时序图;

图6是根据本发明的第三个实施例的时序图;

图7是根据本发明的第四个实施例的时序图;

图8是根据本发明的第五个实施例的时序图。

具体实施方式

以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。

如图2所示为根据本发明的一个实施例的显示装置结构示意图,以下参考图2来对本发明进行详细说明,本发明以分屏显示为主屏和副屏两个分屏,主屏为暗态分屏为例进行说明。

如图2所示,该显示装置包括应用处理器AP、GOA电路、驱动电路DIC和背光源组件BLU。其中,应用处理器在分屏显示时用于向各分屏部分提供作为数据信号的公共电压信号;GOA电路由应用处理器控制输出扫描信号;驱动电路分别与应用处理器和GOA电路连接,用于将公共电压信号转换为公共电压驱动信号以及将扫描信号转换为扫描驱动信号;背光源组件与应用处理器连接,用于提供背光,由应用处理器控制与公共电压驱动信号和扫描驱动信号配合来进行分屏显示。

该显示装置通过向分屏部分的数据线提供公共电压信号,使该部分的暗态分屏显示黑画面。

具体实现分屏显示时,应用处理器控制向分屏部分提供公共电压信号以作为数据信号;驱动电路将公共电压信号转换为公共电压驱动信号;将公共电压驱动信号输入至暗态分屏以显示黑画面分屏。这是因为将公共电压信号作为数据信号输入时,显示面板中的液晶分子两端电压均为公共电压,因而液晶分子不发生旋转,进而背光不能透过液晶分子,使得对应分屏部分显示黑画面。

根据本发明的一个实施例,该背光源组件包括与各分屏一一对应的子背光源组件。也就是说,每个分屏具有一个子背光源组件。对于具有主屏和副屏两个分屏的显示装置,具有两个子背光源组件,一个子背光源组件对应主屏,另一个子背光源组件对应副屏。

根据本发明的一个实施例,该GOA电路包括十三个晶体管和两个电容,具体的:第一晶体管的栅极输入第二时钟信号,源极分别连接第九晶体管的漏极和第十晶体管的漏极,漏极连接第二晶体管的栅极;第二晶体管的源极输入第二时钟信号,漏极连接第三晶体管的漏极;第三晶体管的源极输入高电平信号,栅极输入第二时钟信号;第四晶体管的栅极输入第一时钟信号,源极连接第五晶体管的漏极,漏极连接第一晶体管的漏极;第五晶体管的栅极连接第二晶体管的漏极,源极输入低电平信号;第六晶体管的栅极输入低电平信号,源极连接第一晶体管的漏极,漏极连接第七晶体管的栅极;第七晶体管的源极输入第一时钟信号,漏极连接第八晶体管的漏极并输出本级GOA电路的扫描信号;第八晶体管的栅极连接第二晶体管的漏极,源极输入低电平信号;第九晶体管的栅极输入第一控制信号,源极输入向上隔一级GOA模块输出的扫描信号;第十晶体管的栅极输入第二控制信号,源极输入向下隔一级GOA模块输出的扫描信号;第十一晶体管的栅极和源极输入第一复位信号,漏极连接第二晶体管的漏极;第一电容的一端连接第七晶体管的栅极,另一端连接第七晶体管的漏极;第二电容,其一端连接第八晶体管的栅极,另一端连接第八晶体管的源极;第十二晶体管的栅极输入第二复位信号,源极输入低电平信号,漏极连接第八晶体管的栅极;第十三晶体管的栅极输入第二复位信号,源极输入高电平信号,漏极连接第八晶体管的漏极。

具体的,如图3所示,在该电路图的基础上,增加第十二晶体管和第十三晶体管,并增加对应的控制信号,其中NT表示N型TFT,CK表示第一时钟信号,XCK表示第二时钟信号,L表示低电平信号,H表示高电平信号,U2D和D2U表示电位不同的两个驱动信号,RESET表示第一复位信号。图4包括对应图3中各输入信号的时序图及取值,还包括图3电路工作所需的解复用信号DEMUX1、DEMUX2、DEMUX3,扫描信号G1、G2、G3、G4,开启信号STV,对应图3中高电平信号H的VGH,对应图3中低电平信号L的VGL,对应图3中第一时钟信号CK的CK1L、CK2R、CK3L、CK4R等。

根据本发明的一个实施例,分屏连接处的GOA电路包括十二个晶体管和两个电容,具体的:第一晶体管的栅极输入第二时钟信号,源极分别连接第九晶体管的漏极和第十晶体管的漏极,漏极连接第二晶体管的栅极;第二晶体管的源极输入第二时钟信号,漏极连接第三晶体管的漏极;第三晶体管的源极输入高电平信号,栅极输入第二时钟信号;第四晶体管的栅极输入第一时钟信号,源极连接第五晶体管的漏极,漏极连接第一晶体管的漏极;第五晶体管的栅极连接第二晶体管的漏极,源极输入低电平信号;第六晶体管的栅极输入低电平信号,源极连接第一晶体管的漏极,漏极连接第七晶体管的栅极;第七晶体管的源极输入第一时钟信号,漏极连接第八晶体管的漏极并输出本级GOA电路的扫描信号;第八晶体管的栅极连接第二晶体管的漏极,源极输入低电平信号;第九晶体管的栅极输入第一控制信号,源极输入向上隔一级GOA模块输出的扫描信号;第十晶体管的栅极输入第二控制信号,源极输入向下隔一级GOA模块输出的扫描信号;第十一晶体管的栅极和源极输入第一复位信号,漏极连接第二晶体管的漏极;第一电容的一端连接第七晶体管的栅极,另一端连接第七晶体管的漏极;第二电容的一端连接第八晶体管的栅极,另一端连接第八晶体管的源极;第十四晶体管的栅极输入第一启动信号,源极输入向上隔一级GOA电路输出的扫描信号,漏极连接第九晶体管的源极,其中,第一启动信号用于关闭第十四晶体管并开启第十四晶体管所在分屏的第一级GOA电路。

如图3所示,在该电路图的基础上,增加第十四晶体管,并增加对应的第一启动信号。该第一启动信号为第十四晶体管所在分屏的第一级GOA电路的启动信号。各分屏的第一级GOA电路的启动信号为外加信号,第二级GOA电路的启动信号为上一级GOA电路输出的扫描信号,该第十四晶体管可阻止上一级GOA电路输入至该分屏处的做启动信号的扫描信号到达下一级GOA电路,使得分屏处两端的两个分屏由不同的启动信号控制。

根据本发明的另一个方面,还提供了一种分屏显示方法,对应于图2的显示装置,包括:应用处理器控制向暗态分屏部分提供作为数据信号的公共电压信号;驱动电路将公共电压信号转换为公共电压驱动信号;将公共电压驱动信号输入至暗态分屏部分。该实施例所述方法需要应用处理器对数据信号做出调整,正常GOA驱动保持不变。图5所示为对应该实施例的主屏显示黑画面、副屏正常显示的时序图,此时,处于暗态的主屏,数据信号为公共电压信号,输入GOA电路的第一时钟信号和GOA电路输出的扫描信号均正常。该实施例可支持主副屏同时显示和单独显示,且支持正反向扫描。

根据本发明的另一个方面,还提供了第二种分屏显示方法,对应于图2具有多个子背光源组件的情况,包括:应用处理器控制向暗态分屏部分提供作为数据信号的公共电压信号;驱动电路将公共电压信号转换为公共电压驱动信号;将所述公共电压驱动信号输入暗态分屏部分,同时关闭对应黑画面分屏的子背光源组件。该实施例所述的方法需要应用处理器对数据信号做出调整,背光结构也进行重新设计。图5所示为对应该实施例的主屏显示黑画面、副屏正常显示的时序图,此时,处于暗态的主屏,数据信号为公共电压信号,输入GOA电路的第一时钟信号和GOA电路输出的扫描信号均正常。该实施例可支持主副屏同时显示和单独显示且支持正反向扫描。单独显示时黑画面分屏部分的背光关闭,屏幕无漏光且功耗大幅降低。

根据本发明的另一个方面,还提供了第三种分屏显示方法,对应于图3增加第十二晶体管和第十三晶体管及对应控制信号时的电路,包括:应用处理器控制向暗态分屏部分提供作为数据信号的公共电压信号;驱动电路将公共电压信号转换为公共电压驱动信号;分屏显示时向GOA电路输入第一复位信号并持续输入高电平第一时钟信号以使得GOA电路保持输出高电平扫描信号;在保持输出高电平扫描信号条件下,将公共电压驱动信号输入至暗态分屏。该实施例所述方法需要应用处理器对数据信号做出调整,同时需要GOA电路进行变动及GOA驱动信号进行调整。其对应的时序图如图6所示,此时,处于暗态的主屏,数据信号为公共电压信号,输入GOA电路的第一时钟信号和GOA电路输出的扫描信号均为高电平。该实施例所述的方法可支持主副屏同时显示和副屏单独显示,仅支持单向扫描。单独显示时黑屏部分GOA信号为直流,功耗降低。

根据本发明的另一个方面,还提供了第四种分屏显示方法,对应于图3增加第十四晶体管的GOA电路,包括:应用处理器控制向暗态分屏部分提供作为数据信号的公共电压信号;驱动电路将公共电压信号转换为公共电压驱动信号;通过公共电压驱动信号使暗态分屏部分显示黑画面,其中,分屏显示时,不同分屏部分的第一级GOA电路由不同启动信号控制,分屏连接处的GOA电路的第十四晶体管由第一启动信号控制关闭来限制暗态分屏和非暗态分屏之间的启动信号传输。该实施例所述方法需要应用处理器对输入至数据线的数据信号做出调整,同时需要GOA电路进行变动而GOA驱动保持不变,其对应的时序图如图7所示。此时,处于暗态的主屏,其数据信号为公共电压信号,GOA电路保持输出低电位(即数据信号无法传输至像素,所以数据信号也可为正常数据信号或悬空均可),第一时钟信号可正常输出。该实施例的方法可支持主副屏同时显示和单独显示,且支持正反向扫描。

根据本发明的另一个方面,还提供了第五种分屏显示方法,包括:分屏显示时,应用处理器控制按预定时间间隔向显示屏输入黑屏信号,其余时间向暗态分屏部分提供作为数据信号的公共电压信号;驱动电路将所述公共电压信号转换为公共电压驱动信号,或将黑屏信号转换为黑屏驱动信号;利用复位信号拉低对应暗态分屏的所有GOA电路输出的扫描信号,同时驱动电路拉低输入至对应暗态分屏的所有GOA电路的时钟信号。该方法需要应用处理器调整输入至数据线的数据信号,以插入黑画面,同时调整GOA电路输出的驱动信号。其对应的时序图如图8所示,该状态下,在不向数据线输入黑屏信号时,向数据线输入公共电压信号或正常数据信号或悬空均可,因为此时数据信号无法输入至像素;GOA电路保持输出低电平;第一时钟信号保持输入低电平。按预定时间间隔插入一帧黑画面可防止黑屏部分像素储存电荷。该实施例的方法可支持主副屏同时显示和单独显示,且支持正反向扫描。

虽然本发明所公开的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属技术领域内的技术人员,在不脱离本发明所公开的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1