一种信号控制装置及方法、显示控制装置及方法、显示装置与流程

文档序号:17051233发布日期:2019-03-05 20:10阅读:176来源:国知局
一种信号控制装置及方法、显示控制装置及方法、显示装置与流程

本发明涉及显示技术领域,尤其涉及一种信号控制装置及方法、显示控制装置及方法、显示装置。



背景技术:

oled显示装置是利用有机电致发光二极管制成的显示屏,具有良好的自发光性能和显示性能,被认为是下一代的平面显示器新兴应用技术。

现有技术中,oled显示装置主要包括显示控制电路和oled显示基板,显示控制电路输出匹配的扫描信号和数据信号,以利用匹配的扫描信号和数据信号驱动oled显示基板中不同像素,从而实现oled显示装置的画面显示。在oled显示装置进行画面显示时,所使用的数据信号频率比较小时(60hz),oled显示装置显示一帧画面所耗费的时间较长,导致oled显示装置所显示的画面流畅性差。而使用的数据信号频率比较高时(120hz),oled显示装置显示一帧画面所耗费的时间比较短,此时oled显示装置所显示的画面流畅性好。

然而,当使用的数据信号频率越高,数据信号写入对应像素的时间也就越短,这使得像素在数据信号写入不足的情况下发光,容易导致发光亮度不足的问题,从而影响oled显示装置的显示效果。



技术实现要素:

本发明的目的在于提供一种信号控制装置及方法、显示控制装置及方法、显示装置,以利用高频数据驱动显示装置显示,从而提高显示装置显示效果。

为了实现上述目的,本发明提供如下技术方案:

一种信号控制装置,该信号控制装置包括:与同一列像素驱动电路对应的k条数据线,同一列像素驱动电路包括与k条数据线一一对应的k类像素驱动电路;每条数据线与对应类的像素驱动电路连接,k为大于等于2的整数;

移相单元,用于对同一列像素驱动电路中相邻两类像素驱动电路的扫描信号进行移相,使得同一列同一类像素驱动电路中相邻两个像素驱动电路的扫描信号相位差为t,相邻两类像素驱动电路的扫描信号相位差为t/k,t为每个像素驱动电路的数据写入阶段时长;

与数据信号端子连接的写入控制单元,用于控制数据信号端子对应列像素驱动电路中每个像素驱动电路的数据写入时长ti=t/k,使得数据信号端子对应列像素驱动电路中相邻两类像素驱动电路的数据写入开始时刻相差t/k;

与移相单元和写入控制单元连接的信号匹配单元,用于在移相单元向所述像素驱动电路提供扫描信号时,控制写入控制单元向接收扫描信号的像素驱动电路提供数据信号。

与现有技术相比,本发明提供的信号控制装置中,写入控制单元用于控制数据信号端子对应列像素驱动电路中每个像素驱动电路的数据写入时长ti=t/k(k至少为2),使得数据信号端子对应列像素驱动电路中相邻两类像素驱动电路的数据写入开始时刻相差t/k;也就是说,对于一列像素驱动电路来说,一个像素驱动电路的数据写入阶段内,写入控制单元可以完成k个不同类别的像素驱动电路的数据信号输出。而由于移相单元用于对同一列像素驱动电路的同一类像素驱动电路中,相邻两个像素驱动电路的扫描信号相位差为t,相邻两类像素驱动电路的扫描信号进行移相,使得同一列像素驱动电路中相邻两类像素驱动电路的扫描信号相位差t/k;也就是说,对于同一列像素驱动电路来说,移相单元在一个扫描信号输出阶段内时,能够同时开始k个不同类别的像素驱动电路的扫描信号输出。

由上可见,对于一列像素驱动电路来说,一个像素驱动电路的数据写入阶段内,写入控制单元可以完成k个不同类别的像素驱动电路的数据信号输出,移相单元在一个扫描信号输出阶段内时,同时开始k个不同类别的像素驱动电路的扫描信号输出,而由于信号匹配单元在移相单元向所述像素驱动电路提供扫描信号时,控制写入控制单元向接收扫描信号的像素驱动电路提供数据信号,使得在一个信号写入阶段内,移相单元能够依序向k个不同类别的像素驱动电路输出扫描信号,以保证k个接收扫描信号的不同类别的像素驱动电路完成数据信号写入,因此,本发明提供的信号控制装置中,当一列像素驱动电路具有m个(至少为2个)像素驱动电路,那么完成一列像素驱动电路数据信号写入所需的时间为tm/k,而正常情况下应该为tm,换句话说,本发明提供的信号控制装置,能够实现高频数据驱动画面显示,使得显示画面刷新速度提高,从而提高显示画面的流畅性。

不仅如此,本发明提供的信号控制装置中,虽然每个像素驱动电路的数据写入时长ti=t/k,但是由移相单元所提供的扫描信号的周期并没有发生改变,使得信号匹配单元控制写入控制单元向接收扫描信号的像素驱动电路提供数据信号结束后,移相单元仍然向该像素驱动电路提供扫描信号。而由于接收扫描信号的像素驱动电路所对应的数据线在传输数据信号时与其他布线互容,使得写入控制单元向接收扫描信号的像素驱动电路提供数据信号结束后,接收扫描信号的像素驱动电路对应的数据线能够向仍然在接收扫描信号的像素驱动电路放电,以弥补因为写入控制单元向接收扫描信号的像素驱动电路提供数据信号的时间过短,所带来的数据信号写入不足的问题,从而保证像素驱动电路的数据信号写入要求,使得显示装置所显示的画面亮度均匀。

本发明还提供了一种信号控制方法,应用上述技术方案所述信号控制装置;所述信号控制方法包括:

移相单元对同一列像素驱动电路中相邻两类像素驱动电路的扫描信号进行移相,使得同一列同一类像素驱动电路中相邻两个像素驱动电路的扫描信号相位差为t,相邻两类像素驱动电路的扫描信号相位差t/k,t为每个像素驱动电路的数据写入阶段时长;

写入控制单元控制数据信号端子对应列像素驱动电路中每个像素驱动电路的数据写入时长ti=t/k,使得数据信号端子对应列像素驱动电路中相邻两类像素驱动电路的数据写入开始时刻相差t/k;

信号匹配单元在移相单元向所述像素驱动电路提供扫描信号时,控制写入控制单元向接收扫描信号的像素驱动电路提供数据信号。

与现有技术相比,本发明实施例提供的信号控制方法的有益效果与上述技术方案提供的信号控制装置的有益效果相同,在此不做赘述。

本发明还提供了一种显示控制装置,该显示控制装置包括上述技术方案提供的所述的信号控制装置。

与现有技术相比,本发明实施例提供的显示控制装置的有益效果与上述技术方案提供的信号控制装置的有益效果相同,在此不做赘述。

本发明还提供了一种显示控制方法,应用上述技术方案所述信号控制装置,所述显示控制方法包括多个显示控制周期,每个显示控制周期包括数据写入步骤、互容充电步骤和类别更新步骤;其中,

所述数据写入步骤包括移相单元向当前类像素驱动电路的当前像素驱动电路提供扫描信号,以使得当前类像素驱动电路的当前像素驱动电路进入数据信号写入阶段;写入控制单元向当前类像素驱动电路的当前像素驱动电路提供数据信号,使得当前类像素驱动电路的当前像素驱动电路写入数据信号,写入控制单元停止向当前类像素驱动电路的当前像素驱动电路提供数据信号,并转入更新类别步骤;

所述互容充电步骤包括:移相单元向当前类像素驱动电路的当前像素驱动电路提供扫描信号时,依靠当前类像素驱动电路的当前像素驱动电路对应数据线的寄生电容作用,向当前类像素驱动电路的当前像素驱动电路进行充电,直到当前类像素驱动电路的当前像素驱动电路的数据写入阶段结束;

所述类别更新步骤包括更新当前像素驱动电路类别。

与现有技术相比,本发明实施例提供的显示控制方法的有益效果与上述技术方案提供的信号控制装置的有益效果相同,在此不做赘述。

本发明还提供了一种显示装置,该显示装置包括上述技术方案所述的显示控制装置。

与现有技术相比,本发明实施例提供的显示装置的有益效果与上述技术方案提供的信号控制装置的有益效果相同,在此不做赘述。

附图说明

此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:

图1为本发明实施例提供的信号控制装置的结构框图;

图2为本发明实施例中1列4行像素驱动单元的布线图;

图3为本发明实施例提供的信号控制时序图;

图4为本发明实施例中3列4行像素驱动电路的布线图;

图5为本发明实施例中移相单元的具体框图;

图6为本发明实施例中数据写入单元的结构框图一;

图7为本发明实施例中数据写入单元的结构框图二;

图8为本发明实施例中发光信号调制单元的结构框图;

图9为本发明实施例提供的显示控制方法的流程图;

图10为本发明实施例中像素驱动电路的电路结构图;

图11为本发明实施例中像素驱动电路的时序图。

附图标记:

100-移相单元,101-移相器,102-第一寄存器;

200-写入控制单元,210-切换单元,211-第一切换单元;

212-第二切换单元,213-第三切换单元,21m-第m切换单元;

210a-第一开关器件,210b-第二开关器件,220-第二寄存器;

300-信号匹配单元,400-发光信号调制单元,data1-第一数据线;

data2-第二数据线,i-第一类像素驱动电路,ii-第二类像素驱动电路;

d1-第一像素驱动电路,d2-第二像素驱动电路,d3-第三像素驱动电路;

d4-第四像素驱动电路,l-发光器件,c-存储电容;

m1-第一晶体管,m2-第二晶体管,m3-第三晶体管;

m4-第四晶体管,m5-第五晶体管,m6-第六晶体管;

m7-第七晶体管,a-节点,vinit-初始信号端子;

em-发光信号端子,em1-第一发光信号端子,em2-第二发光信号端子;

em3-第三发光信号端子,em4-第四发光信号端子,

elvdd-第一电源信号端子,elvss-第二电源信号端子;

g1-第一对扫描信号端子,g2-第二对扫描信号端子;

g3-第三对扫描信号端子,g4-第四对扫描信号端子;

g1-0-第一类扫描信号端子,g2-0-第二类扫描信号端子;

g1-1-第一扫描信号端子,g1-2-第二扫描信号端子;

g2-1-第三扫描信号端子,g2-2-第四扫描信号端子;

g3-1-第五扫描信号端子,g3-2-第六扫描信号端子;

g4-1-第七扫描信号端子,g4-2-第八扫描信号端子;

sw1-第一控制信号端子,sw2-第二控制信号端子;

swk-第k控制信号端子,vdata-数据信号端子;

vdata1-第一数据信号端子,vdata2-第二数据信号端子;

vdata3-第三数据信号端子。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

请参阅图1~图6所示,本发明实施例提供的信号控制装置包括:与同一列像素驱动电路对应的k条数据线,同一列像素驱动电路包括与k条数据线一一对应的k类像素驱动电路;每条数据线与对应类的像素驱动电路连接,k为大于等于2的整数,而当k为大于等于2的整数时,其实质上间接的限定了同一列像素驱动电路的数量至少为2。其中,每类像素驱动电路所包括的像素驱动电路的数量至少为1,假设每类像素驱动电路包括r个像素驱动电路,r个像素驱动电路按照所在行号的大小顺序排列。

移相单元100,用于对同一列像素驱动电路中相邻两类像素驱动电路的扫描信号进行移相,使得同一列同一类像素驱动电路中相邻两个像素驱动电路的扫描信号相位差为t,相邻两类像素驱动电路的扫描信号相位差为t/k,t为每个像素驱动电路的数据写入阶段时长。

与数据信号端子vdata连接的写入控制单元200,用于控制数据信号端子vdata对应列像素驱动电路中每个像素驱动电路的数据写入时长ti=t/k,使得数据信号端子vdata对应列像素驱动电路中相邻两类像素驱动电路的数据写入开始时刻相差t/k;

与移相单元100和写入控制单元200连接的信号匹配单元300,用于在移相单元100向所述像素驱动电路提供扫描信号时,控制写入控制单元200向接收扫描信号的像素驱动电路提供数据信号。

为了更为清楚的说明本发明实施例提供的信号控制装置,下面以信号控制装置应用于1列4行的像素驱动电路的进行详细说明。

图2和图4中,填充纹理相同的像素驱动电路为同一类像素驱动电路,对于图2和图4来说,一列像素驱动电路分为两类,每类像素驱动电路包括两个像素驱动电路;对于一列像素驱动电路来说,第一类像素驱动电路i包括第一像素驱动电路d1和第三像素驱动电路d3,第二类像素驱动电路ii包括第二行像素驱动电路d2和第四行像素驱动电路d4,一列像素驱动电路中此时一列像素驱动电路包括第一数据线data1和第二数据线data2,并对应第一类像素驱动电路i和第二类像素驱动电路ii,第一数据线data1分别与第一类像素驱动电路i所包含的第一像素驱动电路d1和第三像素驱动电路d3连接,第二数据线data2与第二类像素驱动电路ii所包含的第二像素驱动电路d2和第四像素驱动电路d4连接。

示例性的,移相单元100对同一列像素驱动电路中第一类像素驱动电路i和第二类像素驱动电路ii的扫描信号进行移相,使得第一类像素驱动电路i所包含的第一像素驱动电路d1的扫描信号和第三像素驱动电路d3的扫描信号之间的相位差为t,第二类像素驱动电路ii所包含的第二像素驱动电路d2的扫描信号和第四像素驱动电路d4的扫描信号之间的相位差为t;同时,第一类像素驱动电路i的扫描信号相位和第二类像素驱动电路ii的扫描信号相位差为t/2,此时相位差t是指整体上第一类像素驱动电路i的扫描信号相位和第二类像素驱动电路ii的扫描信号相位差为t/2,以图2为例,第一类像素驱动电路i的扫描信号包括第一像素驱动电路d1的扫描信号和第三像素驱动电路d3的扫描信号,第二类像素驱动电路ii的扫描信号包括第二像素驱动电路d2的扫描信号和第四像素驱动电路d4的扫描信号。由图3可以看出:第一像素驱动电路d1的扫描信号和第二像素驱动电路d2的扫描信号相位差为t/2,第三像素驱动电路d3的扫描信号和第四像素驱动电路d4的扫描信号相位差为t/2,t为每个像素驱动电路的数据写入阶段时长;即同一列像素驱动电路中,第一类像素驱动电路i的扫描信号和第二类像素驱动电路ii的扫描信号相位差是指第一类像素驱动电路i中行数最小的像素电路的扫描信号,与第二类像素驱动电路ii中行数最小的驱动电路的扫描信号之间的相位差。

写入控制单元200控制数据信号端子vdata对应列像素驱动电路中每个像素驱动电路的数据写入时长ti=t/2,使得数据信号端子vdata对应列像素驱动电路中相邻两类像素驱动电路的数据写入开始时刻相差t/2。

在上述情况下,对于同一列像素驱动电路,移相单元100向第一行像素驱动电路传输扫描信号时,当时间达到t/2,移相单元100向第二行像素驱动电路传输扫描信号;当达到t时,移相单元100向第三行像素驱动电路传输扫描信号,当达到3t/2时,移相单元100向第四行像素驱动电路传输扫描信号。可见,对于1列4行的像素驱动电路来说,本发明实施例提供的信号控制装置通过2t的时间长度依次开始4行像素驱动电路的扫描信号输出,相较于原来需要4t的时间长度依次开始像素驱动电路的扫描信号输出减小了一半。

如图3所示,由于信号匹配单元300在移相单元100向像素驱动电路提供扫描信号时,控制写入控制单元200向接收扫描信号的像素驱动电路提供数据信号,而由于每个像素驱动电路的数据写入阶段时长,这使得接收扫描信号的第一行像素驱动电路开始数据信号写入阶段时,写入控制单元200向第一行像素驱动电路写入数据信号;当第一行像素驱动电路开始数据信号写入阶段的时间达到t/2,写入控制单元200停止向第一行像素驱动电路写入数据信号,开始向第二行像素驱动电路写入数据信号,此时虽然写入控制单元200停止向第一行像素驱动电路写入数据信号,但由于第一数据线data1在传输第一行像素驱动电路时与其他布线互容,因此,可利用第一数据线data1的互容(约20pf的电容)作用,使得第一数据线data1向第一行像素驱动电路继续充电,直到第一行像素驱动电路开始数据信号写入阶段的时间达到t,即第一行像素驱动电路结束数据信号写入阶段,第一数据线data1停止向第一行像素驱动电路继续充电;此时第二行像素驱动电路开始数据信号写入阶段的时间达到t/2时,写入控制单元200停止向第二行像素驱动电路写入数据信号,写入控制单元200向第三行像素驱动电路写入数据信号,同理写入控制单元200停止向第二行像素驱动电路写入数据信号后,也可以利用第二数据线data2在传输第二行像素驱动电路的数据信号时与其他布线互容,使得第二数据线data2向第二行像素驱动电路充电,直到第二行像素驱动电路开始数据信号写入阶段的时间达到t,即第二行像素驱动电路结束数据信号写入阶段,第二数据线data2停止向第二行像素驱动电路充电;此时第三行像素驱动电路开始数据信号写入阶段t/2时,写入控制单元200停止向第三行像素驱动电路写入数据信号,写入控制单元200向第四行像素驱动电路写入数据信号,同理写入控制单元200停止向第三行像素驱动电路写入数据信号后,也可以利用第一数据线data1在传输第三行像素驱动电路的数据信号时与其他布线互容,使得第一数据线data1向第三行像素驱动电路充电,直到第三行像素驱动电路开始数据信号写入阶段的时间达到t,即第三行像素驱动电路结束数据信号写入阶段,第四行像素驱动电路开始数据信号写入阶段t/2时,写入控制单元200停止向第四行像素驱动电路写入数据信号,同理写入控制单元200停止向第四行像素驱动电路写入数据信号后,也可以利用第二数据线data2在传输第四行像素驱动电路的数据信号时与其他布线互容,使得第二数据线data2向第四行像素驱动电路充电,直到第四行像素驱动电路开始数据信号写入阶段的时间达到t,即第四行像素驱动电路结束数据信号写入阶段。

通过上述本发明实施例提供的信号控制装置的具体实施过程可以发现,写入控制单元200用于控制数据信号端子vdata对应列像素驱动电路中每个像素驱动电路的数据写入时长ti=t/k(k至少为2),使得数据信号端子vdata对应列像素驱动电路中相邻两类像素驱动电路的数据写入开始时刻相差t/k;也就是说,对于一列像素驱动电路来说,一个像素驱动电路的数据写入阶段内,写入控制单元200可以完成k个不同类别的像素驱动电路的数据信号输出。而由于移相单元100用于对同一列像素驱动电路的同一类像素驱动电路中,相邻两个像素驱动电路的扫描信号相位差为t,相邻两类像素驱动电路的扫描信号进行移相,使得同一列像素驱动电路中相邻两类像素驱动电路的扫描信号相位差t/k;也就是说,对于同一列像素驱动电路来说,移相单元100在一个扫描信号输出阶段内时,能够同时开始k个不同类别的像素驱动电路的扫描信号输出。

由上可见,对于一列像素驱动电路来说,一个像素驱动电路的数据写入阶段内,写入控制单元200可以完成k个不同类别的像素驱动电路的数据信号输出,移相单元100在一个扫描信号输出阶段内时,同时开始k个不同类别的像素驱动电路的扫描信号输出,而由于信号匹配单元300在移相单元100向所述像素驱动电路提供扫描信号时,控制写入控制单元200向接收扫描信号的像素驱动电路提供数据信号,使得在一个信号写入阶段内,移相单元100能够依序向k个不同类别的像素驱动电路输出扫描信号,以保证k个接收扫描信号的不同类别的像素驱动电路完成数据信号写入,因此,本发明实施例提供的信号控制装置中,当一列像素驱动电路具有m个(至少为2个)像素驱动电路,那么完成一列像素驱动电路数据信号写入所需的时间为tm/k,而正常情况下应该为tm,换句话说,本发明实施例提供的信号控制装置,能够实现高频数据驱动画面显示,使得显示画面刷新速度提高,从而提高显示画面的流畅性。

示例性的,如图2所示,当数据信号端子vdata提供的数据信号频率为λ0,则一帧画面的信号写入需要的时间为1/λ0,t=k/(λ0×m),m为一列像素驱动电路的数量,m为大于等于2的整数。

例如:现有技术中若λ0=60hz,m=1920,则一个像素驱动电路的数据写入阶段时长为1/(λ0×m)=1/(60×1920)=8.3μs,而λ0=120hz,m=1920,则一个像素驱动电路的数据写入阶段时长为1/(λ0×m)=1/(120×1920)=4.3μs,而基于本发明实施例提供的信号控制装置中,k=2,一个像素驱动电路的数据写入阶段时长2/(λ0×m)=2/(120×1920)=8.3μs。

又例如:现有技术中若λ0=60hz,m=2560,则一个像素驱动电路的数据写入阶段时长为1/(λ0×m)=1/(60×2560)=6.5μs,而λ0=120hz,m=1920,则一个像素驱动电路的数据写入阶段时长为1/(λ0×m)=1/(120×2560)=3.25μs,而基于本发明实施例提供的信号控制装置中,k=2,一个像素驱动电路的数据写入阶段时长为2/(λ0×m)=2/(120×2560)=6.5μs。

可见,本发明实施例提供的信号控制电路可通过像素驱动电路所接收的扫描信号的相位控制和时间长度控制,使得数据信号端子vdata输出高频数据信号的情况下,不仅降低了一帧图像显示时间长度,而且还能够使得所显示的图像达到低频数据信号下的发光亮度效果。

不仅如此,本发明实施例提供的信号控制装置中,虽然每个像素驱动电路的数据写入时长ti=t/k,但是移相单元100所提供的扫描信号的周期并没有发生改变,使得信号匹配单元300控制写入控制单元200向接收扫描信号的像素驱动电路提供数据信号结束后,移相单元100仍然向该像素驱动电路提供扫描信号。而由于接收扫描信号的像素驱动电路所对应的数据线在传输数据信号时与其他布线互容,使得写入控制单元200向接收扫描信号的像素驱动电路提供数据信号结束后,接收扫描信号的像素驱动电路对应的数据线能够向仍然在接收扫描信号的像素驱动电路放电,以弥补因为写入控制单元200向接收扫描信号的像素驱动电路提供数据信号的时间过短,所带来的数据信号写入不足的问题,从而保证像素驱动电路的数据信号写入要求,使得显示装置所显示的画面亮度均匀。

需要说明的是,不管是如图2所示的1列4行的像素驱动电路,还是如图4所示的3列4行的像素驱动电路,其信号控制方法均如上述示例所述,在此不做赘述。

具体的,如图4和图5所示,本发明实施例中移相单元100包括移相器101和第一寄存器102,移相器101与第一寄存器102的输入端连接,第一寄存器102的输出端与m对扫描信号端子连接,m对扫描信号端子与m行像素驱动电路一一对应,m为大于等于2的整数。

每对扫描线包括第一类扫描端子和第二类扫描端子,第一类扫描端子提供的第一扫描信号用于控制对应行像素驱动电路的重置阶段时长,第二类扫描信号端子g2-0提供的第二扫描信号用于控制对应行像素驱动电路的数据信号写入阶段时长;

移相器101用于对触发信号进行调制,使得第一寄存器102根据触发信号发出的控制像素驱动电路的第一扫描信号和第二扫描信号之间的相位差为t,以及控制同一列同一类像素驱动电路中相邻两个像素驱动电路的第一扫描信号相位差为t,同一列不同类像素驱动电路的第一扫描信号的相位差为t/k;

信号匹配单元300与第一寄存器102连接,信号匹配单元300用于在第一寄存器102向像素驱动电路提供第二扫描信号时,控制写入控制单元200向接收第二扫描信号的像素驱动电路提供数据信号,以保证输入同一像素驱动电路的第二扫描信号和数据信号的协同匹配性。

示例性的,如图4和图5所示,对于1列4行或者3列4行的像素驱动电路来说,一列像素驱动电路具有4行像素驱动电路,因此,第一寄存器102的输出端与4对扫描信号端子连接,4对扫描信号端子分别为第一对扫描信号端子g1、第二对扫描信号端子g2、第三对扫描信号端子g3和第四对扫描信号端子g4。第一对扫描信号端子g1包括第一扫描信号端子g1-1和第二扫描信号端子g1-2,第二对扫描信号端子g2包括第三扫描信号端子g2-1和第四扫描信号端子g2-2,第三对扫描信号端子g3包括第五扫描信号端子g3-1和第六扫描信号端子g3-2,第四对扫描信号端子g4包括第七扫描信号端子g4-1和第八扫描信号端子g4-2。

如图2~图4所示,对于一列像素驱动电路,像素驱动电路的第一扫描信号和第二扫描信号之间的相位差为t,例如:第一像素驱动电路d1的第一扫描信号和第二扫描信号的相位差为t,第二像素驱动电路d2的第一扫描信号和第二扫描信号的相位差为t,第三像素驱动电路d3的第一扫描信号和第二扫描信号的相位差为t。其中,

同一列同一类像素驱动电路中相邻两个像素驱动电路的第一扫描信号相位差为t,例如:一列像素驱动电路中,第一类像素驱动电路i所包括的第一像素驱动电路d1的第一扫描信号和第三像素驱动电路d3的第一扫描信号的相位差为t,第二类像素驱动电路ii所包括的第二像素驱动电路d2的第一扫描信号和第四像素驱动电路d4的第一扫描信号的相位差为t。

同一列不同类像素驱动电路的第一扫描信号的相位差为t/2,例如:一列像素驱动电路中,第一类像素驱动电路i所包括的第一像素驱动电路d1的第一扫描信号和第二类像素驱动电路ii所包括的第二像素驱动电路d2的第一扫描信号的相位差为t/2;第一类像素驱动电路i所包括的第三像素驱动电路d3的第一扫描信号和第二类像素驱动电路ii所包括的第四像素驱动电路d4的第一扫描信号的相位差为t/2。

而由于一个像素驱动电路的第一扫描信号和第二扫描信号之间的相位差为t,这使得第一类像素驱动电路i所包括的第一像素驱动电路d1的第二扫描信号和第二类像素驱动电路ii所包括的第二像素驱动电路d2的第二扫描信号的相位差为t/2。第一类像素驱动电路i所包括的第三像素驱动电路d3的第二扫描信号和第二类像素驱动电路ii所包括的第四像素驱动电路d4的第二扫描信号的相位差为t/2。

从图3可以看出,信号匹配单元300用于在第一寄存器102向像素驱动电路提供第二扫描信号时,控制写入控制单元200向接收第二扫描信号的像素驱动电路提供数据信号。也就是说,当像素驱动电路开始接收第二扫描信号时,写入控制单元200向该像素驱动电路提供数据信号,而由于写入控制单元200控制数据信号端子vdata对应列像素驱动电路中每个像素驱动电路的数据写入时长ti=t/2,因此,当写入控制单元200刚好停止向该像素驱动电路提供数据信号时,该像素驱动电路仍然处在数据信号写入阶段,并且还将持续t/2,在剩余的t/2时间段内,可利用该像素驱动电路所连接的数据线在传输数据信号时互容所存储的电荷(约20pf),向该像素驱动电路中继续充电。

可选的,如图6和图7所示,本发明实施例中写入控制单元200包括n个切换单元210,n个切换单元210、n个数据信号端子vdata、n列像素驱动电路一一对应,n为大于等于1的整数;

信号匹配单元300分别与第一切换单元211的控制端、第二切换单元212的控制端、……、第m切换单元21m的控制端连接,每个切换单元210的输入端与对应数据信号端子vdata连接,每个切换单元210的输出端对应列像素驱动电路对应的k条数据线连接,以使得信号匹配单元300能够控制切换单元210。

具体的,写入控制单元200还包括第二寄存器220,每个切换单元210包括k个开关器件,第二寄存器220的输入端与信号匹配单元300连接,第二寄存器220的输出端分别与第一控制信号端子sw1、第二控制信号端子sw2、……、第k控制信号端子swk连接,第一控制信号端子sw1与各个切换单元210所包括的第一开关器件210a连接,第二控制信号端子sw2与各个切换单元210所包括的第二开关器件210b的控制端连接,……,第k控制信号端子swk与各个切换单元210所包括的第k开关器件的控制端连接,每个切换单元210所包括的k个开关器件的输入端与对应的数据信号端子vdata连接,每个切换单元210所包括的k个开关器件的输出端与对应列像素驱动电路所对应的k条数据线一一对应连接。

第二寄存器220用于控制每个所述切换单元210中k个开关器件依次导通,使得每个切换单元210中相邻两个开关器件的导通时刻相差t/k,每个开关器件保持导通t/k。

示例性的,如图1所示,k=2时,每列像素驱动单元所对应的数据线包括两条,分别为第一数据线data1和第二数据线data2,下面以图1示出的1列4行像素驱动电路为例进行说明。

如图2所示,写入控制单元200包括一个切换单元210,该切换单元210包括第一开关器件210a和第二开关器件210b,第二寄存器220与第一控制信号端子sw1连接,第一控制信号端子sw1与第一开关器件210a的控制端连接,第一开关器件210a的输入端与数据信号端子vdata连接,第一开关器件210a的输出端与第一数据线data1连接;第二寄存器220还与第二控制信号端子sw2连接,第二控制信号端子sw2与第二开关器件210b的控制端连接,第二开关器件210b的输入端与数据信号端子vdata连接,第二开关器件210b的输出端与第二数据线data2连接。

示例性的,如图3所示,k=2时,对于3列4行的像素驱动电路来说,包括三个切换单元210和三个数据信号端子vdata,每个切换单元210的实现方式与上述1列4行像素驱动电路的实现方式相同,三个切换单元210分别为第一切换单元211、第二切换单元212和第三切换单元213,三个数据信号端子vdata分别为第一数据信号端子vdata1、第二数据信号端子vdata2和第三数据信号端子vdata3,具体连接方式如上所述。

具体实施时,可通过数据匹配单元向第二寄存器220发出匹配控制信号,使得第二寄存器220发出相应种类的控制信号,以控制每个切换单元210中第一数据线data1或第二数据线data2传输数据信号。

例如:当第一寄存器102向每一列的第一行像素驱动电路(第一类像素驱动电路i)发出第二扫描信号时,信号匹配单元300向第二寄存器220发出第一匹配信号,使得第二寄存器220向三个切换单元210的第一开关器件210a发出第一控制信号,这样各个切换单元210的第一开关器件210a导通,使得各个切换单元210对应的数据信号通过其中的第一数据线data1向第一行像素驱动电路传输数据信号,当传输数据信号的时间达到t/2时,第一寄存器102开始向每一列的第二行像素驱动电路(第二类像素驱动电路ii)发出第二扫描信号时,信号匹配单元300向第二寄存器220发出第二匹配信号,使得第二寄存器220向各个切换单元210的第二开关器件210b发出第二控制信号,这样各个切换单元210的第二开关器件210b导通,使得各个切换单元210对应的数据信号通过其中的第二数据线data2向第二行像素驱动电路提供数据信号,当传输数据信号的时间达到t/2时,第一寄存器102向每一列的第三行像素驱动电路(第一类像素驱动电路i)发出第二扫描信号时,信号匹配单元300向第二寄存器220发出第一匹配信号,使得第二寄存器220向三个切换单元210的第一开关器件210a发出第一控制信号,这样各个切换单元210的第一开关器件210a导通,使得各个切换单元210对应的数据信号通过其中的第一数据线data1向第三行像素驱动电路传输数据信号;当传输数据信号的时间达到t/2时,第一寄存器102开始向每一列的第四行像素驱动电路(第二类像素驱动电路ii)发出第二扫描信号时,信号匹配单元300向第二寄存器220发出第二匹配信号,使得第二寄存器220向各个切换单元210的第二开关器件210b发出第二控制信号,这样各个切换单元210的第二开关器件210b导通,使得各个切换单元210对应的数据信号通过其中的第二数据线data2向第四行像素驱动电路提供数据信号。

可选的,如图1、图3和图8所示,本发明实施例提供的信号控制还包括信号控制装置还可以包括与信号匹配单元300连接的发光信号调制单元400,发光信号调制单元400对不同行的发光信号进行调制,使得相邻两行的发光信号之间的相位差为t/k;信号匹配单元300在像素驱动电路的接收扫描信号时,控制使得发光信号调制单元发出发光信号,使得发光信号在数据写入阶段内结束时,控制像素驱动电路驱动发光器件发光。

具体的,当像素驱动电路具有m行时,发光信号调制单元与m个发光信号端子连接,m个发光信号端子与m行像素驱动电路一一对应,m个发光信号端子em与对应像素驱动电路连接。

示例性的,对于图3所示出的3列4行的像素驱动电路来说,发光信号调制单元400分别与第一发光信号端子em1、第二发光信号端子em2、第三发光信号端子em3以及第四发光信号端子em4连接,第一发光信号端子em1与第一行像素驱动电路连接,第二发光信号端子em2与第二行像素驱动电路连接,第三发光信号端子em3与第三行像素驱动电路连接,第四发光信号端子em4与第四行像素驱动电路连接。

具体实施时,当第一寄存器102开始向第一行像素驱动电路提供第一扫描信号时,信号匹配单元300控制发光信号调制单元向第一行像素驱动电路提供第一发光信号,并在第一行像素驱动电路结束数据信号写入阶段时,第一发光信号控制像素驱动电路驱动发光器件发光。

当第一寄存器102向第一行像素驱动电路提供第一扫描信号的时间达到t/2,第二寄存器开始向第二行像素驱动电路提供第二扫描信号时,信号匹配单元控制发光信号调制单元向第二行像素驱动电路提供第二发光信号,并在第二行像素驱动电路结束数据信号写入阶段时,第二发光信号控制像素驱动电路驱动发光器件发光。

当第一寄存器102向第一行像素驱动电路提供第一扫描信号的时间达到t,第一寄存器102开始向第二行像素驱动电路提供第二扫描信号的时间达到t/2,第一寄存器开始向第三行像素驱动电路提供第三扫描信号时,信号匹配单元控制发光信号调制单元向第三行像素驱动电路提供第三发光信号,并在第三行像素驱动电路结束数据信号写入阶段时,第三发光信号控制像素驱动电路驱动发光器件发光;

当第一寄存器102开始向第二行像素驱动电路提供第二扫描信号的时间达到t,第一寄存器开始向第三行像素驱动电路提供第三扫描信号的时间达到t/2,第一寄存器开始向第四行像素驱动电路提供第四扫描信号时,信号匹配单元控制发光信号调制单元向第四行像素驱动电路提供第四发光信号,并在第四行像素驱动电路结束数据信号写入阶段时,第四发光信号控制像素驱动电路驱动发光器件发光。

需要说明的是,本发明实施例中所涉及的像素驱动电路的具体形式多种多样,如图10所示,该像素驱动电路包括:第一晶体管m1、第二晶体管m2、第三晶体管m3、第四晶体管m4、第五晶体管m5、第六晶体管m6、第七晶体管m7,存储电容c,以及发光器件l,第一晶体管m1、第二晶体管m2、第三晶体管m3、第四晶体管m4、第五晶体管m5、第六晶体管m6、第七晶体管m7均为pmos管,具有低电平导通,高电平关断的特性。

第一晶体管m1的控制端与第一类扫描信号端子g1-0连接,第一晶体管m1的输入端与初始信号端子vinit连接,第一晶体管m1的输出端与存储电容c的第一极板连接,存储电容c的第二基板与第一电源信号端子elvdd连接;

第五晶体管m5的控制端与发光信号端子em连接,第五晶体管m5的输入端与第一电源信号端子elvdd连接,第五晶体管m5的输出端与第三晶体管m3的输入端连接;

第四晶体管m4的控制端与第二类扫描信号端子g2-0连接,第四晶体管m4的输入端与数据信号端子vdata连接,第四晶体管m4的输出端与第三晶体管m3的输入端连接;

第一晶体管m1的输出端还与第三晶体管m3的控制端连接,第三晶体管m3的输出端分别与第二晶体管m2的输入端和第六晶体管m6的输入端连接,第二晶体管m2的输出端与存储电容c的第一极板连接,第二晶体管m2的控制端与第二类扫描信号端子g2-0连接,发光信号端子em与第六晶体管m6的控制端连接,第六晶体管m6的输出端与发光器件l的正极连接,发光器件l的负极与第二电源信号端子elvss连接;

第七晶体管m7的控制端与第一扫描信号端子g1-1连接,第七晶体管m7的输入端与初始信号端子vinit连接,第七晶体管m7的输出端与发光器件l的正极连接。

如图11所示,第一时段t1:第一类扫描信号端子g1-0提供低电平的第一扫描信号,第一晶体管m1导通,第七晶体管m7导通,使得初始电压写入存储电容c的第一极板,并使得节点a复位,节点a的电压为等于初始信号电压,第二类扫描信号端子g2-0提供高电平的第二扫描信号,第二晶体管m2、第四晶体管m4均关断;发光信号端子em提供高电平发光信号,第五晶体管m5和第六晶体管m6关断。

第二时段t2,第一类扫描信号端子g1-0提供高电平的第一扫描信号,第一晶体管m1和第七晶体管m7均关断;发光信号端子em提供高电平的发光信号,使得第五晶体管m5和第六晶体管m6关断;第二类扫描信号提供高电平的第二扫描信号,第二晶体管m2和第四晶体管m4导通,在初始信号电压的控制下,第三晶体管m3导通;此时,数据电压通过第四晶体管m4、第三晶体管m3和第二晶体管m2写入存储电容c的第一极板,使得节点a的电压等于vdata+vth,vdata为数据信号电压,vth为补偿电压;

第三时段,第一类扫描信号端子g1-0提供高电平的第一扫描信号,第一晶体管m1和第七晶体管m7均关断;第二类扫描信号提供高电平的第二扫描信号,第二晶体管m2和第四晶体管m4关断,在节点a的电压控制下,第三晶体管m3保持导通状态,发光信号端子em提供低电平的发光信号,使得第五晶体管m5和第六晶体管m6导通,此时第一电源信号端子elvdd提供的电源信号通过第五晶体管m5、第三晶体管m3和第六晶体管m6驱动发光器件l发光。

需要说明的是,上述像素驱动电路中第四晶体管m4虽然连接数据信号端子vdata,但实质上是通过数据线与写入控制单元200的切换单元210连接,实现数据信号的写入。

本发明实施例还提供了一种信号控制方法,应用上述实施例提供的信号控制装置,如图1~图4所示,该信号控制方法包括:

移相单元100对同一列像素驱动电路中相邻两类像素驱动电路的扫描信号进行移相,使得同一列同一类像素驱动电路中相邻两个像素驱动电路的扫描信号相位差为t,相邻两类像素驱动电路的扫描信号相位差t/k,t为每个像素驱动电路的数据写入阶段时长;

信号匹配单元300在移相单元100向所述像素驱动电路提供扫描信号时,控制写入控制单元200向接收扫描信号的像素驱动电路提供数据信号;

写入控制单元200控制数据信号端子vdata对应列像素驱动电路中每个像素驱动电路的数据写入时长ti=t/k,使得数据信号端子vdata对应列像素驱动电路中相邻两类像素驱动电路的数据写入开始时刻相差t/k。

与现有技术相比,本发明实施例提供的信号控制方法的有益效果与上述技术方案提供的信号控制装置的有益效果相同,在此不做赘述。

具体的,如图1~图5所示,本发明实施例中移相单元100包括移相器101和第一寄存器102时,该移相单元100对同一列像素驱动电路中相邻两类像素驱动电路的扫描信号进行移相包括:

移相器101对触发信号进行调制,使得第一寄存器102根据触发信号发出的控制像素驱动电路的第一扫描信号和第二扫描信号之间的相位差为t;以及控制同一列同一类像素驱动电路中相邻两个像素驱动电路的扫描信号相位差为t,同一列不同类像素驱动电路的第一扫描信号的相位差为t/k;

在移相单元100向所述像素驱动电路提供扫描信号时,控制写入控制单元200向接收扫描信号的像素驱动电路提供数据信号包括:

信号匹配单元300在第一寄存器102向像素驱动电路提供第二扫描信号时,控制写入控制单元200向接收第二扫描信号的像素驱动电路提供数据信号。

进一步,如图1~图4,图6、图7所示,本发明实施例中写入控制单元200包括第二寄存器220和n个切换单元210,每个切换单元210包括k个开关器件时,写入控制单元200控制数据信号端子vdata对应列像素驱动电路中每个像素驱动电路的数据写入时长ti=t/k,使得数据信号端子vdata对应列像素驱动电路中相邻两类像素驱动电路的数据写入开始时刻相差t/k包括:

信号匹配单元300根据移相单元100发出的扫描信号触发第二寄存器220,使得第二寄存器220控制每个切换单元210中k个开关器件依次打开,使得每个切换单元210对应的数据信号端子vdata通过k个开关器件依次向对应k条数据线传输数据信号,使得k条数据线依次向对应类像素驱动电路写入数据信号,其中,每个切换单元210所包括的k个开关器件保持打开状态的时间为t/k,这样就能够保证数据信号端子vdata对应列像素驱动电路中每个像素驱动电路的数据写入时长ti=t/k;每个切换单元210所包括的k个开关器件中相邻两个开关器件的打开时刻相差t/k,使得数据信号端子vdata对应列像素驱动电路中相邻两类像素驱动电路的数据写入开始时刻相差t/k。

进一步,如图1所示,本发明实施例中信号控制装置还包括与信号匹配单元300连接的发光信号调制单元400;移相单元100发出的扫描信号前,该信号控制方法还包括:

发光信号调制单元400对不同行的发光信号进行调制,使得相邻两行的发光信号之间的相位差为t/k;

信号匹配单元300在移相单元100向像素驱动电路开始提供扫描信号时,所述信号控制方法还包括:

信号匹配单元300在像素驱动电路开始接收扫描信号时,使得发光信号调制单元400发出发光信号,发光信号在数据写入阶段内结束时,控制像素驱动电路驱动发光器件发光。

本发明实施例还提供了一种显示控制装置,该显示控制装置包括本发明实施例提供的信号控制装置。

与现有技术相比,本发明实施例提供的显示控制装置的有益效果与上述技术方案提供的信号控制装置的有益效果相同,在此不做赘述。

如图1~图4以及图9所示,本发明实施例还提供了一种显示控制方法,显示控制方法包括多个显示控制周期,每个显示控制周期包括数据写入步骤、互容充电步骤和类别更新步骤;其中,

步骤s100:数据写入步骤包括移相单元100向当前类像素驱动电路的当前像素驱动电路提供扫描信号,以使得当前类像素驱动电路的当前像素驱动电路进入数据信号写入阶段;写入控制单元200向当前类像素驱动电路的当前像素驱动电路提供数据信号,使得当前类像素驱动电路的当前像素驱动电路写入数据信号,写入控制单元200停止向当前类像素驱动电路的当前像素驱动电路提供数据信号,并转入更新类别步骤;

步骤s200:互容充电步骤包括:移相单元100向当前类像素驱动电路的当前像素驱动电路提供扫描信号时,依靠当前类像素驱动电路的当前像素驱动电路对应数据线的寄生电容作用,向当前类像素驱动电路的当前像素驱动电路进行充电,直到当前类像素驱动电路的当前像素驱动电路的数据写入阶段结束;

步骤s400:类别更新步骤包括:更新当前像素驱动电路类别更新当前像素驱动电路类别。

与现有技术相比,本发明实施例提供的显示控制方法的有益效果与上述实施例提供的信号控制装置的有益效果相同,在此不做赘述。

具体的,如图1所示,上述信号控制装置还包括与信号匹配单元300连接的发光信号调制单元400;移相单元100向当前类像素驱动电路的当前像素驱动电路开始提供扫描信号时,写入控制单元3向当前类像素驱动电路的当前像素驱动电路提供数据信号前,如图1和图9所示,本发明实施例中数据写入步骤还包括:

信号匹配单元控制发光信号调制单元向当前类像素驱动电路的当前像素驱动电路提供发光信号;

如图1和图9所示,在互容充电步骤与类别更新步骤之间,本发明实施例提供的显示控制方法还包括:步骤s300:发光驱动步骤;

发光驱动步骤包括:发光信号调制单元400提供的发光信号控制像素驱动电路驱动发光器件发光。

每个显示控制周期还包括步骤s500:当前像素驱动电路没有可更新类别,更新当前类的当前像素驱动电路。

下面以图3和图4为例进行详细说明本发明实施例提供的显示控制方法的具体工作过程。

第一步,数据写入步骤,移相单元100向当前像素驱动电路提供扫描信号具体是指移相单元100向第一行像素驱动电路(第一类像素驱动电路i的第一行像素驱动电路)提供扫描信号,发光信号调制单元400向第一行像素驱动电路提供发光信号,使得第一行像素驱动电路进入数据信号写入阶段,此时写入控制单元200控制三个信号端子每列像素驱动电路所对应的第一数据线data1向第一行像素驱动电路提供数据信号,使得第一行像素驱动电路写入数据信号,写入控制单元200停止向第一行像素驱动电路,并转入更新类别步骤;

第二步,互容充电步骤包括:移相单元100向第一行像素驱动电路提供扫描信号时,依靠第一行像素驱动电路对应数据线的寄生电容作用,使得第一数据线向第一行像素驱动电路放电,实现第一数据线向第一行像素驱动电路充电,直到当前类像素驱动电路的当前像素驱动电路的数据写入阶段结束;

第三步,发光驱动步骤包括:发光信号调制单元400提供的发光信号控制第一行像素驱动电路驱动第一行发光器件发光。

第四步,类别更新步骤,更新当前像素驱动电路类别是指:更新当前行像素驱动电路的类别,而由于第一行像素驱动电路为第一类像素驱动电路i,而第二行像素驱动电路均为第二类像素驱动电路ii,因此,将移相单元100向第一行像素驱动电路提供扫描信号,更新为移相单元100向第二行像素驱动电路提供扫描信号(第二类像素驱动电路ii的第一行像素驱动电路),数据信号参照第一步所述执行。

当写入控制单元200停止向第二行像素驱动电路时,由于当前行像素驱动电路没有可更新类别,因此,更新当前行像素驱动电路,即将移相单元100向第二行像素驱动电路提供扫描信号,更新为移相单元100向第三行像素驱动电路(第一类像素驱动电路i的第二行像素驱动电路)提供扫描信号。

在写入控制单元200停止向第三行像素驱动电路时,由于第三行像素驱动电路为第二类像素驱动电路ii,而第四行像素驱动电路均为第二类像素驱动电路ii,因此,将移相单元100向第三行像素驱动电路提供扫描信号,更新为移相单元100向第四行像素驱动电路提供扫描信号(第二类像素驱动电路ii的第二行像素驱动电路),数据信号参照第一步所述执行。

本发明实施例还提供了一种显示装置,该显示装置包括上述实施例提供的显示控制装置。

与现有技术相比,本发明实施例提供的显示装置的有益效果与上述实施例提供的信号控制装置的有益效果相同,在此不做赘述。

其中,上述实施例提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框或导航仪等任何具有显示功能的产品或部件。

在上述实施方式的描述中,具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。

以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1