De-mux驱动架构、圆形显示面板及智能手表的制作方法

文档序号:15116010发布日期:2018-08-07 20:11阅读:2161来源:国知局

本发明涉及显示技术领域,尤其涉及一种de-mux驱动架构、圆形显示面板及智能手表。



背景技术:

目前,随着互联网科技的迅速发展和普及,可穿戴设备也日益走进了人们的日常生活当中,而智能手表表现尤为突出。传统的手表只是起到计时、装饰的作用,而新兴的智能手表,如iwatch、华为watch,它们不但有传统手表的作用,而且还能实现语音通话、短信、地图导航等功能,而这些功能的实现都离不开智能手表所搭载得一块圆形液晶面板。参见图1,其为现有智能手表构造示意图。

现有圆形面板多采用1:6de-mux驱动架构设计,如图2a所示,其为现有1:6de-mux驱动架构示意图。驱动芯片通过数据线(sourceline)输出数据信号,通过1:6de-mux架构进行复用,即1条数据线对应6个复用(mux)信号,通过分时复用的方式逐个打开mux1/mux2/mux3/mux4/mux5/mux6信号对像素进行充电。但由于会采用多个mux信号,故会使圆形面板的屏占比降低很多,如图2b所示,其为现有1:6de-mux驱动架构圆形面板的屏占比示意图。



技术实现要素:

因此,本发明的目的在于提供一种de-mux驱动架构、圆形显示面板及智能手表,减少数据线数目同时缩减de-mux驱动架构所占面积。

为实现上述目的,本发明提供了一种de-mux驱动架构,包括:数据驱动芯片、多路复用单元以及移位寄存器;

每个多路复用单元包括一个数据输入端用以连接对应的自数据驱动芯片引出的数据线,n个控制端用以分别输入来自对应的移位寄存器的n路分路控制信号,n个数据输出端用以分别输出n路数据;

每个移位寄存器包括第一输入端用以输入起始信号,第二输入端用以输入时钟信号,n个输出端用以向对应的多路复用单元的n个控制端分别输出相应的n路分路控制信号。

其中,所述移位寄存器包括n个级联的移位寄存单元,所述n个级联的移位寄存单元分别自所述n个输出端向对应的多路复用单元的n个控制端输出相应的n路分路控制信号。

其中,通过所述时钟信号控制每个移位寄存单元输出分路控制信号的时间,从而控制对应多路复用单元的n个控制端的开启时间。

其中,所述多路复用单元包括n个开关管,所述数据输入端与各个开关管的输入端连接在一起,所述n个开关管的控制端分别作为所述多路复用单元的n个控制端,所述n个开关管的输出端分别作为所述多路复用单元的n个数据输出端。

其中,所述开关管为nmos。

其中,所述数据驱动芯片输出所述起始信号和时钟信号。

其中,所述n为6。

其中,每条数据线所对应的每组多路复用单元及移位寄存器在得到起始信号和时钟信号后同步进行工作。

本发明还提供了一种圆形显示面板,包括上述任一项所述的de-mux驱动架构。

本发明还提供了一种智能手表,包括上述的圆形显示面板。

综上,本发明的de-mux驱动架构、圆形显示面板及智能手表能够实现圆形面板更大屏占比;有利于实现面板下边框极窄化设计;减小面板下边框设计复杂度。

附图说明

下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其他有益效果显而易见。

附图中,

图1为现有智能手表构造示意图;

图2a为现有1:6de-mux驱动架构示意图;

图2b为现有1:6de-mux驱动架构圆形面板的屏占比示意图;

图3为本发明1:nde-mux驱动架构圆形面板的屏占比示意图;

图4为本发明de-mux驱动架构一较佳实施例的架构示意图;

图5为本发明de-mux驱动架构的移位寄存器工作原理示意图;

图6为现有1:nde-mux驱动架构示意图;

图7为本发明一较佳实施例1:nde-mux驱动架构示意图。

具体实施方式

参见图3,其为本发明de-mux驱动架构圆形面板的屏占比示意图,本发明针对圆形显示面板提出一种新型1:nde-mux架构,减少数据线数目同时缩减de-mux架构所占面积,最终实现圆形显示面板更大屏占比的目的。

参见图4,其为本发明de-mux驱动架构一较佳实施例的架构示意图。该de-mux驱动架构主要包括:数据驱动芯片1、多路复用单元2以及移位寄存器3;

每个多路复用单元2包括1个数据输入端用以连接对应的自数据驱动芯片1引出的数据线(例如sourcen);6个控制端用以分别输入来自对应的移位寄存器3的6路分路控制信号,通过分时复用的方式逐个打开mux1/mux2/mux3/mux4/mux5/mux6信号对像素进行充电;6个数据输出端用以分别输出6路数据,即mux1/mux2/mux3/mux4/mux5/mux6信号;

每个移位寄存器3包括第一输入端用以输入起始信号start,第二输入端用以输入时钟信号clk,6个输出端用以向对应的多路复用单元2的6个控制端分别输出相应的6路分路控制信号。起始信号start和时钟信号clk可以来自于数据驱动芯片1。

移位寄存器3包括6个级联的移位寄存单元s/r1~s/r6,移位寄存单元s/r1~s/r6分别自移位寄存器3的6个输出端向对应的多路复用单元的6个控制端输出相应的6路分路控制信号。移位寄存器3的第一级移位寄存单元s/r1输入起始信号start。

通过时钟信号clk控制每个移位寄存单元s/r1~s/r6输出分路控制信号的时间,从而控制对应多路复用单元2的6个控制端的开启时间,通过分时复用的方式逐个打开mux1/mux2/mux3/mux4/mux5/mux6信号对像素进行充电。

在此实施例中,多路复用单元2包括6个开关管,多路复用单元2的数据输入端由各个开关管的输入端连接在一起,6个开关管的控制端分别作为多路复用单元2的6个控制端,6个开关管的输出端分别作为多路复用单元2的6个数据输出端。开关管可以为nmos,栅极作为控制端,源漏极作为输入/输出端。

在此较佳实施例中,在1:6de-mux驱动架构引入移位寄存器(s/r,shiftingregister)设计,只有一行mux控制单元,因此就能大大缩减面板的下边框,进而提高圆形显示面板的屏占比。

每条数据线对应一组1:6de-mux单元(多路复用单元2和移位寄存器3),start/clk信号控制移位寄存器3的工作,即通过s/r信号的逐步传递依次控制mux1/mux2/mux3/mux4/mux5/mux6的开启,从而实现对像素进行充电。

由于充电时需对整个面板进行充电,故每条数据线所对应的一组1:6de-mux单元(多路复用单元2和移位寄存器3)在得到start/clk信号后需同步进行工作。

移位寄存单元s/r1~s/r6每经过一个时钟周期,将其输入级的逻辑电路传送到其输出级。

如图5所示,其为本发明de-mux驱动架构的移位寄存器工作原理示意图,将垂直方向的起始脉冲(startpulse)信号送入至第一级移位寄存单元shiftregister1,再利用垂直方向clk时钟信号,控制每个移位寄存单元输出状态的时间,即可循序的逐个打开mux1/mux2/mux3…mux6信号。

参见图6,其为现有1:nde-mux驱动架构示意图。驱动芯片通过数据线输出数据信号,通过1:nde-mux架构进行复用,即1条数据线对应n个复用信号,通过分时复用的方式逐个打开mux1/mux2/mux3/mux4/mux5/mux6……muxn信号对像素进行充电。

本发明图4是以现有1:6de-mux驱动架构为基础做说明,但随着载流子迁移率的提高,不仅限于1:6de-mux驱动架构,1:nde-mux架构也在本发明的保护范围内。参见图7,其为本发明一较佳实施例1:nde-mux驱动架构示意图,引入移位寄存器(移位寄存单元s/r1~s/rn)设计,只有一行mux控制单元,因此就能大大缩减面板的下边框,进而提高圆形显示面板的屏占比。

本发明一较佳实施例中,还提供了一种圆形显示面板,包括上述的de-mux驱动架构。

本发明还提供了一种智能手表,包括上述的圆形显示面板。

综上,本发明的de-mux驱动架构、圆形显示面板及智能手表能够实现圆形面板更大屏占比;有利于实现面板下边框极窄化设计;减小面板下边框设计复杂度。

以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明后附的权利要求的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1