异形显示屏及显示装置的制作方法

文档序号:15147626发布日期:2018-08-10 20:38阅读:174来源:国知局

本发明涉及显示屏技术领域,特别涉及一种异形显示屏及显示装置。



背景技术:

目前显示面板设计过程中,一方面要求高屏占比,一方面不能去除听筒及摄像头等必要器件。因此,需要将显示屏上的部分区域开槽,以达到上述要求。又如,部分显示屏四角采用圆弧角处理。相较于规则矩形形状的显示屏,我们将以上的显示具有开槽区或圆弧角的屏体称为异形显示屏。

异形显示屏已经成为一种趋势。一般地,异形显示屏包括异形显示区和布线区,布线区位于异形显示区的外围。异形显示区的扫描线、数据线或者其它补偿电路连接线分布于布线区。其中,扫描线、数据线或者其它补偿电路连接线均与异形显示区的相应行的像素连接。相比于常规的显示区,异形显示区的外围的布线更加复杂,更加密集,因此所占空间较大,使得异形显示屏中的异形显示区对应的边框较难实现窄边框。



技术实现要素:

基于此,有必要针对异形显示屏中的异形显示区对应的边框较难实现窄边框的问题,提供一种异形显示屏及显示装置。

一种异形显示屏,包括:

异形显示区,包括异形边界和像素区,所述异形边界位于所述像素区的外围;

封装区,设置于所述异形边界的外围,所述封装区用于封装所述异形显示区;

多条连接线路,位于所述异形边界和所述封装区之间,所述多条连接线路从所述异形边界至所述封装区的方向逐条布线;其中,从所述异形边界向所述封装区的方向,各连接线路依照次序与所述像素区的像素连接;在邻近所述异形边界的一条连接线路与相应的像素连接后,剩余的各连接线路整体朝向所述异形边界弯折,以使得所述多条连接线路布线紧凑且整体靠近所述异形边界排布。

在其中一个实施例中,所述异形显示区包括两个相邻的凸起区,两个所述凸起区之间形成凹槽;所述凸起区靠近所述凹槽的侧边是所述异形边界,所述异形边界为弧形结构。

在其中一个实施例中,异形显示屏还包括多个补偿负载,所述补偿负载设置于所述凸起区的一侧边,所述补偿负载所在的侧边与所述异形边界相邻;每个所述连接线路用于连接所述补偿负载和所述凸起区相应的像素。

在其中一个实施例中,所述凸起区的像素成行成列排布;每个所述补偿负载和所述凸起区相应行的像素通过相应的连接线路连接;其中,从所述异形边界向所述封装区的方向,各连接线路依照次序与所述像素区的像素连接,当最靠近所述异形边界的一条连接线路与相应的像素先连接后,剩余的各连接线路依次朝向所述异形边界弯折布线,以使所述多条连接线路布线紧凑。

在其中一个实施例中,所述补偿负载是电容。

在其中一个实施例中,所述异形显示区包括扇形显示区;所述异形边界为所述扇形显示区的圆弧边界。

在其中一个实施例中,异形显示屏还包括多个数据信号单元,所述数据信号单元设置于所述异形边界与所述封装区之间;各所述连接线路是数据线,所述多个数据线设置于所述数据信号单元和所述封装区之间;每个所述数据信号单元通过相应的所述数据线与所述扇形显示区的相应像素连接;其中,在邻近所述异形边界的一条数据线与相应的像素连接后,剩余的各数据线整体朝向所述异形边界弯折,以使得所述多条数据线紧凑且整体靠近所述异形边界排布。

在其中一个实施例中,异形显示屏还包括多个驱动电路单元和多条扫描线,所述多个驱动电路单元设置于所述多个数据线与所述封装区之间;所述多条扫描线设置于所述多条数据线与所述驱动电路单元之间;每个所述驱动电路单元通过相应的所述扫描线与所述扇形显示区的像素连接;其中,当邻近所述封装区的一条扫描线与相应的像素连接后,剩余的各扫描线整体朝向所述封装区弯折布线,以使所述多条扫描线紧凑且整体靠近所述封装区排布。

在其中一个实施例中,异形显示屏还包括阴极电源线,设置于所述封装区与所述多条连接线路之间。

一种显示装置,其特征在于,包括上述任一实施例所述的异形显示屏。

上述异形显示屏及显示装置,多条连接线路位于所述异形边界和所述封装区之间,且所述多条连接线路在所述异形边界向所述封装区的方向逐条布线。在多条连接线路布线的过程中,在邻近所述异形边界的一条连接线路与相应的像素先连接后,剩余的各连接线路整体朝向所述异形边界弯折布线。这样可以使所述多条连接线路布线紧凑且整体靠近所述异形边界排布。一方面,多条连接线路所占的布线空间减少。因为多条连接线路所占区域对应于异形显示区的至少部分边框,因此,减小多条连接线路所占的布线空间可以使得异形显示区域的边框做到更窄,从而使得异形显示屏的异形显示区域的窄边框容易实现。另一方面,多条连接线路整体靠近所述异形边界排布,在使得边框更窄的同时,在封装区和多条连接线路之间还可以设置其它线路,以使得异形显示屏的其它相关线路容易布线。

附图说明

图1为一实施例的异形显示屏的示意图;

图2为图1中的虚线a部分的局部放大图;

图3为图2所示的异形显示屏的多条连接线路的布线示意图;

图4为另一实施例的异形显示屏的结构示意图。

具体实施方式

为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。

图1为一实施例的异形显示屏100的示意图。图2为图1中的虚线a部分的局部放大图。图3为图2所示的异形显示屏100的多条连接线路130的布线示意图。如图1至图3所示,该异形显示屏100包括基板(未示出)、异形显示区110、封装区120和多条连接线路130。异形显示区110、多条连接线路130和封装区120都设置于基板上。

异形显示区110包括异形边界112和像素区114,异形边界112位于像素区114的外围。异形边界112是像素区114与外界区域的分界线。异形边界112在异形显示区110所在平面的投影的形状可以是圆弧形,也可以是其它曲线段。异形边界112的形状取决于异形显示区110的形状。像素区114包括多个用于显示的像素。一般地,多个像素成行成列排布。

封装区120设置于异形边界112的外围,封装区120用于封装异形显示区110。

多条连接线路130位于异形边界112和封装区120之间。多条连接线路130在异形边界112向封装区120的方向逐条布线。其中,从异形边界112向封装区120的方向,各连接线路依照次序与像素区114的像素连接,在邻近异形边界112的一条连接线路与相应的像素连接后,剩余的各连接线路整体朝向异形边界112弯折布线,以使得所述多条连接线路整体靠近所述异形边界排布。

上述异形显示屏100,多条连接线路130位于异形边界112和封装区120之间,且多条连接线路130在异形边界112向封装区120的方向逐条布线。在邻近异形边界112的一条连接线路与相应的像素连接后,剩余的各连接线路整体朝向异形边界112弯折布线。这样可以使多条连接线路130紧凑且整体靠近所述异形边界112排布。一方面,多条连接线路130所占的布线空间减少。因为多条连接线路130所占区域对应于异形显示区110的边框,因此,减小多条连接线路130所占的布线空间可以使得异形显示区110的边框做到更窄,从而使得异形显示屏100的异形显示区110的窄边框容易实现。另一方面,多条连接线路130整体靠近所述异形边界112排布,在使得边框更窄的同时,在封装区120和多条连接线路130之间还可以设置其它线路,以使得异形显示屏100的其它相关线路容易布线。

如图1所示,异形显示区110包括两个相邻的凸起区116,两个凸起区116之间形成凹槽118。该凹槽118对应的位置可以用于设置听筒、摄像头等辅助设备。

凸起区116靠近凹槽118的侧边是异形边界112,异形边界112为弧形结构。也就是说,从垂直于异形显示区110的方向看,凸起区116靠近凹槽118的侧边呈弧形,该弧形的侧边构成异形边界112。凸起区116的像素成行成列排布。但由于凸起区116的形状不是规则的矩形,因此,其中的像素排布不是阵列状,即每一行像素的个数会有区别。

如图2所示,异形显示屏100还包括多个补偿负载140,补偿负载140设置于凸起区116的一侧边,所述补偿负载140所在的侧边与所述异形边界112相邻。两个凸起区116的顶部均设置有补偿负载140。相比较于规则矩形的显示屏而言,各补偿负载140用于补偿凹槽118对应的位置缺失的相应像素,以使得异形显示屏100还可以延用非异形显示屏100对应的驱动电路。此处,非异形显示屏100是指传统的规则矩形的显示屏。进一步地,补偿负载140是电容。这样,对于异形显示屏100而言,无需重新设计驱动电路,降低了异形显示屏100的生产成本。

结合图1、图2和图3,每个连接线路用于连接补偿负载140和凸起区116相应的像素。即每个补偿负载140和凸起区116相应行的像素通过相应的连接线路连接。在各连接线路布线时,从异形边界112向封装区120的方向,各连接线路依照次序与像素区114的像素连接。当最靠近异形边界112的一条连接线路与相应的像素先连接后,剩余的各连接线路依次朝向异形边界112弯折布线,以使多条连接线路130布线紧凑。

具体地,如图3所示,由于补偿负载140设置于凸起区116的顶部,多个连接线路沿着异形边界112从凸起区116的顶部向凹槽118的底部布线。相应地,在凸起区116的像素中,定义最靠近凸起区116的顶部的像素所在的行为第一行像素1,定义最靠近凹槽118底部的像素所在的行为最后一行像素,第一行像素1与最后一行像素之间的像素行依次排序。多条连接线路130从异形边界112至封装区120的方向逐条布线。在垂直于连接线路的方向上,定义最靠近异形边界112的连接线路为第一连接线路11,定义最远离异形边界112的连接线路为最后一条连接线路,第一连接线路11与最后一条连接线路之间的连接线路依次排序。最靠近异形边界112的连接线路与凸起区116的像素先连接。即第一连接线路11与凸起区116的第一行像素1先连接。此后,剩余的连接线路整体朝向异形边界112的方向弯折,即剩余的连接线路尽可能靠近异形边界112。如图3所示,第一连接线路11连接第一行像素1后,剩余的连接线路形成第一弯折区33。当第二连接线路22与凸起区116的第二行像素2连接后,剩余的连接线路尽可能靠近异形边界112弯折。剩余的连接线路类似布线。如图3所示,第二连接线路22连接第二行像素2后,剩余的连接线路向异性边界弯折形成第二弯折区44。剩余的连接线路布线方式类似。这样,可以使得多条连接线路130布线紧凑,以节省空间。

例如,如图3所示,一实施例的异形显示屏100中,经过试验,在封装区120与异形边界112之间的距离一定时,按照传统的布线方式,多条连接线路130与封装区120之间的距离仅有154μm。而同样的异形显示屏100,如果多条连接线路130按照本发明的布线方式,多条连接线路130与封装区120之间的距离d可达279μm。这充分说明本实施方式的异形显示屏100中,多条连接线路130所占空间较小。因此,封装区120至异形边界112的距离可以在允许的范围内缩小,即使得边框更窄。或者,在使得边框更窄的同时,在封装区120和多条连接线路130之间还可以设置其它线路。

如图3所示,异形显示屏100还包括阴极电源线。阴极电源线设置于基板上的阴极布线区150,且阴极布线区150位于封装区120与多条连接线路之间。具体地,由于多条连接线路130的布线紧凑,所占空间较小。阴极电源线可以设置于多条连接线路130与封装区120之间,以为阴极电源线提供布线空间,从而使得阴极电源线容易布线。

图4为另一实施例的异形显示屏的结构示意图。如图4所示,异形显示区包括扇形显示区210。异形边界212为扇形显示区210的圆弧边界。与上述凸起区类似,扇形显示区210的像素也成行成列排布。

如图4所示,异形显示屏200还包括多个数据信号单元241,数据信号单元241设置于异形边界212与封装区220之间。多个数据信号单元241构成异形显示屏200的扫描电路。各连接线路是数据线232,多个数据线232设置于数据信号单元241和封装区220之间。每个数据信号单元241通过相应的数据线232与扇形显示区210的相应像素连接。在邻近异形边界212的一条数据线232与相应的像素连接后,剩余的各数据线232整体朝向异形边界212弯折布线,以使多条数据线232布线紧凑且整体靠近所述异形边界212排布,节省空间。

从图4上看,数据信号单元241从下往上排序,最下方的为第一个数据信号单元241,最上方的为最后一个数据信号单元241,第一个数据信号单元241与最后一个数据信号单元241之间的数据信号单元241依次排序。在垂直于各数据线232的方向上,最靠近第一个数据信号单元241的数据线232为第一条数据线232,相应地,在垂直于第一条数据线232的方向上,与第一条数据线232距离最远的为最后一条数据线232,第一条数据线232与最后一条数据线232中间的数据线232依次排序。在数据线232布线的过程中,数据线232从下往上布线。第一条数据线232连接第一个数据信号单元241和扇形显示区210的相应像素。其余的数据线232与相应的数据信号单元241的连接关系类似,例如,第二条数据线232连接第二个数据信号单元241。当第一条数据线232连接第一个数据信号单元241后,剩余的数据线232整体朝向异形边界212弯折布线。当第二条数据线232连接第二个数据信号单元241后,剩余的数据线232整体朝向异形边界212弯折布线。其余数据线232的走线类似弯折布线,直到最后一条数据线232与最后一个数据信号单元241连接。这样,所有数据线232之间紧凑,节省空间。

如图4所示,异形显示屏200还包括多个驱动电路单元243和多条扫描线234,多个驱动电路单元243设置于多个数据线232与封装区220之间。多个驱动电路单元243构成异形显示屏200的驱动电路。多条扫描线234设置于多条数据线232与驱动电路单元243之间。每个驱动电路单元243通过相应的扫描线234与扇形显示区210的像素连接。当邻近封装区220的一条扫描线234与相应的像素连接后,剩余的各扫描线234整体朝向封装区220弯折布线,以使多条扫描线234布线紧凑且整体靠近封装区220排布,节省空间。

具体地,从图4上看,驱动电路单元243从上往下排序,最上方的为第一个驱动电路单元243,最下方的为最后一个驱动电路单元243,第一个驱动电路单元243与最后一个驱动电路单元243之间的驱动电路单元243依次排序。在垂直于各扫描线234的方向上,最靠近第一个驱动电路单元243的扫描线234为第一条扫描线234。相应地,在垂直于第一条扫描线234的方向上,与第一条扫描线234距离最远的扫描线234为最后一条扫描线234。第一条扫描线234与最后一条扫描线234中间的扫描线234依次排序。在扫描线234布线的过程中,扫描线234从上往下布线。第一条扫描线234连接第一个驱动电路单元243和扇形显示区210的相应像素。其余的扫描线234的连接关系类似,例如,第二条扫描线234连接第二个驱动电路单元243。在第一条扫描线234连接第一个驱动电路单元243后,剩余的扫描线234整体朝向封装区220弯折布线。即剩余的扫描线234依次朝向驱动电路单元243弯折布线。当第二条扫描线234连接第二个驱动电路单元243后,剩余的扫描线234整体朝向封装区220弯折布线。其余扫描线234的走线类似弯折布线,直到最后一条扫描线234与最后一个驱动电路单元243连接。这样,所有扫描线234之间紧凑,节省空间。

如图4所示,多个扫描线234和多个数据线232各自节省了空间。并且多个扫描线234更靠向驱动电路单元243,多个数据线232更靠向数据信号单元241,使得多个扫描线234和多个数据线232之间的空隙增大。这样,在设计扫描线234和数据线232时,可以使得多个扫描线234和多个数据线232相互靠近,从而减少扫描线234和数据线232两者占据的空间总和。这样,扫描电路和驱动电路可以整体上更靠近扇形显示区210,从而使得驱动电路和封装区220之间的空间增大。

因此,封装区220至异形边界212的距离可以在允许的范围内缩小,即使得异形显示屏200的边框更窄。另外,在使得边框更窄的同时,在封装区220和驱动电路之间还可以设置其它线路。比如,驱动电路与封装区220之间的空间可设置阴极布线区250,在阴极布线区250设置阴极电源线,从而使得阴极电源线容易布线。

需要说明的是,上述异形显示屏200中,与异形显示区像素连接的补偿负载、数据信号单元241及驱动电路单元243仅作为示例,以说明多条连接线路230的布线结构,事实上,多条连接线路230的布线结构可以应用于任何异形显示屏200的线路中。

一种显示装置,包括上述任一实施例所述的异形显示屏。这样,可以使得显示装置的显示屏的边框更窄。

以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。

以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1