输出放大器以及显示驱动器的制作方法

文档序号:16636134发布日期:2019-01-16 07:02阅读:281来源:国知局
输出放大器以及显示驱动器的制作方法

本发明涉及对基于视频信号的灰度电压进行放大的输出放大器以及包含该输出放大器的显示驱动器。



背景技术:

在装载液晶面板等显示面板的显示装置中,进行驱动的显示驱动器将与图像数据的灰度电平对应的电压向显示面板施加,由此,进行图像的显示。此时,关于对液晶施加的电压,为了防止液晶材料的特性劣化而通常使用按照每个固定周期使施加的电压反转的反转驱动方式。这样的反转驱动方式的显示驱动器具有例如正极输出放大器和负极输出放大器,将极性切换为正极性和负极性并向源极线施加灰度电压。

正极输出放大器和负极输出放大器的各个由例如差动级、电流镜级和输出级构成。输出级具有串联连接的p沟道型mos晶体管(以下为pch晶体管)和n沟道型mos晶体管(以下为nch晶体管)。

在这样的显示驱动器中,在正极输出期间与负极输出期间的期间产生的开关关断期间,在正极输出端子的电压和负极输出端子的电压产生变动,在输出电压的波形产生过冲或下冲。因此,抑制这样的在极性切换时的电压波形的过冲或下冲的产生,因此,提出了设置有在开关关断期间将正极输出端子的电压固定的正极输出固定部和将负极输出端子的电压固定的负极输出固定部的显示驱动器(例如,专利文献1)。

现有技术文献

专利文献

专利文献1:日本特开2012-88512号公报。

发明要解决的课题

在对具有n个(n:2以上的整数)源极线的显示设备进行驱动的显示驱动器中同时进行nch的量(即,全部ch)的上升工作时,与极性切换时同样,产生电压波形的过冲或下冲。

例如,在正极输出放大器中,根据全部ch的上升工作,由于向面板的充电电流和电源布线电阻,产生电源电压vdd的电压降(暂时的电压下降)。根据该电源电压vdd的电压降,输出级的pch晶体管的栅极源极间电压vgs变小,驱动能力降低。

pch晶体管的栅极电位在正极输出放大器的输出到达目标电位之前由于向电流镜级的nch侧的放电电流而持续下降。因此,在正极输出放大器的输出到达目标电位时,pch晶体管的栅极电位过于下降。在从该状态到pch晶体管的栅极电位恢复为规定的电平的期间,pch晶体管为导通,因此,正极输出放大器的输出波形超过目标电位而过冲。

另一方面,在负极输出放大器中,由于来自电流镜级的pch侧的充电电流,nch晶体管的栅极电位上升,在负极输出放大器的输出到达目标电位时,nch晶体管的栅极电位过于上升。在从该状态到nch晶体管的栅极电位恢复为规定的电平的期间,nch晶体管为导通,因此,负极输出放大器的输出波形超过目标电位而下冲。

存在由于该过冲和下冲而在显示设备中产生画质不良这样的问题。此外,当过冲或下冲的波形未收敛于1h(水平期间)内的情况或在芯片间产生过冲或下冲的差异时,存在产生亮度不均这样的问题。

作为对由于电源电压vdd的电压降造成的输出级的各晶体管的驱动能力的降低进行补偿的方法,考虑了使各晶体管的栅极宽度变大。可是,在这样的方法中存在芯片尺寸增大这样的问题。此外,布线的引绕的增加或各晶体管的寄生电容变大,由此,存在输出级中的内部节点的寄生电容增大而产生输出波形的延迟时间的增大或发热的劣化等特性的劣化这样的问题。



技术实现要素:

本发明是鉴于上述问题点而完成的,其目的在于提供能够对显示驱动器的上升时的输出波形的失真有效地进行抑制的输出放大器以及包含该输出放大器的显示驱动器。

用于解决课题的方案

本发明的输出放大器是,一种输出放大器,将基于视频信号的灰度电压放大而输出放大灰度电压,其特征在于,具有:差动部,将所述灰度电压与所述放大灰度电压的电压差所对应的电流向第一电流线送出;电流镜部,连接于接收第一电压的供给的第一电压供给线与接收比所述第一电压小的第二电压的供给的第二电压供给线之间,将与在所述第一电流线中流动的电流对应的电流量的电流向第二电流线送出;以及输出部,包含:连接于所述第二电流线的第一驱动线和第二驱动线、输出所述放大灰度电压的输出线、将基于所述第一驱动线的电压的电流向所述输出线送出的第一输出晶体管、和将基于所述第二驱动线的电压的电流向所述输出线送出的第二输出晶体管,将所述输出线的电压作为所述放大灰度电压输出,所述输出部包含电压调整电路,所述电压调整电路控制为所述第一驱动线的电压为比所述第二驱动线的电压大的电压。

本发明的显示驱动器是,一种显示驱动器,具有将基于视频信号的灰度电压放大而输出放大灰度电压的多个输出放大器,所述显示驱动器的特征在于,所述多个输出放大器由第一输出放大器组和第二输出放大器组构成,属于所述第一输出放大器组和所述第二输出放大器组的所述输出放大器的每一个具有:差动部,将所述灰度电压与所述放大灰度电压的电压差所对应的电流向第一电流线送出;电流镜部,连接于接收第一电压的供给的第一电压供给线与接收比所述第一电压小的第二电压的供给的第二电压供给线之间,将与在所述第一电流线中流动的电流对应的电流量的电流向第二电流线送出;以及输出部,包含:连接于所述第二电流线的第一驱动线和第二驱动线、输出所述放大灰度电压的输出线、将基于所述第一驱动线的电压的电流向所述输出线送出的第一输出晶体管、和将基于所述第二驱动线的电压的电流向所述输出线送出的第二输出晶体管,将所述输出线的电压作为所述放大灰度电压输出,属于所述第一输出放大器组的所述输出放大器的各自的所述输出部包含第一电压调整电路,所述第一电压调整电路控制所述第一驱动线的电压,以使所述第一驱动线的电压为比所述第二驱动线的电压大的电压,属于所述第二输出放大器组的所述输出放大器的各自的所述输出部包含第二电压调整电路,所述第二电压调整电路控制所述第二驱动线的电压,以使所述第二驱动线的电压为比所述第一驱动线的电压小的电压。

发明效果

根据本发明的输出放大器,能够有效地抑制显示驱动器的上升时的输出波形的失真。

附图说明

图1是示出本实施例的显示装置的结构的框图。

图2是示出本实施例的源极驱动器的结构的框图。

图3是示出本实施例的输出放大器和其前后的结构的框图。

图4是示出本实施例的正极输出放大器的结构的电路图。

图5是示出本实施例的正极输出放大器的输出波形的图。

图6是部分放大地示出本实施例的正极输出放大器的输出波形的图。

图7是示出本实施例的负极输出放大器的结构的电路图。

图8是示出本实施例的负极输出放大器的输出波形的图。

图9是部分放大地示出本实施例的负极输出放大器的输出波形的图。

具体实施方式

以下,参照附图来对本发明的实施例进行说明。再有,在以下的实施例中的说明和附图中,对实质上相同或等效的部分标注相同的参照附图标记。

图1是示出本实施例的包含输出放大器的显示装置100的概略结构的框图。显示装置100为利用反转驱动方式对由例如液晶显示器等构成的显示设备10进行驱动的液晶显示装置。显示装置100包含:显示设备10、显示控制部11、栅极驱动器12、以及源极驱动器13。

在显示设备10中,形成有在二维画面的水平方向上伸长的m个(m:2以上的整数)水平扫描线s1~sm、以及在二维画面的垂直方向上伸长的n个(n:2以上的整数)数据线d1~dn。在水平扫描线和数据线的各交叉部的区域中呈矩阵状地配置有担负像素的显示单元(在图1中由虚线示出)。

显示控制部11基于输入视频信号vs向源极驱动器13供给包含对各像素的亮度电平进行表示的像素数据pd的序列的视频数据信号vd。此外,显示控制部11根据输入视频信号vs检测出水平同步信号hs,将其向栅极驱动器12供给。此外,显示控制部11将对反转驱动中的极性反转进行控制的切换控制信号cs向源极驱动器13供给。

栅极驱动器12与从显示控制部11供给的水平同步信号hs同步地生成扫描信号,将其向显示设备10的水平扫描线s1~sm的各个依次供给。

源极驱动器13基于视频数据信号vd按照每1条水平扫描线生成n个像素驱动电压,将它们向显示面板10的数据线d1~dn施加。此时,源极驱动器13使像素驱动电压的极性反转并进行向数据线d1~dn的施加。

图2是示出源极驱动器13的结构和显示设备10的一部分的框图。显示设备10的显示单元的各个由单元晶体管mc和电容器cc构成。再有,在图2中,关于水平扫描线s3以后(即,s3~sm)的显示单元,省略了图示。

源极驱动器13具有灰度电压产生电路20以及移位寄存器电路21a和21b。此外,源极驱动器电路20具有:与数据线d1~dn对应的锁存电路221~22n、l/s电路231~23n、解码器电路241~24n、输出放大器251~25n、以及输出端子out1~outn。

灰度电压产生电路20基于从例如外部的基准灰度电压生成电路rgc供给的基准灰度电压gv0,生成表示p个阶段(p为2以上的整数)的灰度电平的p个灰度电压gv。灰度电压产生电路20具有例如将多个电阻串联连接后的梯形电阻(ladderresistance)(未图示),通过导出由该梯形电阻的各电阻分压后的电压来生成p个灰度电压gv。再有,基准灰度电压生成电路rgc、栅极驱动器12、以及源极驱动器13被分别形成于不同的ic芯片。

与数据线d1~dn之中的前半部分的数据线d1~dk(k为1<k<n的整数。在例如n为偶数的情况下,k=1/2n)对应地设置移位寄存器电路21a。移位寄存器电路21a接收视频数据信号vd的供给,生成灰度信号gs1~gsk。灰度信号gs1~gsk的各个为表示显示设备10的各显示器单元的亮度电平的例如8位的数字信号。

同样地,与数据线d1~dn之中的后半部分的数据线dk+1~dn对应地设置移位寄存器电路21b。移位寄存器电路21b接收视频数据信号vd的供给,生成灰度信号gsk+1~gsn。

锁存电路221~22n基于所输入的锁存信号(未图示)来导入灰度信号gs1~gsn,并向l/s电路231~23n的各个分别同时供给。

l/s电路231~23n为将灰度信号gs1~gsn的电平移位规定电平的电平移位电路。l/s电路231~23n将利用电平移位得到的灰度信号ss1~ssn向解码器电路241~24n供给。

解码器电路241~24n基于从l/s电路231~23n供给的灰度信号ss1~ssn,从由灰度电压产生电路20供给的p个灰度电压gv之中分别选择与n个显示数据对应的电压来作为灰度电压gv1~gvn向输出放大器251~25n供给。

输出放大器251~25n将灰度电压gv1~gvn放大来作为像素驱动电压g1~gn从输出端子out1~outn输出。将输出的像素驱动电压g1~gn分别向数据线d1~dn分别施加。

输出放大器251~25n包含正极输出放大器和负极输出放大器。例如,输出放大器251~25n之中的第奇数个输出放大器被构成为正极输出放大器,第偶数个输出放大器被构成为负极输出放大器。

图3是关于输出放大器251~25n所包含的正极输出放大器之一而示出该输出放大器和其前后的结构的框图。在此,将与正极输出放大器25(2x-1)对应的l/s电路、解码器电路和输出端子分别表示为l/s电路23、解码器电路24和输出端子out。将数据线负载26连接于输出端子out。

数据线负载26为显示面板的数据线负载(简易等效模型),由布线电阻rl和布线电容cl构成。数据线负载26经由输出端子out连接于正极输出放大器25(2x-1)。

图4是示出本实施例的正极输出放大器25(2x-1)的内部结构的电路图。正极输出放大器25(2x-1)具有差动输入部31、电流镜部32以及输出部33。

差动输入部31包含:作为n沟道型(第二导电型)的mosfet(metaloxidesemiconductorfieldeffecttransistor,金属氧化物半导体场效应晶体管)的晶体管m11和m12、作为p沟道型(第一导电型)的mosfet的晶体管m13和m14、以及电流源35和36。向差动输入部31供给正极性的灰度电压gv(2x-1)(gv1~gvn之中的第奇数个灰度电压)。

电流源35的一端连接于接收接地电位vss的施加的接地线lss。电流源35的另一端连接于晶体管m11和m12的源极。电流源35生成恒定电流ic并向接地线lss供给。

从解码器电路24经由输入端子nin向晶体管m11的栅极供给灰度电压gv(2x-1)。晶体管m11的漏极连接于电流镜部32的线l3。来自线l3的电流ia在晶体管m11的漏极源极间流动,被供给到电流源35中。

晶体管m12的栅极连接于输出线l0。晶体管m12的漏极连接于电流镜部32的线l1。来自线l1的电流ib在晶体管m12的漏极源极间流动,被供给到电流源35中。将电流ia和ib相加后的电流的电流值与电流ic的电流值相等。

电流源36的一端连接于接收电源电位vdd的施加的电源线ldd。电流源36的另一端连接于晶体管m13和m14的源极。电流源36基于电源电位vdd来生成恒定电流i0,将其分割而向晶体管m13和m14的各自的源极供给。

从解码器电路24经由输入端子nin向晶体管m13的栅极供给灰度电压gv(2x-1)。晶体管m13的漏极连接于电流镜部32的线l4。晶体管m13将与供给到栅极的灰度电压gv(2x-1)对应的电流i1向线l4供给。

晶体管m14的栅极连接于输出线l0。晶体管m14的漏极连接于电流镜部32的线l2。晶体管m14将与输出线l0的电压对应的电流i2向线l4供给。将电流i1和i2相加后的电流的电流值与电流i0的电流值相等。

电流镜部32包含:作为p沟道型的mosfet的晶体管m15~m20、以及作为n沟道型的mosfet的晶体管m21~m26。电流镜部32为如下电流镜电路:具有由线l1、l5、l7和l2构成的第一电流线、以及由线l3、l6、l8和l4构成的第二电流线,并且在第二电流线中流动与在第一电流线中流动的电流的电流量对应的电流。

晶体管m15和m16的源极连接于接收电源电位vdd的供给的电源线lv。此外,晶体管m15和m16的栅极彼此被互相连接。晶体管m15的漏极连接于线l1。晶体管m16的漏极连接于线l3。

晶体管m17的源极连接于线l1并且连接于晶体管m15的漏极。晶体管m18的源极连接于线l3并且连接于晶体管m16的漏极。晶体管m17和m18的栅极彼此被互相连接,被供给偏置电压vbh3。晶体管m17的漏极连接于线l5进而连接于晶体管m15和m16的栅极。晶体管m18的漏极连接于线l6进而连接于正侧驱动线lh。

利用晶体管m15~m18形成高电压侧的电流镜电路。由此,在晶体管m16和m18的源极漏极间流动具有与在晶体管m15和m17的源极漏极间流动的电流相同的电流量的电流。

晶体管m19的源极连接于线l5,漏极连接于线l7。向晶体管m19的栅极供给偏置电压vbh4。

晶体管m20的源极连接于线l6,漏极连接于线l8。向晶体管m20的栅极供给偏置电压vbh5。将正侧驱动线lh连接于线l6。

晶体管m21的源极连接于线l7,漏极连接于线l5。向晶体管m21的栅极供给偏置电压vbl4。

晶体管m22的源极连接于负侧驱动线ll,漏极连接于正侧驱动线lh。向晶体管m22的栅极供给偏置电压vbl5。

晶体管m23的源极连接于线l2。晶体管m24的源极连接于线l4。晶体管m23和m24的栅极彼此被互相连接,被供给偏置电压vbl3。晶体管m23的漏极连接于线l7。晶体管m24的漏极连接于线l8进而连接于负侧驱动线ll。

向晶体管m25和m26的源极施加接地电位vss。此外,晶体管m25和m26的栅极彼此被互相连接。晶体管m25的漏极连接于线l2并且连接于晶体管m23的源极。晶体管m26的漏极连接于线l4并且连接于晶体管m24的源极。

利用这样的结构,生成正驱动电压mpog,经由正侧驱动线lh向输出部33供给。此外,生成负驱动电压mnog,经由负侧驱动线ll向输出部33供给。

输出部33具有:作为p沟道型的mosfet的晶体管m27、作为n沟道型的mosfet的晶体管m28、相位补偿用的电容器c1和c2。此外,输出部33具有钳位(clamp)电路34。

晶体管m27的源极连接于电源线lv,栅极连接于正侧驱动线lh。晶体管m27的漏极连接于输出线l0。晶体管m27将基于正侧驱动线lh的电压即正驱动电压mpog的电流向输出线l0送出。

向晶体管m28的源极施加电源电位vdd和接地电位vss的中间的电位即中间电位vdm(例如,1/2vdd)。晶体管m28的栅极连接于负侧驱动线ll。晶体管m28的漏极连接于输出线l0和晶体管m27的漏极。晶体管m28将基于负侧驱动线ll的电压即负驱动电压mnog的电流向输出线l0送出。

电容器c1的一端连接于线l3,另一端连接于输出线l0。电容器c2的一端连接于线l4,另一端连接于电容器c1的另一端和输出线l0。

接着,对作为本实施例的输出放大器的特征部分的钳位电路34进行说明。钳位电路34包含作为n沟道型的mosfet的晶体管m30。晶体管m30的漏极连接于电源线lv,源极连接于正侧驱动线lh。向晶体管m30的栅极供给偏置电压vbl5。

偏置电压vbl5被设定为成为负侧驱动电压mnog与晶体管m30的阈值电压vth之和的电压值。例如,当假设负侧驱动电压mnog=12v且晶体管m30的阈值电压vth=2v时,偏置电压vbl5被设定为14v。

晶体管m30当栅极源极间电压(vbl5-mpog)超过阈值电压vth时为导通状态,将电源线lv与正侧驱动线lh连接。当在例如偏置电压vbl5=14v、阈值电压vth=2v的情况下正侧驱动电压mpog为12v以下时为导通状态,将正侧驱动线lh与电源线lv连接,将正驱动电压mpog提升到电源电位vdd。即,钳位电路34为根据正驱动电压mpog将正侧驱动线lh与电源线lv连接的开关电路,并且,为电压调整电路,所述电压调整电路控制为正驱动电压mpog不为负驱动电压mnog以下的电压。

输出部33基于正驱动电压mpog和负驱动电压mnog来生成具有与正极性的灰度电压gv(2x-1)对应的电压值的正极性的像素驱动电压g(2x-1)(即,将灰度电压gv(2x-1)放大后的放大灰度电压),并经由输出线l0输出。在以下的说明中,将从输出线l0输出的该像素驱动电压也称为输出电压。

接着,对源极驱动器13的上升工作时的正极输出放大器25(2x-1)的工作进行说明。首先,产生输入到正极输出放大器25(2x-1)的灰度电压gv(2x-1)从低电压的状态(例如,中间电位vdm+0.2v)起增加电压值的所谓的电压的上升,差动输入部31的晶体管m11为导通状态,晶体管m12为截止状态。由此,来自线l3的电流ia=(ic)经由晶体管m11向电流源35流动。此外,晶体管m13为截止状态,晶体管m14为导通状态。由此,来自电流源36的电流i2(=i0)经由晶体管m14向线l2流动。

根据其,电流在电流镜部32的线l4和l6中流动。而且,来自正侧驱动线lh的电流经由晶体管m22、m24和m26向线l4流动。由此,正驱动电压mpog的电位降低。

当假设正驱动电压mpog降低而变为负驱动电压mnog(例如,12v)以下时,晶体管m30的栅极源极间电压vgs(偏置电压vbl5(例如,14v)-正驱动电压mpog)超过作为晶体管m30的阈值电压的vth(例如,2v)而为导通状态。由此,将电源线lv与正侧驱动线lh连接,对正驱动电压mpog进行充电。

通过以上的工作,防止在源极驱动器13的上升工作时正驱动电压mpog为负驱动电压mnog以下。由此,正驱动电压mpog的电压范围被限制。例如,当假设电源电位vdd=17v、负驱动电压mnog=12v、晶体管m27的阈值电压vth2=1v时,正侧驱动电压mpog为12v(=mnog)<mpog<16v(=vdd-vth2)。

正侧驱动电压mpog的降低被抑制,因此,在正侧驱动电压mpog恢复为规定的电压电平(dc电平)之前的期间短。因此,由于在该期间晶体管m27持续导通造成的输出电压(正极性的像素驱动电压g(2x-1))的过冲(overshoot)被抑制。

图5是示出在上升工作时的电源电位vdd和输出电压(正极性的像素驱动电压g(2x-1))的波形的图,图6为将其一部分放大示出的图。在此,示出了电源电位vdd的波形、没有电源电位vdd的降低的情况下的输出电压的波形(虚线)、没有本实施例那样的钳位电路34的情况下的输出电压的波形(点划线)、具有钳位电路34的本实施例的输出电压的波形(实线)。

在没有钳位电路34的情况下,由于电源电位vdd的电压降(drop)(暂时的电压降低),输出级的p沟道型晶体管(相当于本实施例的晶体管m27)的驱动能力降低,向该p沟道型晶体管的栅极供给的正侧驱动电压mpog的电位由于电流镜级的nch侧(相当于本实施例的电流镜部32的下侧部分)的放电电流而持续下降。因此,在正极输出放大器的输出到达目标电位时,p沟道型晶体管的栅极电位过于下降,在栅极电位恢复到规定的电平之前的期间,p沟道型晶体管为导通状态。因此,如在图5和图6中由点划线示出那样,正极输出放大器的输出波形超过目标电位而过冲。

可是,本实施例的正极输出放大器25(2x-1)具有上述那样的钳位电路34,因此,当假设正驱动电压mpog降低而变为负驱动电压mnog以下时,晶体管m30为导通状态,将电源线lv与正侧驱动线lh连接,对正驱动电压mpog进行充电。由此,防止正驱动电压mpog为负驱动电压mnog以下,如在图5和图6中由实线示出那样,抑制正极输出放大器的输出波形的过冲的程度(电压值)。

再有,本实施例的源极驱动器13具有用于在负极输出放大器中抑制输出电压的下冲(undershoot)的结构。

图7是示出本实施例的负极输出放大器25(2x)的内部结构的电路图。负极输出放大器25(2x)具有差动输入部41、电流镜部42以及输出部43。

差动输入部41具有与正极输出放大器25(2x-1)的差动输入部31同样的结构。向差动输入部41的晶体管m11和m13的各自的栅极供给负极性的灰度电压gv(2x)(灰度电压gv1~gvn之中的第偶数个灰度电压)。

电流镜部42与正极输出放大器25(2x-1)的电流镜部32同样地包含作为p沟道型的mosfet的晶体管m15~m20、以及作为n沟道型的mosfet的晶体管m21~m26。

在电流镜部42中,与电流镜部32不同,向晶体管m20的栅极供给偏置电压vbh6。此外,向晶体管m22的栅极供给偏置电压vbl6。向晶体管m19的栅极供给偏置电压vbh7。向晶体管m21的栅极供给偏置电压vbl7。

输出部43具有作为p沟道型的mosfet的晶体管m27、作为n沟道型的mosfet的晶体管m28、相位补偿用的电容器c1和c2。此外,输出部43具有钳位电路44。

关于晶体管m27,向源极施加中间电位vdm,栅极连接于正侧驱动线lh。晶体管m27的漏极连接于输出线l0。

关于晶体管m28,向源极施加接地电位vss,栅极连接于负侧驱动线ll。晶体管m28的漏极连接于输出线l0和晶体管m27的漏极。

作为本实施例的输出放大器的特征部分的钳位电路44包含作为p沟道型的mosfet的晶体管m40。晶体管m40的漏极连接于接收接地电位vss的施加的接地线ls,源极连接于负侧驱动线ll。向晶体管m40的栅极供给偏置电压vbh6。

偏置电压vbh6被设定为成为正侧驱动电压mpog与晶体管m40的阈值电压vth之差的电压值。例如,当假设中间电位vdm=8.5v(=vdd/2)、正侧驱动电压mpog=6v、晶体管m40的阈值电压vth=2v时,偏置电压vbh6被设定为4v。

晶体管m40当栅极源极间电压(vbh6-mnog)超过阈值电压vth时为导通状态,将负侧驱动线ll连接于接地电位vss。当在例如偏置电压vbh6=4v、阈值电压vth=2v的情况下负侧驱动电压mnog为6v以上时为导通状态,将负侧驱动线ll与接地线ls连接,降低负驱动电压mnog。即,钳位电路44为根据负驱动电压mnog将负侧驱动线ll与接地线ls连接的开关电路,并且,为电压调整电路,所述电压调整电路控制为负驱动电压mnog不为正驱动电压mpog以上的电压。

输出部43基于正驱动电压mpog和负驱动电压mnog来生成具有与负极性的灰度电压gv(2x)对应的电压值的负极性的像素驱动电压g(2x)(即,将灰度电压gv(2x)放大后的放大灰度电压。在以下的说明中也称为输出电压),并经由输出线l0输出。

接着,对负极输出放大器25(2x)的工作进行说明。首先,产生输入到负极输出放大器25(2x)的负极性的灰度电压gv(2x)的电压值减少的所谓的电压的下降,电流在电流镜部42的线l6和l8中流动。由此,负驱动电压mnog的电位上升。

当假设负驱动电压mnog上升而变为正驱动电压mpog(例如,6v)以上时,晶体管m40的栅极源极间电压vgs(负驱动电压mnog-偏置电压vbh6(例如,4v))超过作为晶体管m40的阈值电压的vth(例如,2v)而为导通状态。由此,将负侧驱动线ll与接地线ls连接,对负驱动电压mnog进行放电。

通过以上的工作,防止负驱动电压mnog为正驱动电压mpog以上。抑制负侧驱动电压mnog的上升,因此,在负侧驱动电压mnog恢复为规定的电压电平(dc电平)之前的期间短。因此,由于在该期间晶体管m28持续导通造成的输出电压(负极性的像素驱动电压g(2x))的下冲被抑制。

图8是示出接地电位vss和输出电压(负极性的像素驱动电压g(2x))的下降时的波形的图,图9是将其一部分放大示出的图。在此,示出了接地电位vss的波形、没有接地电位vss的上升的情况下的输出电压的波形(虚线)、没有本实施例那样的钳位电路44的情况下的输出电压的波形(点划线)、具有钳位电路44的本实施例的输出电压的波形(实线)。

在没有钳位电路44的情况下,由于接地电位vss的电压降(暂时的电压上升),输出级的n沟道型晶体管(相当于本实施例的晶体管m28)的驱动能力降低,向该n沟道型晶体管的栅极供给的负侧驱动电压mnog的电位由于电流镜级的pch侧(相当于本实施例的电流镜部32的上侧部分)的充电电流而持续上升。因此,在负极输出放大器的输出到达目标电位时,n沟道型晶体管的栅极电位过于上升,在栅极电位恢复到规定的电平之前的期间,n沟道型晶体管为导通状态。因此,如在图8和图9中由点划线示出那样,负极输出放大器的输出波形超过目标电位而下冲。

可是,本实施例的负极输出放大器25(2x)具有上述那样的钳位电路44,因此,当假设负驱动电压mnog上升而变为正驱动电压mpog以上时,晶体管m40为导通状态,将接地线ls与负侧驱动线ll连接,对负驱动电压mnog进行放电。由此,防止负驱动电压mnog为正驱动电压mpog以上,如在图8和图9中由实线示出那样,抑制负极输出放大器的输出波形的下冲的程度(电压值)。

如以上那样,本实施例的正极输出放大器和负极输出放大器(25(2x-1)、25(2x))的输出部(33、43)包含作为以正侧驱动电压mpog为比负侧驱动电压mnog大的电压的方式(即,以负侧驱动电压mnog的电压为更小的电压的方式)进行控制的电压调整电路的钳位电路(34、44)。

根据这样的结构,能够抑制在正极输出放大器中起因于正侧驱动电压mpog过于下降的输出电压的过冲、在负极输出放大器中起因于负侧驱动电压mnog过于上升的输出电压的下冲。

再有,本发明并不限定于上述实施方式。例如,偏置电压vbl5、偏置电压vbh6、正侧驱动电压mpog、负侧驱动电压mnog、阈值电压vth等的电压值并不限于在上述实施例中示出的值。在正侧驱动电压mpog为负侧驱动电压mnog以下的情况(负侧驱动电压mnog为正侧驱动电压mpog以上的情况)下,这些电压值只要被设定为晶体管m30和m40为导通那样的电压值即可。

附图标记的说明

100显示装置

10显示设备

11显示控制部

12栅极驱动器

13源极驱动器

20灰度电压产生电路

21a、21b移位寄存器电路

221~22n锁存电路

231~23nl/s电路

241~24n解码器电路

251~25n输出放大器

26数据线负载

31、41差动输入部

32、42电流镜部

33、43输出部

34、44钳位电路

35、36电流源。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1