一种栅极驱动电路及显示面板的残影消除方法与流程

文档序号:17152422发布日期:2019-03-19 23:34阅读:224来源:国知局
一种栅极驱动电路及显示面板的残影消除方法与流程

本发明涉及显示技术领域,特别是涉及一种栅极驱动电路及显示面板的残影消除方法。



背景技术:

随着光电与半导体技术的迅速发展,带动液晶显示器(tft-lcd)的蓬勃发展。目前,液晶显示器已经广泛应用到手机、笔记本及电视等产品中。

目前的液晶显示器在关机瞬间,存在较大的电流以及且由于电流变化太快、导致面板内像素的电荷不一致,从而产生残影现象。

现有技术中往往是在关机瞬间,利用电源芯片(poweric)提供pixeltft的扫描驱动电压,将所有像素的薄膜晶体管的栅极全部开启,但是这种方式具有电压高、关机掉电太快(毫秒级),导致关机时电压不稳定。

因此,有必要提供一种栅极驱动电路及显示面板的残影消除方法,以解决现有技术所存在的问题。



技术实现要素:

本发明的目的在于提供一种栅极驱动电路及显示面板的残影消除方法,能够防止关机时,电压不稳定,从而消除残影现象。

为解决上述技术问题,本发明提供一种栅极驱动电路,其包括:

多个残影消除模块,所述残影消除模块与扫描线对应,所述残影消除模块用于当显示装置关机时,向所述扫描线输入公共电压。

在本发明的栅极驱动电路中,所述残影消除模块包括第一薄膜晶体管,所述第一薄膜晶体管的栅极输入控制信号,所述第一薄膜晶体管的源极与公共电极线连接,所述第一薄膜晶体管的漏极与扫描线连接;当所述显示装置关机时,所述第一薄膜晶体管闭合,其中所述显示区域还包括所述公共电极线。

在本发明的栅极驱动电路中,所述栅极驱动电路还包括时序控制模块,所述第一薄膜晶体管的栅极与所述时序控制模块电性连接。

在本发明的栅极驱动电路中,当所述显示装置关机时,所述控制信号的电平为高电平。

在本发明的栅极驱动电路中,所述控制信号的电压小于预设值。

在本发明的栅极驱动电路中,所述控制信号的电压的范围为4~8v。

在本发明的栅极驱动电路中,当所述显示装置关机时,所述控制信号的电平为高电平。

在本发明的栅极驱动电路中,所述第一薄膜晶体管的沟道区的宽度范围50um~100um,所述第一薄膜晶体管的沟道区的长度范围2um-8um。

在本发明的栅极驱动电路中,所述栅极驱动电路包括:多个栅极驱动模块,所述栅极驱动模块与所述扫描线对应;所述栅极驱动模块,用于在所述显示装置处于开机状态时,提供扫描信号。

本发明还提供一种显示面板的残影消除方法,其包括:

当显示装置关机时,所述时序控制模块向所述残影消除模块提供高电平的控制信号,所述残影消除模块将公共电极线上的公共电压输入扫描线,使所述扫描线上的电压为高电平,以保持显示面板内的像素电荷一致。

本发明的栅极驱动电路及显示面板的残影消除方法,通过增加多个残影消除模块,当显示装置关机时,该残影消除模块向所述扫描线输入公共电压,使得在显示装置关机时,向扫描线提供恒定的高电平信号,避免出现残影现象,同时防止关机时电压不稳定。

【附图说明】

图1为本发明显示装置的结构示意图;

图2为本发明残影消除模块的结构示意图。

【具体实施方式】

以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。在图中,结构相似的单元是以相同标号表示。

请参照图1,图1为本发明显示装置的结构示意图。

如图1所示,本发明的显示装置100包括显示区域10和栅极驱动电路20,所述显示区域10包括多条扫描线11、公共电极线(图中未示出)、多条数据线(图中未示出)以及多个像素。每个像素包括驱动薄膜晶体管,该驱动薄膜晶体管的栅极与所在行的扫描线连接,源极与所在列的数据线连接,漏极分别与存储电容和液晶电容连接。

本发明的栅极驱动电路20包括多个栅极驱动模块21和多个残影消除模块22。

该栅极驱动模块21比如为goa模块,栅极驱动模块21用于在显示区域处于显示状态时,提供扫描信号。也即在显示装置处于开机状态(工作)时,提供扫描信号。

所述残影消除模块22与扫描线11对应,所述残影消除模块22用于当显示装置100关机时,向所述扫描线11输入公共电压。当显示装置关机时,所述公共电压继续维持高电平。例如,所述公共电压范围为7至14v。也即当显示装置关机瞬间,所述公共电压仍然为高电平,因此使得扫描线输入恒定的高电平信号,从而使得所有驱动薄膜晶体管处于开启状态,因而不仅使得关机时,像素的电荷保持一致,防止出现残影,还避免了关机电压不稳定。

如图2所示,所述残影消除模块22包括第一薄膜晶体管t1,所述第一薄膜晶体管t1的栅极31输入控制信号e,所述第一薄膜晶体管t1的源极32与所述公共电极线com连接,所述第一薄膜晶体管t1的漏极33与扫描线11连接。

当所述显示装置关机时,所述第一薄膜晶体管t1闭合。所述公共电极线上的电压为公共电压。当显示装置关机时,所述公共电极线com上的电压继续维持高电平。

在一实施方式中,所述控制信号可为方波信号,当所述显示装置关机时,所述控制信号e的电平为高电平。当所述显示装置关机时,控制所述第一薄膜晶体管t1闭合。

当然控制信号可以不限于方波信号,比如在另一实施方式中,所述控制信号e为直流信号。当所述显示装置关机时,所述第一薄膜晶体管t1的栅极31才输入控制信号e。

在一实施方式中,所述控制信号e由时序控制模块提供。也即所述栅极驱动电路20还包括时序控制模块,所述第一薄膜晶体管t1的栅极与所述时序控制模块电性连接。

在一实施方式中,所述控制信号e的电压小于预设值。预设值比如为电源芯片提供的电压,预设值比如为20-30v。由于所述控制信号的电压较小,因此可以减小关机时的电流,防止损坏器件。

在一实施方式中,所述控制信号e的电压范围为4~8v。由于所述控制信号的电压在此范围内,因此可以进一步减小关机时电流。

在一实施方式中,为了减小薄膜晶体管的关态电流,以防止薄膜晶体管损坏,所述第一薄膜晶体管t1的沟道区的宽度范围50~100um,所述第一薄膜晶体管t1的沟道区的长度范围2-8um。进一步地,所述第一薄膜晶体管t1的沟道区的长度接近6um。

由于现有设计中,设备关机时,时序控制模块tcon需要同时给所有clock输出高电位,对芯片的功能信号的输出处理要求较高。而本发明通过第一薄膜晶体管,并在时序控制模块tcon里增加一简单可控的信号(控制信号e),因此不需要关机时,所有clock输出电平,且输出的电压较小,且时间可控制且较短;同时tft还有效利用面内的公共电极电压向第一薄膜晶体管提供源极信号,整个设计较为简单,简化ic(芯片)功能。

结合图1和2,本发明还提供一种显示面板的残影消除方法,其包括:

当显示装置关机时,所述时序控制模块向所述残影消除模块22提供高电平的控制信号,所述残影消除模块22将公共电极线上的公共电压输入扫描线11,使所述扫描线11上的电压为高电平,以保持显示面板内的像素电荷一致,进而消除残影现象。

在显示装置关机瞬间,所有的ck、reset、stv等信号都关闭,控制信号e由tcon提供,且控制信号e控制第一薄膜晶体管t1打开,从而将第一薄膜晶体管t1的源极输入公共电极线上的电压,由于关机瞬间,该电压仍然为高电平,从而使得所有驱动薄膜晶体管打开,进而使得面板内的像素电荷完全一致,进而消除关机残影现象。

本发明的栅极驱动电路及显示面板的残影消除方法,通过增加多个残影消除模块,当显示装置关机时,该残影消除模块向所述扫描线输入公共电压,使得在显示装置关机时,向扫描线提供恒定的高电平信号,避免出现残影现象,同时防止关机时电压不稳定。

综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1