像素电路、显示面板和显示设备的制作方法

文档序号:18557471发布日期:2019-08-30 22:48阅读:197来源:国知局
像素电路、显示面板和显示设备的制作方法

本发明涉及发光二极管的驱动技术领域,特别涉及一种像素电路、一种显示面板和一种显示设备。



背景技术:

目前,有机发光二极管的像素电路如图1所示,有机发光二极管和驱动管串联连接,并且驱动管连接到有机发光二极管的驱动电压elvdd,驱动管的栅极通过开关管连接到表示灰阶电压数据的数据线,而该像素电路通常存在以下问题:

当像素与像素之间驱动管的阈值电压存在超过预设电压(例如,0.1v)以上的差异时,驱动管的驱动电流会出现偏差,从而使得显示的亮度产生差异,进而使得显示的画面出现亮度不均匀的情况。

相关技术中,通常采用像素内部自补偿的方法,来防止出现上述情况,但其采用的像素内部自补偿电路结构复杂,很难达到像素电路高分辨率的要求。



技术实现要素:

本发明旨在至少在一定程度上解决相关技术中的技术问题之一。为此,本发明的第一个目的在于提出一种像素电路,能够有效地对像素电路中的驱动管的阈值电压进行补偿,使得驱动管的驱动电流不受该阈值电压的影响,从而保证了驱动管的驱动电流的均匀性,并且该像素电路结构简单,更加符合像素电路高分辨率的需求。

本发明的第二个目的在于提出一种显示面板。

本发明的第三个目的在于提出一种显示设备。

为实现上述目的,本发明第一方面实施例提出了一种像素电路,包括:补偿单元;驱动管,所述驱动管的第一极与第一电源线连接,所述驱动管的控制极和第二极分别与所述补偿单元连接;发光二极管,所述发光二极管的阳极与所述驱动管的第二极连接,所述发光二极管的阴极与第二电源线连接;其中,在一帧时间内,所述像素电路依次经过非发光阶段和发光阶段;在所述非发光阶段,所述第二电源线用于输入第一电源电压,以使所述发光二极管截止,所述补偿单元用于将所述驱动管的控制极的电压调节至等于第一电压与所述驱动管的阈值电压的差值,所述第一电压等于所述第一电源电压与的第二电压的和值,其中,所述第二电压与所述阈值电压无关;在所述发光阶段,所述第二电源线用于输入第二电源电压,以使所述发光二极管导通,所述第一电源线用于输入所述第一电源电压,所述第一电源电压大于所述第二电源电压。

根据本发明实施例的像素电路,由补偿单元、驱动管和发光二极管构成,在一帧时间内,依次经过非发光阶段和发光阶段,其中,在非发光阶段,通过第二电源线输入第一电源电压,以使发光二极管截止,并通过补偿单元将驱动管的控制极的电压调节至等于第一电压与驱动管的阈值电压的差值,在发光阶段,通过第二电源线输入第二电源电压,以使发光二极管导通,并通过第一电源线输入第一电源电压,由此,能够有效地对像素电路中的驱动管的阈值电压进行补偿,使得驱动管的驱动电流不受该阈值电压的影响,从而保证了驱动管的驱动电流的均匀性,并且该像素电路结构简单,更加符合像素电路高分辨率的需求。

另外,根据本发明上述实施例的像素电路还可以具有如下附加的技术特征:

根据本发明的一个实施例,所述补偿单元包括:存储电容,所述存储电容的第一端与控制发光数据线连接,所述存储电容的第二端与所述驱动管的控制极连接;第一开关管,所述第一开关管的控制极与扫描线连接,所述第一开关管的第一极与所述存储电容的第二端连接,所述第一开关管的第二极与所述驱动管的第二极连接;电容,所述电容的第一端与所述驱动管的第二极连接,所述电容的第二端与数据线连接;在所述非发光阶段内,所述像素电路依次经过复位阶段、阈值电压写入阶段和数据写入阶段;在所述复位阶段,所述第一电源线用于输入复位电压,所述复位电压小于所述第一电源电压,所述控制发光数据线用于输入第一控制电压,以使所述驱动管导通,所述扫描线用于输入第二控制电压,以使所述第一开关管截止,所述第二控制电压大于所述第一控制电压,所述数据线用于输入参考电压;在所述阈值电压写入阶段,所述第一电源线用于输入所述第一电源电压,所述控制发光数据线用于输入所述参考电压,以使所述驱动管导通,所述参考电压大于所述第一控制电压,所述扫描线用于输入所述第一控制电压,以使所述第一开关管导通,所述数据线用于输入所述参考电压;在所述数据写入阶段,所述第一电源线用于输入所述复位电压,所述控制发光数据线用于输入所述参考电压,以使所述驱动管截止,所述扫描线用于输入扫描电压,所述扫描电压在扫描到当前行时等于所述第一控制电压,所述数据线用于输入当前行的数据电压。

根据本发明的一个实施例,所述复位电压满足以下关系:

其中,所述vgl为所述第一控制电压;所述elvdd为所述第一电源电压;所述vth为所述驱动管的阈值电压;所述ca为所述电容的容值;所述vdata为所述当前行的数据电压;所述cb为所述存储电容的容值;所述vref为所述参考电压;所述vini为所述复位电压。

根据本发明的一个实施例,所述第一开关管为p型金属氧化物半导体晶体管或p型薄膜晶体管。

根据本发明的一个实施例,所述像素电路还包括:第一电平切换电路,所述第一电平切换电路用于控制所述第一电源线的输入信号在所述复位电压和所述第一电源电压之间切换;第二电平切换电路,所述第二电平切换电路用于控制所述第二电源线的输入信号在所述第一电源电压和所述第二电源电压之间切换;第三电平切换电路,所述第三电平切换电路用于控制所述控制发光数据线的输入信号在所述参考电压和所述第一控制电压之间切换;第四电平切换电路,所述第四电平切换电路用于控制所述扫描线的输入信号在所述第一控制电压和所述扫描电压之间切换;第五电平切换电路,所述第五电平切换电路用于控制所述数据线的输入信号在所述参考电压和所述数据电压之间切换。

根据本发明的一个实施例,所述第一电平切换电路、第二电平切换电路、第三电平切换电路、第四电平切换电路和所述第五电平切换电路分别包括2个开关管。

根据本发明的一个实施例,所述第一电平切换电路、第二电平切换电路、第三电平切换电路、第四电平切换电路和所述第五电平切换电路中的一个或多个设置在可操作区附近设定区域内,或者集成在驱动芯片内。

为实现上述目的,本发明第二方面实施例提出了一种显示面板,包括:本发明第一方面实施例提出的像素电路。

根据本发明实施例的显示面板,通过上述的像素电路,能够有效地对像素电路中的驱动管的阈值电压进行补偿,使得驱动管的驱动电流不受该阈值电压的影响,从而保证了驱动管的驱动电流的均匀性,并且该像素电路结构简单,更加符合像素电路高分辨率的需求。

为实现上述目的,本发明第三方面实施例提出了一种显示设备,包括:壳体和本发明第二方面实施例提出的显示面板。

根据本发明实施例的显示设备,能够有效地对像素电路中的驱动管的阈值电压进行补偿,使得驱动管的驱动电流不受该阈值电压的影响,从而保证了驱动管的驱动电流的均匀性,并且该像素电路结构简单,更加符合像素电路高分辨率的需求。

附图说明

图1是相关技术中有机发光二极管的像素驱动电路的结构示意图;

图2是相关技术中具有像素内部自补偿功能的像素电路的结构示意图;

图3是根据本发明实施例的像素电路的结构示意图;

图4是根据本发明一个实施例的像素电路的结构示意图;

图5是根据本发明另一个实施例的像素电路的结构示意图;

图6是根据本发明一个实施例的第一电源线pdd、第二电源线pss、控制发光数据线em、扫描线gl和数据线dl在不同阶段需要输入的电压信号的时序图;

图7是根据本发明一个实施例的在复位阶段,像素电路中各器件的运行状态的示意图;

图8是根据本发明一个实施例的在阈值电压写入阶段,像素电路中各器件的运行状态的示意图;

图9是根据本发明一个实施例的数据写入阶段,像素电路中各器件的运行状态的示意图;

图10是根据本发明一个实施例的在发光阶段,像素电路中各器件的运行状态的示意图;

图11是根据本发明又一个实施例的像素电路的结构示意图;

图12是根据本发明一个实施例的第一至第十控制信号以及第一电源线pdd、第二电源线pss、控制发光数据线em、扫描线gl和数据线dl在不同阶段需要输入的电压信号的时序图;

图13是根据本发明实施例的显示面板的方框示意图;

图14是根据本发明实施例的显示设备的方框示意图。

具体实施方式

下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。

下面参考附图来描述根据本发明实施例提出的像素电路、显示面板和显示设备。

目前,典型的有机发光二极管的像素驱动电路可如图1所示。如图1所示,该像素电路可包括有机发光二极管、驱动管、电容和开关管。

其中,有机发光二极管和驱动管串联连接,并且驱动管连接到有机发光二极管的驱动电压elvdd,驱动管的栅极通过开关管连接到表示灰阶电压数据的数据端pdata,开关管的栅极连接到栅极线gate(n),并通过控制栅极线上输入的电压,控制开关管导通或关闭。

在实际应用中,可通过在n行栅极线上输入低电平,以控制开关管导通,此时,数据端pdata输入的数据信号vdata可通过开关管写入到驱动管的栅极和电容上。这一行写完后,可在栅极线上输入高电平,以控制开关管关闭,此时,数据信号vdata可保存在电容中,并且驱动管的栅极电压也可保持在vdata。其中,根据驱动管的转移特性,可通过以下公式生成驱动管的驱动电流:

其中,id可为驱动管的驱动电流,cox可为驱动管的氧化层电容,vgs可为驱动管的栅源电压,vth可为驱动管的阈值电容,可为驱动管的宽长比。

进一步而言,由于vgs=vdata-elvdd,因此,公式(1)可转化为:

根据公式(2)可知,在有机发光二极管的像素驱动电路中,驱动管的驱动电流id与驱动管的阈值电压vth和电源电压elvdd存在一定的关系,一旦像素与像素之间驱动管dtft的阈值电压vth存在预设电压(例如,0.1v)以上的差异,那么驱动管的驱动电流将会出现偏差,从而使得显示的亮度存在差异,进而影响显示亮度的均匀性。

相关技术中,通常采用像素内部自补偿的方法来解决上述问题,但是效果并不显著,而且,该方法中所采用的像素电路结构比较复杂,举例而言,如图2所示,采用的像素电路包括6个开关管、1个电容以及6ea信号线,由于受到像素空间的限制,使得该像素电路很难满足高分辨率的需求。

为此,本发明实施例提出了一种像素电路,能够有效地对像素电路中的驱动管的阈值电压进行补偿,使得驱动管的驱动电流不受该阈值电压的影响,从而保证了驱动管的驱动电流的均匀性,并且该像素电路结构简单,更加符合像素电路高分辨率的需求。

图3是根据本发明实施例的像素电路的结构示意图。如图3所示,本发明实施例的像素电路100可包括补偿单元1000、驱动管t1和发光二极管d1。

其中,驱动管t1的第一极与第一电源线pdd连接,驱动管t1的控制极和第二极分别与补偿单元1000连接;发光二极管d1的阳极与驱动管的第二极连接,发光二极管d1的阴极与第二电源线pss连接;其中,在一帧时间内,像素电路100可依次经过非发光阶段和发光阶段;在非发光阶段,第二电源线pss用于输入第一电源电压elvdd,以使发光二极管d1截止,补偿单元1000用于将驱动管t1的控制极的电压调节至等于第一电压与驱动管t1的阈值电压的差值,第一电压等于第一电源电压elvdd与的第二电压的和值,其中,第二电压与阈值电压无关;在发光阶段,第二电源线pss用于输入第二电源电压elvss,以使发光二极管导通d1,第一电源线pdd用于输入第一电源电压elvdd,第一电源电压elvdd大于第二电源电压elvss。

具体而言,在一帧时间内,可将像素电路的控制过程划分为非发光阶段和发光阶段,其中,在非发光阶段,可通过第二电源线pss输入一个较大的电压值,以确保发光二极管d1截止,从而控制发光二极管d1无法发光,并通过补偿单元1000将驱动管t1的控制极的电压调节至等于第一电压与驱动管t1的阈值电压的差值,以确保在发光阶段获取的驱动管t1的驱动电流与阈值电压无关,由此,能够有效地对像素电路中的驱动管的阈值电压进行补偿,使得驱动管的驱动电流不受该阈值电压的影响,从而保证了驱动管的驱动电流的均匀性,并且该像素电路100仅由补偿单元1000、驱动管t1和发光二极管d1构成,结构简单,更加符合像素电路高分辨率的需求。

需要说明的是,一般情况下,二极管的pn结之间存在结电容,因此,在实际应用中,如图4所示,发光二极管d1可等效于发光二极管d1与发光二极管器件电容coled(发光二极管d1的结电容)并联连接。

根据本发明的一个实施例,如图5所示,补偿单元1000可包括存储电容cst、第一开关管t2和电容c1。其中,存储电容cst的第一端与控制发光数据线em连接,存储电容cst的第二端与驱动管t1的控制极连接;第一开关管t2的控制极与扫描线gl连接,第一开关管t2的第一极与存储电容cst的第二端连接,第一开关管t2的第二极与驱动管t1的第二极连接;电容c1的第一端与驱动管t1的第二极连接,电容c1的第二端与数据线dl连接;其中,在非发光阶段内,像素电路100依次经过复位阶段、阈值电压写入阶段和数据写入阶段;在复位阶段,第一电源线pdd用于输入复位电压vini,复位电压vini小于第一电源电压elvdd,控制发光数据线em用于输入第一控制电压vgl,以使驱动管t1导通,扫描线gl用于输入第二控制电压vgh,以使第一开关管t2截止,第二控制电压vgh大于第一控制电压vgl,数据线dl用于输入参考电压vref;在阈值电压写入阶段,第一电源线pdd用于输入第一电源电压elvdd,控制发光数据线em用于输入参考电压vref,以使驱动管t1导通,参考电压vref大于第一控制电压vgl,扫描线gl用于输入第一控制电压vgl,以使第一开关管t2导通,数据线dl用于输入参考电压vref;在数据写入阶段,第一电源线pdd用于输入复位电压vini,控制发光数据线em用于输入参考电压vref,以使驱动管t1截止,扫描线gl用于输入扫描电压gn,扫描电压gn在扫描到当前行时等于第一控制电压vgl,数据线dl用于输入当前行的数据电压vdata。

根据本发明的一个实施例,复位电压满足以下关系:

其中,vgl为第一控制电压;elvdd为第一电源电压;vth为驱动管的阈值电压;ca为电容c1的容值;vdata为当前行的数据电压;cb为存储电容cst的容值;vref为参考电压;vini为复位电压。

根据本发明的一个实施例,第一开关管t2可为p型金属氧化物半导体晶体管或p型薄膜晶体管。

具体而言,在实际应用中,可将非发光阶段再划分为三个阶段,即复位阶段、阈值电压写入阶段和数据写入阶段,也就是说,在一帧时间内,可将像素电路100的工作过程依次划分为四个阶段,即复位阶段、阈值电压写入阶段、数据写入阶段和发光阶段。对应地,一帧时间内,第一电源线pdd、第二电源线pss、控制发光数据线em、扫描线gl和数据线dl在不同阶段需要输入的电压信号的时序图,可如图6所示。

具体地,在复位阶段,可通过第二电源线pss输入第一电源电压elvdd,即输入高电平,使得发光二极管d1持续处于截止状态,以确保发光二极管d1无法发光,此时,可通过扫描线gl输入第二控制电压vgh,即输入高电平,使得第一开关管t2截止,并可通过控制发光数据线em输入第一控制电压vgl,即输入低电平,以确保驱动管t1持续处于导通状态,同时,可通过数据线dl输入参考电压vref,其中,在复位阶段,像素电路100中的各器件的工作状态可如图7所示(图7中的虚线表示截止状态,实线表示导通状态)。此时,第一电源线pdd输入的复位电压vini,可通过驱动管t1输入到电容c1和发光二极管器件电容coled。

由此,可通过以下公式生成a点的电平:

其中,va为a点的电平,vgl为第一控制电压,elvdd为第一电源电压,vth为驱动管t1的阈值电压,ca为电容c1的容值,vdata为当前行的数据电压,cb为存储电容cst的容值,vref为参考电压。

可以理解的是,在复位阶段,为了确保驱动管t1维持导通状态,根据驱动管t1的导通条件,可控制驱动管t1的阈值电压vth与复位电压vini和a点的电平va满足以下关系:

vini-va>vth,(4)

结合公式(3)对关系式(4)进行处理,可得到关系式(5),即

也就是说,在复位阶段,可控制复位电压vini满足关系式(5),以确保驱动管t1维持导通状态,使得第一电源线pdd输入的复位电压vini,可通过驱动管t1输入到电容c1和发光二极管器件电容coled。在复位阶段结束后,b点的电压可为复位电压vini,一般情况下,复位电压vini可设定为一个负电压,例如,可为-3v。

在阈值电压写入阶段,主要是实现将驱动管t1的阈值电压vth写入像素电路100中的各个电容中。具体而言,在阈值电压写入阶段,依然通过第二电源线pss输入第一电源电压elvdd,即输入高电平,使得发光二极管d1持续处于截止状态,以确保发光二极管d1无法发光,此时,可通过第一电源线pdd输入第一电源电压elvdd,并通过扫描线gl输入第一控制电压vgl,即输入低电平,以确保第一开关管t2持续处于导通状态,其中,在阈值电压写入阶段,像素电路100中的各器件的工作状态可如图8所示(图8中的虚线表示截止状态,实线表示导通状态)。

由于在复位阶段已经将参考电压vini写入到b点,并且该参考电压vini被设定为一个负电压,因此,在第一开关管t2导通时,可分别通过控制发光数据线em和数据线dl输入参考电压vref,以使a点和b点的电压均小于第一电源电压elvdd与驱动管t1的阈值电压vth的差值,此时,第一电源电压elvdd可通过驱动管t1向电容c1、发光二极管器件电容coled和存储电容cst充电。当a点的电压va和b点的电容vb均等于第一电源电压elvdd与驱动管t1的阈值电压vth的差值,即va=vb=elvdd-vth时,驱动管t1截止。

此时,存储电容cst上保存的电荷qcst可为cb×(elvdd-vth-vref),即qcst=cb×(elvdd-vth-vref),电容c1上保存的电荷qc1可为ca×(elvdd-vth-vref),即qc1=ca×(elvdd-vth-vref),发光二极管器件电容coled上保存的电荷qcoled可为-cc×vth,即qcoled=-cc×vth,由此,可通过以下公式生成a点的总电荷qa和b点的总电荷qb:

qa=qb=cb×(elvdd-vth-vref)+ca×(elvdd-vth-vref)-cc×vth,(6)

其中,qa为当前a点的总电荷,qb为当前b点的总电荷,cb为存储电容cst的容值,elvdd为第一电源电压,vth为驱动管t1的阈值电压,vref为参考电压,ca为电容c1的容值,cc为发光二极管器件电容coled的容值。

在数据写入阶段,主要是实现将像素的灰阶数据电压vdata写入存储电容cst,并将其和在阈值电压写入阶段写入的阈值电压vth叠加。具体而言,依然通过第二电源线pss输入第一电源电压elvdd,即输入高电平,使得发光二极管d1持续处于截止状态,以确保发光二极管d1无法发光,此时,可通过第一电源线pdd输入复位电压vini,并通过控制发光数据线em输入参考电压vref,以使得驱动管t1截止。

进一步而言,可通过扫描线gl输入扫描电压gn,其中,扫描电压gn在扫描到当前行像素点时等于第一控制电压vgl,也就是说,当扫描电压gn扫描到设定行数的像素点时,可将当前行的扫描电压gn设定为第一控制电压vgl,以控制第一开关管t2导通,同时,可通过数据线dl输入当前行像素点的灰阶数据电压vdatan。举例而言,在扫描到第1行时,对应地,第1行的扫描电压g1等于第一控制电压vgl,以控制第一开关管t2导通,同时,可通过数据线dl输入第1行像素点的灰阶数据电压vdata1;在扫描到第2行时,对应地,第2行的扫描电压g2等于第一控制电压vgl,以控制第一开关管t2导通,同时,可通过数据线dl输入第2行像素点的灰阶数据电压vdata2;在扫描到第m行时,对应地,第m行的扫描电压gm等于第一控制电压vgl,以控制第一开关管t2导通,同时,可通过数据线dl输入第m行像素点的灰阶数据电压vdatam。其中,在数据写入阶段,像素电路100中的各器件的工作状态可如图9所示(图9中的虚线表示截止状态,实线表示导通状态)。

当第一开关管t2导通时,通过数据线dl输入的数据电压vdata可在电容c1、发光二极管器件电容coled和存储电容cst之间进行电荷的重新分布,其中,a点和b点的总电荷保持不变,即,

cb×(va-vref)+ca×(vb-vdata)+cc×(vb-elvdd)=(cb+ca)×(elvdd-vth-vref)-cc×vth,(7)

由于va=vb,因此,通过对公式(7)进行化简,可得到a点的电压,即,

其中,可为第一电压,可为第二电压。由此,在依次经过复位阶段、阈值电压写入阶段和数据写入阶段后,实现了将驱动管t1的控制极的电压,即a点的电压,调节至等于第一电压与驱动管t1的阈值电压vth的差值,其中,第一电压等于第一电源电压与的第二电压的和值。

在发光阶段,可利用控制发光数据线em输入的参考电压vref和存储电容cst中保存的电荷,维持驱动管t1的栅极电压(控制极的电压)保持不变,即维持a点的电压va保持不变,并驱动驱动管t1在该栅极电压下产生驱动电流ids。

具体而言,可通过第二电源线pss输入第二电源电压elvss,即输入低电平,使得发光二极管d1处于导通状态,此时,可通过第一电源线pdd输入第一电源电压elvdd,并维持控制发光数据线em输入参考电压vref,使得驱动管t1导通,以及可通过扫描线gl输入第二控制电压vgh,使得第一开关管t2截止。其中,在发光阶段,像素电路100中的各器件的工作状态可如图10所示(图10中的虚线表示截止状态,实线表示导通状态)。由于控制发光数据线em在数据写入阶段和发光阶段均维持在参考电压vref,并且在数据写入阶段完成后,控制第一开关管t2截止,因此,a点的电压可维持不变,即,

此时,可通过以下公式生成驱动管t1的栅源电压vgs:

由此,可通过以下公式生成驱动管t1的驱动电流ids:

根据公式(10)可知,驱动管的驱动电流ids与驱动管的阈值电压vth无关,从而实现了对驱动管的阈值电压的补偿。

由此,本发明实施例中,通过由1个驱动管t1、1个第一开关管t2、电容c1、发光二极管器件电容coled和存储电容cst组成的像素电路,并结合上述控制方法,即可实现对驱动管t1的阈值电压vth进行有效地补偿,使得驱动管t1的驱动电流ids不受该阈值电压vth的影响,从而保证了驱动管t1的驱动电流的均匀性,并且该像素电路结构简单,更加符合像素电路高分辨率的需求。

根据本发明的一个实施例,如图11所示,像素电路100还可包括第一电平切换电路2000、第二电平切换电路3000、第三电平切换电路4000、第四电平切换电路5000和第五电平切换电路6000。

其中,第一电平切换电路2000用于控制第一电源线pdd的输入信号在复位电压vini和第一电源电压elvdd之间切换;第二电平切换电路3000用于控制第二电源线pss的输入信号在第一电源电压elvdd和第二电源电压elvss之间切换;第三电平切换电路4000用于控制控制发光数据线em的输入信号在参考电压vref和第一控制电压vgl之间切换;第四电平切换电路5000用于控制扫描线gl的输入信号在第一控制电压vgl和扫描电压gn之间切换;第五电平切换电路6000用于控制数据线dl的输入信号在参考电压vref和数据电压vdata之间切换。

根据本发明的一个实施例,如图11所示,第一电平切换电路2000、第二电平切换电路3000、第三电平切换电路4000、第四电平切换电路5000和第五电平切换电路6000可分别包括2个开关管。

根据本发明的一个实施例,第一电平切换电路2000、第二电平切换电路3000、第三电平切换电路4000、第四电平切换电路5000和第五电平切换电路6000中的一个或多个设置在可操作区附近设定区域内,或者集成在驱动芯片内。

具体而言,根据上述实施例可知,第一电源线pdd、第二电源线pss、控制发光数据线em、扫描线gl和数据线dl在不同阶段需要输入不同的电压,以实现像素电路的内部补偿功能。因此,作为一种可能的实施方式,在不同的阶段,可通过第一至第五电平切换电路,选取不同的电压输入对应的端口,以实现像素电路的内部补偿功能。

具体而言,如图11所示,可在第一至第五电平切换电路中分别设置2个开关管,其中,第一电平切换电路2000中的一个开关管的第一极与第一电源线pdd连接,第二极与复位电压vini连接,控制极与第一控制信号eiw连接,第一电平切换电路2000中的另一个开关管的第一极与第一电源线pdd连接,第二极与第一电源电压elvdd连接,控制极与第二控制信号ete连接;第二电平切换电路3000中的一个开关管的第一极与第二电源线pss连接,第二极连接与第一电源电压elvdd连接,控制极与第三控制信号eitw连接,第二电平切换电路3000中的另一个开关管的第一极与第二电源线pss连接,第二极与第二电源电压elvss连接,控制极与第四控制信号ee连接;第三电平切换电路4000中的一个开关管的第一极与控制发光数据线em连接,第二极与第一控制电压vgl连接,控制极与第五控制信号ei连接,第三电平切换电路4000中的另一个开关管的第一极与控制发光数据线em连接,第二极与参考电压vref连接,控制极与第六控制信号etwe连接;第四电平切换电路5000中的一个开关管的第一极与扫描线gl连接,第二极与第一控制电压vgl连接,控制极与第七控制信号et连接,第四电平切换电路5000中的另一个开关管的第一极与扫描线gl连接,第二极与扫描电压gn连接,控制极与第八控制信号eiwe连接;第五电平切换电路6000中的一个开关管的第一极与数据线dl连接,第二极与数据电压vdata连接,控制极与第九控制信号ew连接,第五电平切换电路6000中的另一个开关管的第一极与数据线dl连接,第二极与参考电压vref连接,控制极与第十控制信号eit连接。

在实际应用中,通过控制输入第一至第五电平切换电路中各开关管控制极的控制信号,可控制开关管导通或关断,从而实现通过第一至第五电平切换电路,选取不同的电压输入对应的端口。其中,一帧时间内,第一至第十控制信号以及第一电源线pdd、第二电源线pss、控制发光数据线em、扫描线gl和数据线dl在不同阶段需要输入的电压信号的时序图,可如图12所示。

具体而言,如图11和图12所示,在复位阶段,可将第一控制信号eiw置低电平,以使对应的开关管导通,并将第二控制信号ete置高电平,以使对应的开关管截止,从而使得第一电源线pdd输入复位电压vini;以及可将第三控制信号eitw置低电平,以使对应的开关管导通,并将第四控制信号ee置高电平,以使对应的开关管截止,从而使得第二电源线pss输入第一电源电压elvdd;以及将第五控制信号ei置低电平,以使对应的开关管导通,并将第六控制信号etwe置高电平,以使对应的开关管截止,从而使得控制发光数据线em输入第一控制电压vgl;以及可将第七控制信号et置高电平,以使对应的开关管截止,并将第八控制信号eiwe置低电平,以使对应的开关管导通,从而使得扫描线gl输入扫描电压gn,在复位阶段,扫描电压gn等于第二控制电压vgh;以及可将第九控制信号ew置高电平,以使对应的开关管截止,并将第十控制信号eit置低电平,以使对应的开关管导通,从而使得数据线dl输入参考电压vref。由此,可实现复位的功能,其具体的实现过程可参见上述实施例,为避免冗余,在此不再详述。

在阈值电压写入阶段,可将第一控制信号eiw置高电平,以使对应的开关管截止,并将第二控制信号ete置低电平,以使对应的开关管导通,从而使得第一电源线pdd输入第一电源电压elvdd;以及可将第三控制信号eitw置低电平,以使对应的开关管导通,并将第四控制信号ee置高电平,以使对应的开关管截止,从而使得第二电源线pss输入第一电源电压elvdd;以及将第五控制信号ei置高电平,以使对应的开关管截止,并将第六控制信号etwe置低电平,以使对应的开关管导通,从而使得控制发光数据线em输入参考电压vref;以及可将第七控制信号et置低电平,以使对应的开关管导通,并将第八控制信号eiwe置高电平,以使对应的开关管截止,从而使得扫描线gl输入第一控制电压vgl;以及可将第九控制信号ew置高电平,以使对应的开关管截止,并将第十控制信号eit置低电平,以使对应的开关管导通,从而使得数据线dl输入参考电压vref。由此,可实现将驱动管的阈值电压写入像素电路中的各个电容的功能,其具体的实现过程可参见上述实施例,为避免冗余,在此不再详述。

在数据写入阶段,可将第一控制信号eiw置低电平,以使对应的开关管导通,并将第二控制信号ete置高电平,以使对应的开关管截止,从而使得第一电源线pdd输入复位电压vini;以及可将第三控制信号eitw置低电平,以使对应的开关管导通,并将第四控制信号ee置高电平,以使对应的开关管截止,从而使得第二电源线pss输入第一电源电压elvdd;以及将第五控制信号ei置高电平,以使对应的开关管截止,并将第六控制信号etwe置低电平,以使对应的开关管导通,从而使得控制发光数据线em输入参考电压vref;以及可将第七控制信号et置高电平,以使对应的开关管截止,并将第八控制信号eiwe置低电平,以使对应的开关管导通,从而使得扫描线gl输入扫描电压gn;以及可将第九控制信号ew置低电平,以使对应的开关管导通,并将第十控制信号eit置高电平,以使对应的开关管截止,从而使得数据线dl输入数据电压vdata。由此,可实现将像素的灰阶数据电压vdata写入存储电容cst,并将其和在阈值电压写入阶段写入的阈值电压vth叠加的功能,其具体的实现过程可参见上述实施例,为避免冗余,在此不再详述。

在发光阶段,可将第一控制信号eiw置高电平,以使对应的开关管截止,并将第二控制信号ete置低电平,以使对应的开关管导通,从而使得第一电源线pdd输入第一电源电压elvdd;以及可将第三控制信号eitw置高电平,以使对应的开关管截止,并将第四控制信号ee置低电平,以使对应的开关管导通,从而使得第二电源线pss输入第二电源电压elvss;以及将第五控制信号ei置高电平,以使对应的开关管截止,并将第六控制信号etwe置低电平,以使对应的开关管导通,从而使得控制发光数据线em输入参考电压vref;以及可将第七控制信号et置高电平,以使对应的开关管截止,并将第八控制信号eiwe置低电平,以使对应的开关管导通,从而使得扫描线gl输入扫描电压gn,在发光阶段,扫描电压gn等于第二控制电压vgh;以及将第九控制信号ew置低电平,以使对应的开关管导通,并将第十控制信号eit置高电平,以使对应的开光管截止,从而使得数据线dl输入数据电压vdata。由此,可实现维持a点的电压va保持不变,并驱动驱动管t1在该栅极电压下产生驱动电流ids的功能,其具体的实现过程可参见上述实施例,为避免冗余,在此不再详述。

需要说明的是,在实际应用中,可将第一至第五电平切换电路中的一个或多个设置在可操作区域附近设定区域内,以便于直接进行操作,也可集成设置在驱动芯片内,以通过驱动芯片进行控制。

综上所述,本发明实施例的像素电路,由补偿单元、驱动管和发光二极管构成,在一帧时间内,依次经过非发光阶段和发光阶段,其中,在非发光阶段,通过第二电源线输入第一电源电压,以使发光二极管截止,并通过补偿单元将驱动管的控制极的电压调节至等于第一电压与驱动管的阈值电压的差值,在发光阶段,通过第二电源线输入第二电源电压,以使发光二极管导通,并通过第一电源线输入第一电源电压,由此,能够有效地对像素电路中的驱动管的阈值电压进行补偿,使得驱动管的驱动电流不受该阈值电压的影响,从而保证了驱动晶体管的电流的均匀性,并且该像素电路结构简单,更加符合像素电路高分辨率的需求。

另外,本发明的实施例还提出一种显示面板。如图13所示,本发明实施例的显示面板10可包括上述实施例中的像素电路100。

根据本发明实施例的显示面板,通过上述的像素电路,能够有效地对像素电路中的驱动管的阈值电压进行补偿,使得驱动管的驱动电流不受该阈值电压的影响,从而保证了驱动晶体管的电流的均匀性,并且该像素电路结构简单,更加符合像素电路高分辨率的需求。

此外,本发明的实施例还提出了一种显示设备。如图14所示,本发明实施例的显示设备1可包括壳体20和上述实施例中的显示面板10。

根据本发明实施例的显示设备,能够有效地对像素电路中的驱动管的阈值电压进行补偿,使得驱动管的驱动电流不受该阈值电压的影响,从而保证了驱动晶体管的电流的均匀性,并且该像素电路结构简单,更加符合像素电路高分辨率的需求。

应当理解,本发明的各部分可以用硬件、软件、固件或它们的组合来实现。在上述实施方式中,多个步骤或方法可以用存储在存储器中且由合适的指令执行系统执行的软件或固件来实现。例如,如果用硬件来实现,和在另一实施方式中一样,可用本领域公知的下列技术中的任一项或他们的组合来实现:具有用于对数据信号实现逻辑功能的逻辑门电路的离散逻辑电路,具有合适的组合逻辑门电路的专用集成电路,可编程门阵列(pga),现场可编程门阵列(fpga)等。

另外,在本发明的描述中,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。

此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。

在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。

在本发明中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。

在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。

尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1