驱动装置以及其显示数据的传输方法与流程

文档序号:19660114发布日期:2020-01-10 20:56阅读:194来源:国知局
驱动装置以及其显示数据的传输方法与流程

本发明涉及一种驱动装置及其显示数据的传输方法,尤其涉及一种可降低电力消耗的驱动装置及其显示数据的传输方法。



背景技术:

随着电子装置的普及化,通过显示装置以提供良好的人机界面,成为现今技术的重要趋势。而在节能减碳的要求下,如何提供高效能却又具有节能效果的显示装置,成为本领域的重要课题。

在现有技术领域中,显示装置仅能在显示扫描过程中的部分时间区间中,通过断电(powerdown)的方式来节省电力,所能产生的节电效果有限。



技术实现要素:

本发明提供一种驱动装置以及显示数据的传输方法,可降低电力消耗。

本发明的驱动装置适用于显示装置。驱动装置包括时序控制器以及源极驱动电路。时序控制器具有数据传输电路以依序传输多个串列显示数据。时序控制器依据串列显示数据中的连续多个的变动状态决定是否设定第一省电旗标。源极驱动电路具有数据接收电路以依序接收串列显示数据。数据接收电路并针对各串列显示数据执行解码以产生输出显示数据。其中当检测到第一省电旗标被设定,数据传输电路以及数据接收电路源极驱动电路停止传收串列显示数据。

本发明的显示数据的传输方法包括:提供时序控制器的数据传输电路以依序传输多个串列显示数据,并依据串列显示数据中的连续多个的变动状态决定是否设定第一省电旗标;提供源极驱动电路的数据接收电路以依序接收串列显示数据,并针对各串列显示数据执行解码以产生输出显示数据;当检测到第一省电旗标被设定,使数据传输电路以及数据接收电路源极驱动电路停止传收串列显示数据。

基于上述,本发明的驱动装置通过判断多个串列显示数据间的变化状态,并依据判断结果以停止串列显示数据的解码,或通过停止串列显示数据的接收动作,藉以降低所需的电力消耗。

为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。

附图说明

图1示出本发明一实施例的驱动装置的示意图;

图2示出本发明实施例的串列显示数据的内容的示意图;

图3示出本发明实施例的时序控制器的部分电路的示意图;

图4示出本发明实施例的源极驱动器的数据接收电路的示意图;

图5a示出本发明实施例时序控制器的数据传送电路的实施方式的示意图;

图5b示出本发明实施例源极驱动器的数据接收电路的实施方式的示意图;

图6示出本发明实施例的数据传送电路传送的信号的示意图;

图7示出本发明一实施例的显示数据的传输方法的流程图。

附图标号说明:

100:驱动装置

110、300:时序控制器

111、510:数据传输电路

120:源极驱动电路

121、400、520:数据接收电路

210~240:数据栏位

311~31a:线缓冲器

320:比较器

410、522、524:时脉数据回复电路

420:解串列电路

430:移位暂存电路

440:闩锁电路

521、523:等化器

ck:时脉信号

ds、ds1~dsa、ds1’、ds2’、ds3’:串列显示数据

sol:起始信号

s710~s740:显示数据的传输步骤

cmd:命令信号

data、rds:数据信号

eol:结束信号

fg1:第一省电旗标

fg2:第二省电旗标

pd:并列显示数据

dout:输出显示数据

tx1~txa:传输器

dp1~dpa、dn1~dna:信号

rx1~rxa:接收器

v1、v2:电压值

rs:省电模式

vref:参考电压值

具体实施方式

请参照图1,图1示出本发明一实施例的驱动装置的示意图。驱动装置100适用于显示装置。驱动装置100包括时序控制器110以及源极驱动电路120。时序控制器110具有数据传输电路111以依序传输多个串列显示数据ds。源极驱动电路120则具有数据接收电路121以依序接收时序控制器110所发送的串列显示数据ds。

在本发明实施例中,时序控制器110可依据连续的多个串列显示数据ds的变动状态决定是否设定一第一省电旗标以及一第二省电旗标。具体来说,时序控制器110可针对所要传送的多个串列显示数据ds的数据内容有无改变,决定是否针对省电旗标进行设定。在细节上,当时序控制器110判断出所要传送的多个串列显示数据ds中的连续m个的数据内容相同时,可设定第一省电旗标,并且,当时序控制器110判断出所要传送的多个串列显示数据ds中的连续n个的数据内容相同时,可设定第二省电旗标。其中,n为大于1的整数,且n的数值可以依据源极驱动电路120中的时脉数据回复电路的时脉数据回复能力来决定。此外,m则为大于n的整数。

以n等于2,且m等于4为范例。时序控制器110可将多个串列显示数据预先存储在多个线缓冲器(linebuffer)中。当时序控制器110判断出上述的多个串列显示数据中,要进行传送的四个连续的串列显示数据ds的数据内容相同时,时序控制器110可设定第一省电旗标为第一逻辑电平(例如为逻辑高电平),并使驱动装置100进入省电模式。在省电模式下,时序控制器110可停止其数据传输电路111的串列显示数据ds的数据传输动作,源极驱动器120则可停止其数据接收电路121的串列显示数据ds的数据接收动作。在另一方面,当驱动装置100进入省电模式后,时序控制器110可持续检测连续所要传送的四个串列显示数据ds的变动状态。

当判断上述的多个串列显示数据中,没有连续四个串列显示数据的数据内容相同,但仍有连续两个串列显示数据的数据内容相同时,时序控制器110可设定第二省电旗标为第一逻辑电平(例如为逻辑高电平),并使第一省电旗标为清除的状态(为第二逻辑电平,例如为逻辑低电平)。在此状态下,由于时序控制器110目前要连续传送的第一串列显示数据与第二串列显示数据的数据内容相同,驱动装置100可进入数据维持模式。在数据维持模式下,源极驱动电路120的数据接收电路121可不需要针对新接收的第二串列显示数据进行解码,并通过停止针对新接收的第二串列显示数据进行解码而降低电力的消耗。

在另一方面,当驱动装置100进入数据维持模式后,时序控制器110可持续检测连续传送的两个串列显示数据ds的变动状态。若当时序控制器110检测连续传送的两个串列显示数据ds的数据内容不相同时,时序控制器110可清除第二省电旗标,使第二省电旗标为第二逻辑电平(例如逻辑低电平),并解除数据维持模式以回复为正常模式。当检测到第二省电旗标被清除,源极驱动电路120即恢复对新接收的串列显示数据ds进行解码,以维持数据的正确性。

值得注意的是,上述连续传送的四个串列显示数据ds在省电模式下并未实际的被传送至源极驱动电路120中。上述连续传送的四个串列显示数据ds暂存在时序控制器110中的多个线缓冲器中。时序控制器110可通过比较线缓冲器中所存储的串列显示数据ds的数据内容来设定或是清除第一省电旗标。

此外,时序控制器110会优先判断是否针对第一省电旗标进行设定,并在当第一省电旗标需被设定的状态下,时序控制器110可不需针对第二省电旗标进行设定。当然,在本发明其他实施例中,时序控制器110也可以在第一省电旗标设定的条件下,也针对第二省电旗标进行设定。

在本发明实施例中,每一组的串列显示数据ds可包括对应的一个显示列的显示数据。请参见如图2示出本发明实施例的串列显示数据ds内容示意图。串列显示数据ds可具有多个数据栏位210~240。数据栏位210记录起始信号sol,用以指示一显示列数据的开始点。数据栏位220记录命令信号cmd,用以表示时序控制器110所传送的指令。数据栏位230记录数据信号data,数据信号data为对应显示列的显示数据。数据栏位240则记录结束信号eol,用以指示显示列数据的结束点。上述第二省电旗标可位于数据栏位220,作为命令信号cmd的一种类型。

在当驱动装置100进入省电模式时,时序控制器110可停止其数据传输电路111的串列显示数据ds的数据传输动作,源极驱动器120则可停止其数据接收电路121的串列显示数据ds的数据接收动作。

以数据传输电路111通过差动信号对(differentialsignalpair)传输串列显示数据ds为例,数据传输电路111可通过互为差动信号的第一信号以及第二信号来进行串列显示数据ds的传输。在当驱动装置100进入省电模式时,时序控制器110可使数据传输电路111所发送的第一信号以及第二信号的电压值,均为相同的参考电压值(例如为参考接地电压),并停止数据传输电路111的电路动作,以节省电力消耗。在另一方面,当源极驱动器120的数据接收电路121接收到均为参考电压值的第一信号以及第二信号时,可获知驱动装置100已进入省电模式,并可停止数据接收电路121的动作,进一步降低电力的消耗。此外,通过使第一信号以及第二信号的电压值维持固定,且不进行转态,也可有效降低电力消耗。

应特别注意的是,本发明中的第一省电旗标以及第二省电旗标可以分别被设定。举例来说明,在当所要传送的连续p个串列显示数据的数据内容相同,且p大于等于n,且小于m时,时序控制器110可针对第二省电旗标进行设定。在当上述的p大于或等于m时,时序控制器110可仅针对第一省电旗标进行设定。或者,在当上述的p大于或等于m时,时序控制器110可同时针对第一省电旗标以及第二省电旗标进行设定。当然,在当上述的p小于n时,时序控制器110可使第一省电旗标以及第二省电旗标均为被清除的状态。

值得注意的,基于第一省电旗标对应的省电模式可节省更多的电力,在本发明实施例中,当p大于或等于m时,时序控制器110也可仅针对第一省电旗标进行设定,并使驱动装置100进入省电模式是即可,不需针对第二省电旗标进行设定。

以下请参照图3,图3示出本发明实施例的时序控制器的部分电路的示意图。时序控制器300包括多个线缓冲器311~31a以及比较器320。线缓冲器311~31a用以暂存先前传送的串列显示数据ds1~dsa。线缓冲器311~31a依据先进先出(firstinfirstout,fifo)机制以存储串列显示数据ds1~dsa。

比较器320耦接线缓冲器311~31a,并针对线缓冲器311~31a中所存储的串列显示数据ds1~dsa进行比较。并据以设定或清除第一省电旗标fg1以及第二省电旗标fg2。

以前述n设定为2为例,比较器320可针对前2级(要进行串列显示数据传出动作的)线缓冲器311、312所暂存的串列显示数据ds1、ds2进行比较,并在当串列显示数据ds2与串列显示数据ds1的数据内容相同时,比较器320可针对省电旗标fg1进行设定,并使驱动装置进入数据保持模式。

在数据保持模式下,源极驱动电路不针对时序控制器300所发送的串列显示数据ds2进行解码,并藉以节省电能。在下一个时序中,线缓冲器311~31a依据先进先出的机制以接收串列显示数据ds,并使线缓冲器311~312分别存储串列显示数据ds1’以及ds2’,其中串列显示数据ds1’可以等于串列显示数据ds2。比较器320并针对线缓冲器311~312中所存储的串列显示数据ds1’、ds2’进行比较,并在当串列显示数据ds1’、ds2’不相同的条件下,清除第二省电旗标fg2。

此外,以m设定为3为例,当比较器320比较出串列显示数据ds1至串列显示数据ds3的数据内容皆相同时,比较器320可针对第一省电旗标fg1进行设定,并使驱动装置进入省电模式。在省电模式下,时序控制器300以及源极驱动电路停止传收串列显示数据。

值得注意的,在省电模式下,线缓冲器311~31a的先进先出的机制持续进行,并在下一个时序中,比较器320可针对线缓冲器311~313中新的串列显示数据ds1’、ds2’以及ds3’进行比较,并在当串列显示数据ds1’、ds2’以及ds3’不完全相同时,清除第一省电旗标fg1,并使驱动装置回复正常模式。

在本实施例中,线缓冲器311~31a的硬件架构可为显示装置领域中常用的线缓冲器电路。比较器320则可为本领域技术人员所熟知的比较器电路。

以下请参照图4,图4示出本发明实施例的源极驱动器的数据接收电路的示意图。数据接收电路400包括时脉数据回复电路410、解串列电路420、移位暂存电路430以及闩锁电路440。时脉数据回复电路(clockanddatarecovery,cdr)410耦接解串列电路420,并接收串列数据信号ds。时脉数据回复电路410用以依据所接收的串列数据信号ds来产生对应的时脉信号ck,并将依据串列数据信号ds所产生的时脉信号ck以及数据信号rds传送至解串列电路420。

在本实施例中,解串列电路420依据时脉信号ck来对数据信号rds进行串列转并列的动作(解串列动作),并获得并列显示数据pd。解串列电路420另耦接至移位寄存器430,并使并列显示数据pd被存储在移位寄存器430中。闩锁器电路440耦接至移位寄存器430,用以闩锁并列显示数据pd,并依据并列显示数据pd来产生输出显示数据dout。

在此请注意,数据接收电路400并接收省电旗标fg1。在当省电旗标fg2为被设定的状态下,数据接收电路400可依据省电旗标fg2停止解串列电路420的解码(解串列)动作,以及,停止移位寄存器430以及闩锁器电路440的电路动作以节省电力消耗。更进一步的,在当省电旗标fg1为被设定的状态下,数据接收电路400可依据省电旗标fg1停止时脉数据回复电路410的动作,以节省更多的电力。

以下请参照图5a,图5a示出本发明实施例时序控制器的数据传送电路的实施方式的示意图。数据传送电路510包括多个传输器tx1~txa。其中,传输缓冲器tx1、txa分别传送信号dp1、dn1以及信号dpa、dna。当驱动装置在正常模式下,信号dp1、dn1互为差动信号,信号dpa、dna互为差动信号。

在另一方面,传输器tx1~txa可共同接收省电旗标fg1,并在当省电旗标fg1为设定状态(表示驱动装置处于省电模式)时,传输器tx1~txa的动作可以被停止,并处于未被供电的状态。传输器tx1~txa并分别使信号dp1、dn1以及信号dpa、dna的电压值为相同的参考电压值,以指示驱动装置已进入省电模式。

通过使传输器tx1~txa被断电,并使信号dp1、dn1以及信号dpa、dna的电压值为相同的参考电压值,可有效节省电力。

以下请参照图5b,图5b示出本发明实施例源极驱动器的数据接收电路的实施方式的示意图。数据接收电路520包括多个接收器rx1~rxa。此外,接收器rx1并耦接等化器521以及时脉数据回复电路(cdr)522,接收器rxa并耦接等化器523以及时脉数据回复电路(cdr)524。时脉数据回复电路522、524可接收来自于时脉检测电路(未示出)所提供的时脉信号。等化器521、523可以为决策反馈等化器(decisionfeedbackequalizer,dfe)。接收缓冲器rx1用以接收信号dp1、dn1,接收缓冲器rxa则用以接收信号dpa、dna。在本实施例中,等化器521、523、时脉数据回复电路(cdr)522、524可应用本领域技术人员所熟知的电路来实施。

在驱动装置为正常状态下,信号dp1、dn1互为差动信号,信号dpa、dna同样互为差动信号。相对的,当信号dp1、dn1、信号dpa、dna的至少其中之一的电压值等于参考电压值时,表示驱动装置处于省电模式,源极驱动器可对应关闭接收器rx1~rxa的电路动作,以节省电力消耗。

请参照图6,图6示出本发明实施例的数据传送电路传送的信号的示意图。以图5b实施例中的信号dp1为范例,在驱动装置不为省电模式rs时,信号dp1的电压值可以为在电压值v1以及电压值v2间转态。相对的,在这个状态下,对应信号dp1的信号dn1的电压值则可以在电压值v2以及电压值v1间转态(当信号dp1的电压值为v1,信号dn1的电压值为v2;当信号dp1的电压值为v2,信号dn1的电压值为v1)。

在另一方面,在驱动装置为省电模式rs时,信号dp1以及dn1的电压值则可同样被设定为等于参考电压值vref,在本实施例中,参考电压值vref可以小于电压值v1以及v2。例如,参考电压值vref可以为0伏特。在本发明其他实施例中,参考电压值vref可以不必要小于电压值v1以及v2,也不必要等于0伏特。参考电压值vref可以为不等于电压值v1及v2的任意电压值。

请参照图7,图7示出本发明一实施例的显示数据的传输方法的流程图。在图7中,在步骤s710中,提供时序控制器的数据传输电路以以依序传输多个串列显示数据,并依据串列显示数据中的连续多个的变动状态决定是否设定第一省电旗标以及第二省电旗标;在步骤s720中则提供源极驱动电路的数据接收电路以依序接收串列显示数据,并针对各串列显示数据执行解码以产生输出显示数据;在步骤s730中,可先针对第一省电旗标进行检测。若当检测到第一省电旗标被设定,使数据传输电路以及数据接收电路停止传收串列显示数据;在步骤s740中,若当第一省电旗标未被设定,而当检测到第二省电旗标被设定时,则使源极驱动电路停止解码。

关于上述步骤的实施细节,在前述的实施例中已有详细的说明,在此恕不多赘述。

综上所述,本发明通过针对连续的多个串列显示数据的数据内容的变化状态来设定省电旗标,并依据省电旗标来停止针对各串列显示数据所执行的解码。藉此,在当显示数据持续没有产生变化的状态下,驱动装置通过节省不需要执行的解码的电力,有效降低电力的浪费。在本发明实施例中,在当显示数据没有变化的情况持续更久时,驱动装置可进一步关闭数据传送电路以及数据接收电路的数据传输动作,以进一步节省电力的消耗。

虽然本发明已以实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中技术人员,在不脱离本发明的精神和范围内,当可作些许的更改与润饰,故本发明的保护范围当视权利要求所界定的为准。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1