1.一种外部补偿goa电路,包括级联的多个goa单元;其特征在于,第n级goa单元包括:
一扫描信号输出支路,用于接收第n-p级扫描信号(g(n-p))、时钟信号(ck)以及消隐信号(blank),以在所述时钟信号(ck)的控制下,输出第n级扫描信号(g(n))的第一输出波形,并在所述消隐信号(blank)的控制下进行工作状态与非工作状态的切换,所述第一输出波形用于驱动第n级水平扫描线,其中,n、p均为自然数,且n>p;以及
一随机侦测信号输出支路,用于接收所述第n-p级扫描信号(g(n-p))、触发信号(lsp)、第一控制信号(rm)以及第二控制信号(st),以在所述触发信号(lsp)的触发下进入工作状态并存储所述第n-p级扫描信号(g(n-p))的第一电位,在所述第一控制信号(rm)的控制下输出第n级扫描信号(g(n))的第二输出波形,并在所述第二控制信号(st)的控制下进入非工作状态,所述第二输出波形用于对所述第n级goa单元的驱动晶体管的阈值电压漂移进行随机侦测。
2.如权利要求1所述的外部补偿goa电路,其特征在于,所述扫描信号输出支路包括:
一上拉控制模块,电连接一第一节点(q(n)),并接收所述第n-p级扫描信号(g(n-p)),用于拉低或拉高所述第一节点(q(n))的电位;
一上拉模块,电连接所述第一节点(q(n)),并接收所述时钟信号(ck),用于根据所述时钟信号(ck)输出第n级扫描信号(g(n))的第一输出波形;
一自举电容,电连接在所述第一节点(q(n))与所述上拉模块的输出端之间;
一下拉模块,电连接所述第一节点(q(n)),并接收第一电压信号(vss)以及第n+p级扫描信号(g(n+p)),用于拉低所述第一节点(q(n))的电位以及拉低所述第n级扫描信号(g(n))的电位;
一下拉维持模块,电连接所述第一节点(q(n)),并接收所述第一电压信号(vss)、第二电压信号(vdd)以及所述第n级扫描信号(g(n)),用于维持所述第一节点(q(n))的低电位以及维持所述第n级扫描信号(g(n))的低电位,其中,所述第二电压信号(vdd)的电位高于所述第一电压信号(vss)的电位;以及
一工作模式切换模块,电连接所述下拉维持模块,并接收所述第一电压信号(vss)以及所述消隐信号(blank),用于在所述消隐信号(blank)的第一电位的控制下,控制所述下拉维持模块停止工作,使得所述扫描信号输出支路进入非工作状态,以及在所述消隐信号(blank)的第二电位的控制下,控制所述下拉维持模块开始工作,使得所述扫描信号输出支路进入工作状态。
3.如权利要求2所述的外部补偿goa电路,其特征在于,所述工作模式切换模块包括:
一切换晶体管,所述切换晶体管用于响应所述消隐信号(blank)的第一电位而导通,控制所述下拉维持模块停止工作,以及响应所述消隐信号(blank)的第二电位而关断,控制所述下拉维持模块开始工作。
4.如权利要求1所述的外部补偿goa电路,其特征在于,所述随机侦测信号输出支路包括:
一触发模块,电连接一第二节点(m(n)),并接收所述第n-p级扫描信号(g(n-p))以及所述触发信号(lsp),用于将所述第n-p级扫描信号(g(n-p))的第一电位存储到所述第二节点(m(n));
一第一控制模块,电连接一第三节点(p(n)),所述第三节点(p(n))耦接至所述第二节点(m(n))以获取所述第二节点(m(n))存储的电位,所述第一控制模块并接收所述第一控制信号(rm),用于将所述第三节点(p(n))获取的电位输出,作为所述第二输出波形;以及
一第二控制模块,电连接所述第三节点(p(n)),并接收所述第二控制信号(st),用于拉低所述第三节点(p(n))的电位。
5.如权利要求4所述的外部补偿goa电路,其特征在于,所述触发模块包括:
一触发晶体管,所述触发晶体管用于响应所述触发信号(lsp)而导通,以将所述第n-p级扫描信号(g(n-p))的第一电位存储到所述第二节点(m(n))。
6.如权利要求4所述的外部补偿goa电路,其特征在于,所述第一控制模块包括:
一第一控制晶体管,所述第一控制晶体管用于响应所述第一控制信号(rm)而导通,以将所述第三节点(p(n))获取的电位输出;以及
一第一电容,电连接在所述第三节点(p(n))与所述第一控制晶体管的输出端之间。
7.如权利要求4所述的外部补偿goa电路,其特征在于,所述第二控制模块包括:
一第二控制晶体管,所述第二控制晶体管用于响应所述第二控制信号(st)而导通,以拉低所述第三节点(p(n))的电位。
8.如权利要求4所述的外部补偿goa电路,其特征在于,所述随机侦测信号输出支路还包括:
一第三控制模块,电连接在所述第二节点(m(n))与所述第三节点(p(n))之间,并接收第三控制信号(reset),用于将所述第二节点(m(n))存储的电位传送至所述第三节点(p(n))。
9.如权利要求8所述的外部补偿goa电路,其特征在于,所述第三控制模块包括:
一第三控制晶体管,所述第三控制晶体管用于响应所述第三控制信号(reset)而导通,以将所述第二节点(m(n))存储的电位传送至所述第三节点(p(n));以及
一第二电容,电连接在所述第二节点(m(n))与所述第三控制晶体管的输出端之间。
10.一种显示面板,其特征在于,包括:
一阵列基板,所述阵列基板包括如权利要求1-9任一项所述的外部补偿goa电路。